91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何有效減少PCB走線之間的串?dāng)_

韜略科技EMC ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2021-03-03 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一理論基礎(chǔ)

當(dāng)兩個電路彼此靠近時,由于電路之間的電容性(電場)和電感性(磁場)耦合,在一個電路中傳播的信號會在另一電路中感應(yīng)出信號。這種現(xiàn)象稱為串?dāng)_?;A(chǔ)模型如圖1所示。

圖1 微帶線PCB示意圖

兩條微帶線彼此之間距離為s,與接地層(信號返回平面)之間的距離為d。第一條走線(發(fā)射端)連接幅值為VS,內(nèi)阻為RS的可變電壓源,并端接阻值為RL的負(fù)載電阻。第二條走線(接收端),近端和遠(yuǎn)端分別接阻值為RNE和RFE的負(fù)載電阻。圖2所示為對上述電路布置的建模。

圖2 微帶線PCB電路模型

發(fā)射端線路上的交變電流IG產(chǎn)生磁場,該磁場引起的磁通量穿透在兩導(dǎo)體的環(huán)路之間,從而在接收電路中感應(yīng)出電壓。我們通過互感LGR對此建模,如圖3所示。

圖3 電感耦合電路模型

類似地,發(fā)射端線路的交變電壓VG在接收端線路上產(chǎn)生電場),從而在接收器電路中感應(yīng)出電流。我們通過互容CGR對此建模,如圖4所示。

圖4 電容耦合電路模型

兩種耦合機(jī)制的疊加可用如圖5所示電路等效。

ecc39b42-7a5a-11eb-8b86-12bb97331649.png

圖5 接收器電路模型

通過疊加,近端和遠(yuǎn)端電壓由下式給出:

(1a)

ecf8f15c-7a5a-11eb-8b86-12bb97331649.png

(1b)

ed529d7e-7a5a-11eb-8b86-12bb97331649.png

在假設(shè)線路在VS(t)的最高有效頻率分量上短路的情況下,發(fā)射端線路上的電壓和電流基本恒定。從而得出,

(2a)

edc86a7c-7a5a-11eb-8b86-12bb97331649.png

(2b)

ee03c02c-7a5a-11eb-8b86-12bb97331649.png

因此,

(3a)

ee8e0a70-7a5a-11eb-8b86-12bb97331649.png

(3b)

eef43c96-7a5a-11eb-8b86-12bb97331649.png

因此從上述公式我們可知,為了最小化串?dāng)_,我們可以減少:1)源信號Vs的變化,2)電感耦合LGR,或3)電容耦合CGR。

二驗(yàn)證結(jié)果

為了驗(yàn)證上述結(jié)論,我們做了如下實(shí)驗(yàn),實(shí)驗(yàn)布置如圖6所示。

圖6 實(shí)驗(yàn)布置

圖7為具有不同電路拓?fù)涞腜CB。

圖7 具有不同電路拓?fù)涞腜CB

研究三種不同的電路拓?fù)?,如?所描述。

f1a59962-7a5a-11eb-8b86-12bb97331649.png

表1 電路拓?fù)?/p>

圖8至圖10顯示了發(fā)射端(干擾源)信號,以及在接收端(敏感源)信號線上感應(yīng)到的近端和遠(yuǎn)端電壓。

該信號源的開路電壓為1Vpp,1 MHz梯形脈沖信號,其上升時間為100 ns,下降時間為200 ns,占空比為50%。我們在方案1中進(jìn)行以下觀察,如圖8所示。

圖8 串?dāng)_感應(yīng)電壓-方案1

對于近端感應(yīng)電壓,由于上升時間是下降時間的兩倍,根據(jù)公式3a,感應(yīng)電壓的大小應(yīng)相差兩倍,實(shí)測與理論相符。我們還注意到,這兩個電壓的極性相反,這也可從公式3a得出。對于遠(yuǎn)端感應(yīng)電壓可以進(jìn)行類似的觀察。此外,由于近端電壓的耦合系數(shù)(參考公式3a)為正,因此在上升期間的感應(yīng)電壓也為正。遠(yuǎn)端電壓在上升時間內(nèi)為負(fù),表明電感性耦合相對于容性耦合為主要耦合方式(參見公式3b)。

方案2:使接地層靠近線路,同時保持線路之間的距離不變,主要減少了電感耦合并導(dǎo)致了感應(yīng)電壓幅值的減小,實(shí)測如圖9所示。

圖9 串?dāng)_感應(yīng)電壓-情況2

方案3描述了與方案2到地平面的距離不變的情況,但是線之間的距離增加了。如圖10所示,這主要減少了電容耦合,并進(jìn)一步降低了感應(yīng)電壓。

圖10 串?dāng)_感應(yīng)電壓-情況3

串?dāng)_不僅影響信號完整性,同時增加電磁兼容風(fēng)險,因此在PCB設(shè)計過程中要時刻注意關(guān)鍵信號走線方式,避免額外的噪聲串?dāng)_。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6076

    瀏覽量

    178407
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23878

    瀏覽量

    424270
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    196

    瀏覽量

    27837

原文標(biāo)題:如何有效減少PCB走線之間的串?dāng)_

文章出處:【微信號:TLTECH,微信公眾號:韜略科技EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【EMC技術(shù)案例】顯示屏導(dǎo)致CE電流法超標(biāo)的案例

    【EMC技術(shù)案例】顯示屏導(dǎo)致CE電流法超標(biāo)的案例
    的頭像 發(fā)表于 12-15 17:14 ?2528次閱讀
    【EMC技術(shù)案例】顯示屏<b class='flag-5'>線</b>束<b class='flag-5'>串</b><b class='flag-5'>擾</b>導(dǎo)致CE電流法超標(biāo)的案例

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速會有

    0mil的狀態(tài)。更極限的是,如果本身設(shè)計就是貼著反焊盤,也就是0mil的設(shè)計,那加工出來可能變成了-4mil,也就是之間到了反焊盤區(qū)
    發(fā)表于 12-10 10:00

    揭秘PCB設(shè)計生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔
    的頭像 發(fā)表于 11-19 09:24 ?1241次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    隔離地過孔要放哪里,才能最有效減少高速信號過孔?

    ,還是過孔。。。 別急嘛,雖然也還是過孔,但是角度是不同的嘛。今天我們來講講兩對高速過孔之間怎么通過合理的規(guī)劃隔離地過孔放的位置來減少。說白了,我們這篇文章想研究的是兩對高速信
    發(fā)表于 11-14 14:05

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?699次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊<b class='flag-5'>之間</b><b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設(shè)計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9919次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    高速AC耦合電容挨得很近,PCB會不會很大……

    高速先生成員--黃剛 做過類似CPU服務(wù)器板PCB設(shè)計的朋友都知道,CPU與CPU之間會有很多很多對高速互連的,也就是很多圈內(nèi)人稱為Interlaken的
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設(shè)計工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進(jìn)PCB板去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?671次閱讀
    高速AC耦合電容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰
    的頭像 發(fā)表于 06-23 17:35 ?1702次閱讀

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 方向控制規(guī)則 相鄰布線層的方向應(yīng)采用正交結(jié)構(gòu),避免不同信號在相鄰
    的頭像 發(fā)表于 05-20 16:28 ?914次閱讀

    機(jī)柜配線架的方式

    機(jī)柜配線架的方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機(jī)房管理效率、設(shè)備散熱性能和后期維護(hù)便利性。合理的設(shè)計需要兼顧功能性、美觀性和可擴(kuò)展性,以下從規(guī)劃原則、
    的頭像 發(fā)表于 04-28 10:44 ?2054次閱讀
    機(jī)柜配線架的<b class='flag-5'>走</b><b class='flag-5'>線</b>方式

    一個很好的pcb過孔等計算小軟體

    一個很好的pcb過孔等計算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    、阻抗不匹配、電磁干擾(EMI)成為關(guān)鍵。捷多邦采用高密度互連(HDI)**工藝,通過精密布線設(shè)計,減少信號干擾,提升PCB的電氣性能。 1. 高密度布線(HDI)如何減少
    的頭像 發(fā)表于 03-21 17:33 ?895次閱讀

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容和寄生電感。寄生電感相對容易理解和診斷,無論是從
    的頭像 發(fā)表于 03-17 11:31 ?2631次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>PCB</b>寄生電容的方法

    PCB Layout中的三種策略

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速PCB
    發(fā)表于 03-13 11:35