91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

xilinx源語中IDDR和ODDR介紹

FPGA開源工作室 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2021-03-05 18:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 IDDR

1.1 介紹

該設(shè)計(jì)元素是專用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR信號接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時間和時鐘沿或在相同的時鐘沿向FPGA架構(gòu)顯示數(shù)據(jù)。此功能使您可以避免其他時序復(fù)雜性和資源使用情況。

1)OPPOSITE_EDGE模式-以傳統(tǒng)的DDR方法恢復(fù)數(shù)據(jù)。給定分別在引腳D和C上的DDR數(shù)據(jù)和時鐘,在時鐘C的每個上升沿之后Q1發(fā)生變化,在時鐘C的每個下降沿之后Q2發(fā)生變化。

2)SAME_EDGE模式-時鐘C的相對邊沿仍然恢復(fù)數(shù)據(jù)。但是,在負(fù)邊沿?cái)?shù)據(jù)寄存器后面放置了一個額外的寄存器。這個額外的寄存器由時鐘信號C的正時鐘沿提供時鐘。結(jié)果,現(xiàn)在DDR數(shù)據(jù)在相同的時鐘沿提供給FPGA架構(gòu)。但是,由于此功能,數(shù)據(jù)對似乎是“分離的”。Q1和Q2不再具有對1和2。相反,出現(xiàn)的第一個對是對1和DONT_CARE,在下一個時鐘周期之后是對2和3。

3)SAME_EDGE_PIPELINED模式-以與SAME_EDGE模式類似的方式恢復(fù)數(shù)據(jù)。為了避免SAME_EDGE模式的“分離”效應(yīng),在上升沿?cái)?shù)據(jù)寄存器的前面放置了一個額外的寄存器?,F(xiàn)在,數(shù)據(jù)對同時出現(xiàn)在Q1和Q2引腳上。但是,使用此模式將使Q1和Q2信號更改的延遲時間增加一個額外的周期。

1.2 Verilog Instantiation Template

// IDDR: Input Double Data Rate Input Register with Set, Reset

// and Clock Enable.

// 7 Series

// Xilinx HDL Libraries Guide, version 14.7

IDDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

// or “SAME_EDGE_PIPELINED”

.INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

) IDDR_inst (

.Q1(Q1), // 1-bit output for positive edge of clock

.Q2(Q2), // 1-bit output for negative edge of clock

.C(C), // 1-bit clock input

.CE(CE), // 1-bit clock enable input

.D(D), // 1-bit DDR data input

.R(R), // 1-bit reset

.S(S) // 1-bit set

);

// End of IDDR_inst instantiation

1.3端口描述

b23035d4-7c3b-11eb-8b86-12bb97331649.png

1.4 可用屬性

b26bd9b8-7c3b-11eb-8b86-12bb97331649.png

原文標(biāo)題:xilinx源語 IDDR和ODDR

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131123
  • IDDR
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    9722

原文標(biāo)題:xilinx源語 IDDR和ODDR

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx官方開源FOC電機(jī)控制工程解析

    / PMSM)的核心算法。為了幫助開發(fā)者更快落地這一領(lǐng)域,Xilinx 官方維護(hù)了一個開源庫——FOC Motor Control Library。
    的頭像 發(fā)表于 03-02 10:51 ?3297次閱讀
    <b class='flag-5'>Xilinx</b>官方開源FOC電機(jī)控制工程解析

    Xilinx FPGAIDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?2467次閱讀

    中科曙光解碼流行背后的發(fā)展密碼

    2025年《咬文嚼字》十大流行正式發(fā)布,“韌性”“具身智能”“預(yù)制”等熱詞不僅折射出智能時代的技術(shù)演進(jìn),更勾勒出新質(zhì)生產(chǎn)力驅(qū)動下的社會變遷軌跡。中科曙光在技術(shù)布局與業(yè)務(wù)實(shí)踐上,正與這些熱詞所反映的時代脈搏同頻共振。
    的頭像 發(fā)表于 12-05 14:36 ?620次閱讀

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2532次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議<b class='flag-5'>介紹</b>

    NVIDIA助力核科技產(chǎn)線質(zhì)檢數(shù)字員工落地

    核科技致力于為中高端制造業(yè)提供 Agent 數(shù)字員工,打造的產(chǎn)線質(zhì)檢數(shù)字員工能夠完成廠內(nèi)產(chǎn)線質(zhì)量異常檢測信息判斷、質(zhì)量歸因判斷、檢修方案生成等工作,幫助某大型制造企業(yè)實(shí)現(xiàn)質(zhì)量問題追溯時效提升 70%。
    的頭像 發(fā)表于 08-12 15:23 ?3080次閱讀

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?894次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺的高速AD/DA案例分享

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    華為內(nèi)部資料—無濾波元器件-電容的介紹和深入認(rèn)識

    摘 要: 無濾波元器件,電容是一個很重要的基本元器件,但應(yīng)用由于對電容的認(rèn)識不深,存在一些不正確的使用而造成問題。本文主要針對我司常用的三類電容(鋁電容、鉭電容和陶瓷電容),從電容結(jié)構(gòu)、制造
    發(fā)表于 05-14 17:38

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發(fā)表于 05-14 09:36 ?1071次閱讀

    武漢芯半導(dǎo)體CW32L010在兩輪車儀表的應(yīng)用介紹

    介紹的兩輪車儀表方案是無錫梓軒電子基于武漢芯半導(dǎo)體 CW32L010F8P6開發(fā),適用于小規(guī)格電動車儀表方案,實(shí)現(xiàn)車輛速度、累計(jì)里程、單次里程、模式狀態(tài)、故障狀態(tài)顯示等功能。 電動車儀表盤能夠及時
    發(fā)表于 05-13 14:06

    移芯昇順利完成無物聯(lián)網(wǎng)芯片回片測試

    近日,移芯昇最新版無物聯(lián)網(wǎng)Ⅰ類、ⅡA(半無)類芯片標(biāo)簽CM5610A/BAlpha完成第一輪系統(tǒng)測試,各項(xiàng)功能均符合設(shè)計(jì)預(yù)期。Ⅰ類芯片也稱為純無芯片,完全通過射頻采能獲取能量;
    的頭像 發(fā)表于 04-03 20:18 ?842次閱讀
    <b class='flag-5'>中</b>移芯昇順利完成無<b class='flag-5'>源</b>物聯(lián)網(wǎng)芯片回片測試

    示波器波形噪聲解決指南

    在現(xiàn)代電子測量,普示波器是一種不可或缺的工具,用于觀測和分析各種電信號。然而,在實(shí)際使用過程,示波器波形的噪聲問題常常困擾著工程師和技術(shù)人員,影響測量結(jié)果的準(zhǔn)確性和可靠性。本文將詳細(xì)介紹
    的頭像 發(fā)表于 03-24 13:06 ?1374次閱讀
    普<b class='flag-5'>源</b>示波器波形噪聲解決指南

    國產(chǎn)電壓基準(zhǔn)替換REF3025在工業(yè)電源管理應(yīng)用的替換方案

    國產(chǎn)電壓基準(zhǔn)替換REF3025在工業(yè)電源管理應(yīng)用的替換方案
    的頭像 發(fā)表于 03-19 09:44 ?1175次閱讀
    國產(chǎn)電壓基準(zhǔn)<b class='flag-5'>源</b>替換REF3025在工業(yè)電源管理應(yīng)用<b class='flag-5'>中</b>的替換方案

    ISERDESE2原語端口及參數(shù)介紹

    前面在講解HDMI接口之前,講解過IDDR、ODDR、OSERDESE2、IBUF等原語,之后一直有讀者在問什么時候更新ISERDESE2這個原語。前文講解過這些原語都在HDMI或者RGMII中使用過,但是ISERDESE2這個原語目前我的板子除了HDMI輸入,其余并不會
    的頭像 發(fā)表于 03-17 10:52 ?2653次閱讀
    ISERDESE2原語端口及參數(shù)<b class='flag-5'>介紹</b>

    中科視入選甲子光年《2025 中國AI Agent行業(yè)研究報(bào)告》

    3月12日,備受矚目的《2025國AIAgent行業(yè)研究報(bào)告》由甲子光年重磅發(fā)布!在這份極具前瞻性的行業(yè)報(bào)告,中科視憑借卓越的實(shí)力脫穎而出,成功入選為國內(nèi)重點(diǎn)AIAgent廠商的典型案例。該報(bào)
    的頭像 發(fā)表于 03-13 16:24 ?1134次閱讀
    中科視<b class='flag-5'>語</b>入選甲子光年《2025 中國AI Agent行業(yè)研究報(bào)告》