91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 7系列四類(lèi)FPGA介紹說(shuō)明

e9Zb_gh_8734352 ? 來(lái)源:FPGA技術(shù)聯(lián)盟 ? 作者:FPGA技術(shù)聯(lián)盟 ? 2021-03-09 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Xilinx 7系列FPGA由四類(lèi)FPGA系列組成,解決了從低成本、小尺寸、成本敏感、高容量應(yīng)用到最苛刻的高性能應(yīng)用的超高端連接帶寬、邏輯容量和信號(hào)處理能力等完整的系統(tǒng)需求。

首先我們先看一下Xilinx 7系列FPGA的命名規(guī)則。

01

Spartan-7系列

針對(duì)低成本、最低功耗和高I/O性能進(jìn)行了優(yōu)化。低價(jià)格、低功耗、最小的尺寸以及最低的設(shè)計(jì)難度。

下圖為Spartan-7 系列所有的FPGA的邏輯資源列表

02

Artix-7系列

Artix-7系列:為需要串行收發(fā)器和高DSP和大邏輯吞吐量的低功耗應(yīng)用而優(yōu)化。

下圖為Artix-7系列所有的FPGA邏輯資源列表。

03

Kintex-7 系列

Kintex-7 系列與Artix-7系列相比,優(yōu)化了性?xún)r(jià)比,是在所有系列中擁有最佳的性?xún)r(jià)比,無(wú)論是硬核數(shù)量還是邏輯容量,都能滿(mǎn)足中低端、以及部分高端應(yīng)用需求。

下圖為Kintex-7 系列所有的FPGA邏輯資源列表。

04

Virtex-7系列

Virtex-7系列:優(yōu)化了最高的系統(tǒng)性能和容量,將系統(tǒng)性能提高了兩倍。由SSI技術(shù)實(shí)現(xiàn)的最高能力器件。

下圖為Virtex-7 系列所有的FPGA邏輯資源列表。

05

Xilinx-7系列FPGA資源比較

首先是各個(gè)器件I/O口的柱狀圖。

Block RAM資源柱狀圖

高速串行收發(fā)器資源柱狀圖

DSP資源柱狀圖

收發(fā)器總帶寬柱狀圖

原文標(biāo)題:Xilinx 7 系列FPGA分類(lèi)簡(jiǎn)介

文章出處:【微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636287
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131131

原文標(biāo)題:Xilinx 7 系列FPGA分類(lèi)簡(jiǎn)介

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGA中IDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix
    的頭像 發(fā)表于 02-26 14:41 ?2640次閱讀

    使用Xilinx 7系列FPGA位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個(gè)專(zhuān)為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4
    的頭像 發(fā)表于 11-17 09:49 ?3465次閱讀
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的<b class='flag-5'>四</b>位乘法器設(shè)計(jì)

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2533次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議<b class='flag-5'>介紹</b>

    請(qǐng)問(wèn)如何將蜂鳥(niǎo)E203移植到Xilinx NEXYS A7 FPGA 開(kāi)發(fā)板上?

    如何將蜂鳥(niǎo)E203移植到Xilinx NEXYS A7 FPGA 開(kāi)發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-
    發(fā)表于 11-11 07:44

    FPGA開(kāi)發(fā)板—璞致 Kintex-7 系列核心板PZ-K7325T/PZ-K7410T 使用說(shuō)明 XILINX核心板簡(jiǎn)介

    PZ-K7325T/PZ-K7410T核心板采用Xilinx Kintex-7系列FPGA為主控制器,提供326080/406720個(gè)邏輯單元、2GB DDR3L內(nèi)存和32MB QSP
    的頭像 發(fā)表于 09-22 11:49 ?888次閱讀
    <b class='flag-5'>FPGA</b>開(kāi)發(fā)板—璞致 Kintex-<b class='flag-5'>7</b> <b class='flag-5'>系列</b>核心板PZ-K7325T/PZ-K7410T 使用<b class='flag-5'>說(shuō)明</b> <b class='flag-5'>XILINX</b>核心板簡(jiǎn)介

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過(guò)講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有、五頁(yè),通過(guò)本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    對(duì)數(shù)字通信線纜是六類(lèi)線嗎

    對(duì)數(shù)字通信線纜不一定是六類(lèi)線,但六類(lèi)線通常采用對(duì)線芯結(jié)構(gòu)。以下是對(duì)兩者的詳細(xì)分析: 對(duì)數(shù)字通信線纜
    的頭像 發(fā)表于 08-20 10:39 ?666次閱讀

    Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊(cè)

    關(guān)于 AMD/Xilinx 7系列FPGA存儲(chǔ)器接口解決方案(UG586) 的用戶(hù)指南,其主要內(nèi)容和技術(shù)要點(diǎn)可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是
    發(fā)表于 07-28 16:17 ?3次下載

    基于AD9613與Xilinx MPSoC平臺(tái)的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?895次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺(tái)的高速AD/DA案例分享

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開(kāi)發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個(gè)系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2604次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時(shí)鐘資源與架構(gòu)解析

    ZYNQ FPGA的PS端IIC設(shè)備接口使用

    zynq系列中的FPGA,都會(huì)自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫(kù)函數(shù),開(kāi)發(fā)起來(lái)方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?2138次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS端IIC設(shè)備接口使用

    立錡科技熱門(mén)升壓轉(zhuǎn)換器概述

    立锜科技精選四類(lèi)型熱門(mén)升壓轉(zhuǎn)換器,通過(guò)實(shí)際應(yīng)用案例,幫助您聚焦最合適的解決方案,加速開(kāi)發(fā)進(jìn)程!
    的頭像 發(fā)表于 04-10 16:19 ?933次閱讀

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲(chǔ)器,并支持 DDR5 和 LPDDR5
    的頭像 發(fā)表于 04-10 11:00 ?1434次閱讀

    買(mǎi)水晶頭如何匹配超5類(lèi) 6類(lèi)7類(lèi)

    購(gòu)買(mǎi)與超5類(lèi)、6類(lèi)、7類(lèi)網(wǎng)線匹配的水晶頭時(shí),需遵循以下原則,以確保傳輸性能、穩(wěn)定性和兼容性: 一、匹配原則 超5類(lèi)網(wǎng)線 推薦搭配:超5
    的頭像 發(fā)表于 03-26 10:05 ?6704次閱讀