91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何加速Modelsim仿真時間?

FPGA之家 ? 來源: FPGA開源工作室 ? 作者: FPGA開源工作室 ? 2021-04-02 13:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Modelsim加速仿真技巧

《前言》

最近在Modelsim仿真過程中,遇到一個大問題,對于分辨率2048*500的圖像數(shù)據(jù),在進行時序約束中,發(fā)現(xiàn)算法模塊最高只能跑到60Mhz多,而要求必須跑到100Mhz,因而時序不滿足要求;通過看時序報告,關鍵路徑基本上都是在reg to mem和mem to reg path上,嘗試修改對邏輯處理影響較大。

如何在不修改核心算法邏輯的前提下,保證功能和時序滿足,辦法還是有的,后來發(fā)現(xiàn)100Mhz頻率下算法模塊輸入的數(shù)據(jù)有效帶寬只有50% ,因此考慮算法模塊入口處增加一個整形的異步FIFO,寫時鐘100Mhz,讀時鐘50Mhz這樣算法模塊只工作在50Mhz時鐘頻率下,可以滿足時序要求。同時也滿足100Mhz接口時序的要求。

此時,增加一個時鐘ip核來得到50Mhz,發(fā)現(xiàn)仿真速度極其慢,由原來的1~2分鐘左右變?yōu)楝F(xiàn)在的1小時左右,定位個問題,效率太低了。

《如何加速Modelsim仿真時間》

首先,需要說明的是,Modelsim仿真時間長短,也有電腦配置有關,i7+16G的配置其實也就10分鐘左右 ,i5+8G的配置就是1小時多。

其次,就是在仿真平臺上下功夫:

方法一:修改代碼仿真精度,精度越高,Modelsim效率越低。1n/1ps 修改為 1n/1ns 速度可提升一倍。

方法二:減少層次結(jié)構(gòu),減少波形信號的顯示。特別是輸出的數(shù)據(jù)文件,能減少就減少。

方法三:在不影響功能的前提下,降低測試的圖像分辨率,或者一些計數(shù)器適當縮短計數(shù),都可以達到提速的目的。

方法四:當文件仿真系統(tǒng)有大量文件時,修改某個Module的信號,增量編譯可以節(jié)省時間,verilog :vlog -incr vhdl:vcom -incr

方法五:減少IP的調(diào)用,比如我的這個慢的主要原因就是調(diào)用時鐘IP的原因;這里兩個時鐘都可以在testbench 生成,大大減少了仿真時間,又回到了幾分鐘。

原文標題:Modelsim加速仿真技巧

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    54

    文章

    4480

    瀏覽量

    138208
  • ModelSim
    +關注

    關注

    5

    文章

    175

    瀏覽量

    49273

原文標題:Modelsim加速仿真技巧

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    更快抵達終點線:Questa One如何加速整體仿真周轉(zhuǎn)時間

    摘要與議程摘要QuestaOneSim平臺的SmartCompile日漸成為戰(zhàn)略性解決方案,可顯著縮短從初始編譯到最終仿真的整體驗證周期,提供一整套高效工具,大幅縮短驗證周期。通過整合高級功能并優(yōu)化
    的頭像 發(fā)表于 02-11 11:29 ?362次閱讀
    更快抵達終點線:Questa One如何<b class='flag-5'>加速</b>整體<b class='flag-5'>仿真</b>周轉(zhuǎn)<b class='flag-5'>時間</b>

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實現(xiàn)對設計的VHDL、Verilog HDL 或是兩種語言
    的頭像 發(fā)表于 01-10 14:14 ?5305次閱讀
    如何使用<b class='flag-5'>Modelsim</b><b class='flag-5'>仿真</b>I2C控制器

    借助NVIDIA Isaac Sim與World Labs Marble加速機器人仿真環(huán)境構(gòu)建

    一直以來,為機器人仿真構(gòu)建逼真的 3D 環(huán)境是一項非常耗費人力的工作,往往需要數(shù)周的手動建模與配置。如今,借助生成式世界模型,開發(fā)者只需輸入文本提示,就能在極短時間內(nèi)生成一個逼真、可直接用于仿真
    的頭像 發(fā)表于 12-24 10:28 ?1474次閱讀

    DCDC芯片TPS54620的緩啟動時間仿真

    以下以DCDC芯片TPS54620為例對緩啟動時間進行仿真。
    的頭像 發(fā)表于 12-02 15:20 ?547次閱讀
    DCDC芯片TPS54620的緩啟動<b class='flag-5'>時間</b><b class='flag-5'>仿真</b>

    【產(chǎn)品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真仿真
    的頭像 發(fā)表于 11-13 11:41 ?493次閱讀
    【產(chǎn)品介紹】<b class='flag-5'>Modelsim</b>:HDL語言<b class='flag-5'>仿真</b>軟件

    時間頻率標準源有什么功能

    時間頻率
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月04日 17:58:08

    RSA加速實現(xiàn)思路

    ,不需要反復生成,在數(shù)據(jù)流達到一定長度的情況下,生成公鑰和私鑰的花費的時間占比很小,不考慮對它們進行加速。而實際應用中這3個常數(shù)數(shù)值往往很大,對應二進制數(shù)位寬一般為1024bits,甚至更多。這就會造成
    發(fā)表于 10-28 07:28

    ModelSim仿真蜂鳥E203 / 200 教程【功能驗證】

    一起 把子文件夾里的文件全部復制出來,不要留文件夾 perips這部分也全部挪出去 新建工程 在這 選保存的工作區(qū) 添加文件夾的所有文件(work的文件夾不用選) 用modelsim
    發(fā)表于 10-27 07:35

    硬件加速模塊的時鐘設計

    硬件加速模塊需要四個時鐘,分別為clk_l , clk_r , clk_c , clk_n 。 clk_l : 整個硬件加速模塊為了最大化的節(jié)約時間成本而采用了類似處理器的流水線設計,具體上將每一層
    發(fā)表于 10-23 07:28

    人工智能+工業(yè)軟件:智能仿真加速賦能產(chǎn)業(yè)變革

    在智能制造領域,工業(yè)仿真為數(shù)字孿生與智慧工廠建設提供核心支撐;在綠色可持續(xù)發(fā)展領域,仿真技術助力優(yōu)化能源配置與碳排放減排方案;在人工智能與虛擬現(xiàn)實領域,仿真則為算法訓練、沉浸式體驗搭建
    的頭像 發(fā)表于 10-09 14:16 ?402次閱讀

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1360次閱讀
    vivado<b class='flag-5'>仿真</b>時GSR信號的影響

    硬核加速,軟硬協(xié)同!混合仿真賦能RISC-V芯片敏捷開發(fā)

    RISC-V開放指令集架構(gòu)(ISA)正為芯片產(chǎn)業(yè)帶來革命性機遇,其開源性與模塊化特性助力企業(yè)實現(xiàn)定制化、差異化創(chuàng)新,顯著加速產(chǎn)品迭代。隨著RISC-V向高性能多核架構(gòu)演進,軟硬件協(xié)同驗證復雜度急劇
    的頭像 發(fā)表于 08-29 10:49 ?1079次閱讀
    硬核<b class='flag-5'>加速</b>,軟硬協(xié)同!混合<b class='flag-5'>仿真</b>賦能RISC-V芯片敏捷開發(fā)

    輪邊電機驅(qū)動汽車性能仿真與控制方法的研究

    與轉(zhuǎn)向的控制策略,在 Madab/Simwlink 環(huán)境建立了控制模型,運用聯(lián)合仿真方法對車輛在直線加速,轉(zhuǎn)向和制動等典型工況下的行駛性能進行仿真驗證。結(jié)果表明車輛的主要性能符合預期目標,驅(qū)動控制策略
    發(fā)表于 06-10 13:10

    【Simcenter Flotherm】憑借快速準確的電子冷卻CFD仿真功能,有效提升電子熱管理的穩(wěn)定性

    解決方案優(yōu)勢憑借快速準確的電子冷卻CFD仿真(從初期CAD前探索到最終驗證)功能,有效提升電子熱管理的穩(wěn)定性。加速電子熱設計工作流充分利用準確、快速的熱分析智能SmartParts縮短建模時間整合高
    的頭像 發(fā)表于 03-26 15:31 ?864次閱讀
    【Simcenter Flotherm】憑借快速準確的電子冷卻CFD<b class='flag-5'>仿真</b>功能,有效提升電子熱管理的穩(wěn)定性

    技術分享 | AVM合成數(shù)據(jù)仿真驗證方案

    AVM 合成數(shù)據(jù)仿真驗證技術為自動駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗證。然而,如何利用仿真軟件優(yōu)化傳感器外參
    的頭像 發(fā)表于 03-19 09:40 ?3728次閱讀
    技術分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b>驗證方案