91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述Xilinx FPGA管腳物理約束解析

FPGA之家 ? 來源:CSDN技術(shù)社區(qū) ? 作者:通信電子@FPGA高級 ? 2021-04-27 10:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們簡單介紹下Xilinx FPGA管腳物理約束,包括位置(管腳)約束和電氣約束。

1. 普通I/O約束

管腳位置約束: set_property PAKAGE_PIN “管腳編號” [get_ports “端口名稱”]

管腳電平約束: set_property IOSTANDARD “電壓” [get_ports “端口名稱”]

舉例:

set_property IOSTANDARD LVCMOS33 [get_ports sys_clk]

set_property IOSTANDARD LVCMOS33 [get_ports {led[0]}]

set_property IOSTANDARD LVCMOS33 [get_ports {led[1]}]

set_property PACKAGE_PIN U18 [get_ports sys_clk]

set_property PACKAGE_PIN M14 [get_ports {led[0]}

]set_property PACKAGE_PIN M15 [get_ports {led[1]}]

注意:

1)以上語法對大小寫敏感;

2)端口名稱為數(shù)組時,需要用{}括起來,端口名不能為關(guān)鍵字。

2. 差分信號約束

2.1 普通差分約束

差分信號約束語法和1節(jié)中相同。此處僅舉例。

1)HR I/O Bank,VCCO = 3.3V,HDMI接口約束

set_property PACKAGE_PIN N18 [get_ports TMDS_clk_p]

set_property PACKAGE_PIN V20 [get_ports {TMDS_data_p[0]}]

set_property IOSTANDARD TMDS_33 [get_ports TMDS_clk_p]

set_property IOSTANDARD TMDS_33 [get_ports {TMDS_data_p[0]}]

2)HP I/O Bank,VCCO = 1.8V,HDMI接口約束

set_property PACKAGE_PIN N18 [get_ports TMDS_clk_p]

set_property PACKAGE_PIN V20 [get_ports {TMDS_data_p[0]}

]set_property IOSTANDARD LVDS [get_ports TMDS_clk_p]

set_property IOSTANDARD LVDS [get_ports {TMDS_data_p[0]}]

注意:

1)差分信號約束,只約束P管腳即可,系統(tǒng)自動匹配N管腳約束,當(dāng)然_P和_N管腳都約束也沒有問題;

2)差分信號電平要根據(jù)VCCO Bank電壓進(jìn)行相應(yīng)的約束。

2.2收發(fā)器差分信號約束

1)收發(fā)器MGTREFCLK時鐘約束管腳位置約束:

set_property LOC “管腳編號” [get_ports “端口名稱”]

舉例:

set_property LOC G7 [get_ports Q2_CLK0_GTREFCLK_PAD_N_IN ]

set_property LOC G8 [get_ports Q2_CLK0_GTREFCLK_PAD_P_IN ]

2)收發(fā)器MGT通道約束

對于GTXE2_CHANNEL通道約束:一種方法是可以利用7系列FPGAs收發(fā)器向?qū)?,在配置好收發(fā)器配置參數(shù)后,自動生成XDC模板,然后將該模板應(yīng)用到自己的設(shè)計(jì)中;第二種方法是自己編寫XDC約束文件,其位約束位置要參照具體原理圖信號管腳來進(jìn)行編寫約束文件。舉例:對于圖1中四通道收發(fā)器對GTXE2_CHANNEL約束。

171a04da-a67f-11eb-aece-12bb97331649.jpg

圖1、四通道GTX收發(fā)器框圖

收發(fā)器通道位置約束:

set_property LOC “ GTXE2_CHANNEL_X* Y * ” [get_cells “gtxe_2例化路徑”]

舉例:

1749efe2-a67f-11eb-aece-12bb97331649.jpg

圖2、收發(fā)器通道位置約束

注意:gtxe_2例化路徑參照圖3所示,路徑名稱依據(jù)具體工程實(shí)現(xiàn)進(jìn)行修改。

17712f8a-a67f-11eb-aece-12bb97331649.jpg

圖3、gtxe_2例化路徑參照圖
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 管腳
    +關(guān)注

    關(guān)注

    1

    文章

    230

    瀏覽量

    33685
  • 約束
    +關(guān)注

    關(guān)注

    0

    文章

    83

    瀏覽量

    13175
  • Xilinx FPGA
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    7387

原文標(biāo)題:Xilinx FPGA管腳XDC約束之:物理約束

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx官方開源FOC電機(jī)控制工程解析

    近年來,隨著嵌入式控制與功率電子的融合,基于 FPGA/SoC 的電機(jī)控制越來越受到關(guān)注。特別是 矢量控制(Field Oriented Control, FOC),它是高性能電機(jī)驅(qū)動(如 BLDC
    的頭像 發(fā)表于 03-02 10:51 ?2868次閱讀
    <b class='flag-5'>Xilinx</b>官方開源FOC電機(jī)控制工程<b class='flag-5'>解析</b>

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?2194次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設(shè)計(jì),所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    聲智科技提出物理信息約束的聲學(xué)世界模型

    scene denoising and dynamic prediction)入選,是計(jì)算聲學(xué)(Computational Acoustics)領(lǐng)域唯一入選的中國團(tuán)隊(duì)。聲智聯(lián)合創(chuàng)始人常樂代表團(tuán)隊(duì)做了學(xué)術(shù)報(bào)告,首次介紹物理信息約束的聲學(xué)
    的頭像 發(fā)表于 12-12 16:10 ?901次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實(shí)踐。
    的頭像 發(fā)表于 11-17 09:49 ?3455次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設(shè)計(jì)

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應(yīng)用場景
    的頭像 發(fā)表于 11-14 15:02 ?2529次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
    發(fā)表于 11-11 07:44

    開源RISC-V處理器(蜂鳥E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    1.簡述 首先感謝芯來開源了蜂鳥E203 risc-v處理器,提供了比較完整的工程環(huán)境、配套的軟硬件。但是配套的FPGA板卡實(shí)在太貴,對于自費(fèi)學(xué)習(xí)的來說是不小的學(xué)習(xí)成本,而且我也認(rèn)為完備環(huán)境
    發(fā)表于 10-31 08:46

    DBC解析入門:從數(shù)字到物理意義的轉(zhuǎn)變

    在汽車電子系統(tǒng)中,數(shù)據(jù)通信至關(guān)重要,而DBC解析是理解總線通信數(shù)據(jù)的關(guān)鍵。本文將帶你了解DBC解析如何將復(fù)雜的數(shù)字信號轉(zhuǎn)換為直觀的物理參數(shù),幫助你快速掌握其核心概念和應(yīng)用。DBC解析
    的頭像 發(fā)表于 10-30 11:44 ?475次閱讀
    DBC<b class='flag-5'>解析</b>入門:從數(shù)字到<b class='flag-5'>物理</b>意義的轉(zhuǎn)變

    E203工程源碼時鐘樹解析

    我們使用的是芯來科技提供的hbirdv2_E203軟核以及芯來科技MCU200T開發(fā)板,板上的FPGA芯片是XILINX的XC7A200T-FBG484。 通過分析頂層模塊MCU200T
    發(fā)表于 10-29 07:25

    如何使用Nexys Video開發(fā)板移植e203

    型號,可以看到,原來的板子型號和Nexys Video不同,需要修改為 XC7A200T-1SBG484 之后修改約束文件,可以參考官方的原理圖,找到對應(yīng)管腳進(jìn)行修改,板子上沒有的管腳如一些gpio
    發(fā)表于 10-27 06:26

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時需要注意的一些事項(xiàng),比如flash與FPGA的上電時序。
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊

    技術(shù)手冊,適用于使用LogiCORE IP核(如DDR3/DDR2 SDRAM、RLDRAM II、QDRII+)進(jìn)行存儲器接口設(shè)計(jì)26。核心功能:IP核配置與時序:詳細(xì)說明Xilinx MIG(Memory Interface Generator)IP核的使用方法,包括信號定義、時序
    發(fā)表于 07-28 16:17 ?3次下載

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計(jì)中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘的時序路徑,使用set_false_path約束則會雙向忽略時鐘間的時序路徑
    的頭像 發(fā)表于 04-23 09:50 ?1329次閱讀
    <b class='flag-5'>FPGA</b>時序<b class='flag-5'>約束</b>之設(shè)置時鐘組