91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于跨時鐘域的詳細解答

FPGA之家 ? 來源:似猿非猿的FPGA ? 作者:似猿非猿的FPGA ? 2021-04-27 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

每一個做數(shù)字邏輯的都繞不開跨時鐘域處理,談一談SpinalHDL里用于跨時鐘域處理的一些手段方法。

打拍處理 跨時鐘域信號的打拍處理往往用于單比特信號或類似于格林碼這種信號的跨時鐘域處理。其邏輯電路很簡單。SpinalHDL提供了BufferCC用于實現(xiàn)這種跨時鐘域打拍處理方式:

BufferCC(input: T, init: T = null, bufferDepth: Int = 2)

bufferDepth可用于指定打拍級數(shù)。input信號的時鐘域為源時鐘域,BUfferCC調(diào)用的地方的時鐘域為目的時鐘域。 在日常的電路設計里,計數(shù)器是常見的DFX信號,有些情況下需要將一個時鐘域的DFX信號轉(zhuǎn)換到另一個時鐘域進行HPI讀取,這種情況也可以通過打拍進行處理,不過前提是需轉(zhuǎn)換成格林碼,如此在源時鐘域和目的時鐘域需分別做一次轉(zhuǎn)換與反轉(zhuǎn)換。但如果計數(shù)器采用格林碼進行計數(shù)則可以少進行一次轉(zhuǎn)換。SpinalHDL有提供一個GrayCounter方法用于生成格林碼計數(shù)器:

GrayCounter(width: Int, enable: Bool)

提供一個小demo,GtayCounter+BufferCC:

f4efce9e-a67e-11eb-aece-12bb97331649.png

這里GrayCounter在時鐘域clkA中實現(xiàn),通過BufferCC將其跨時鐘域至clkB,bufferDepth為3.Tips:BufferCC的第二個參數(shù)init數(shù)據(jù)類型是T,而T《:Data,即意味著init數(shù)據(jù)類型為“硬件”數(shù)據(jù)類型,因而上面init賦值需為U(0,8 bits)而不能直接寫0》》脈沖信號處理 脈沖信號的跨時鐘域處理,SpinalHDL提供了PulseCCByToggle方法:

PulseCCByToggle(input: Bool,clockIn: ClockDomain,clockOut: ClockDomain): Bool

握手處理

對于吞吐要求不是特別高的場合,跨時鐘域信號采用握手形式 進行處理也是一種不錯的選擇。SpinalHDL有兩個抽象類型個人一直很喜歡:Stream,F(xiàn)low。這兩種形式基本囊括了所有的信號交互行為,其也可以說是SpinalHDL lib庫的基石。針對跨時鐘域的握手處理,SpinalHDL有一個StreamCCByToggle可以使用:

StreamCCByToggle(input: Stream[T], inputClock: ClockDomain, outputClock: ClockDomain): Stream[T]

其輸入?yún)?shù)包含源時鐘域信號,源時鐘域,目的時鐘域,其返回一個目的時鐘域的Stream信號:

f54fad50-a67e-11eb-aece-12bb97331649.png

這里srcIn隸屬于時鐘域clkA,destOut隸屬于時鐘域clkB。 除了StreamCCByToggle,SpinalHDL里還有一個FlowCCByToggle。由于Flow類型沒有反壓,因而從低時鐘域向高時鐘域進行傳輸則沒什么問題,但從高時鐘域向低時鐘域進行轉(zhuǎn)換則存在丟失數(shù)據(jù)的風險?!贰稦IFO跨時鐘域緩存 對于高吞吐的多比特信號跨時鐘域處理,則往往采用FIFO的形式進行處理。在SpinalHDL里則有StreamFifoCC供使用:

val myFifo = StreamFifoCC( dataType = Bits(8 bits), depth = 128, pushClock = clockA, popClock = clockB)myFifo.io.push 《《 streamAmyFifo.io.pop 》》 streamB
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設計
    +關注

    關注

    6741

    文章

    2697

    瀏覽量

    219475
  • 計數(shù)器
    +關注

    關注

    32

    文章

    2315

    瀏覽量

    98165
  • 時鐘域
    +關注

    關注

    0

    文章

    53

    瀏覽量

    10041

原文標題:跨時鐘域那點事兒

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    ONET8541T:11.3 Gbps限幅阻放大器的詳細解析

    ONET8541T:11.3 Gbps限幅阻放大器的詳細解析 在高速光通信領域,一款性能卓越的阻放大器至關重要。今天我們就來深入探討德州儀器(TI)的ONET8541T,這是一款具備接收
    的頭像 發(fā)表于 12-24 10:10 ?310次閱讀

    SysClk系統(tǒng)時鐘的切換

    系統(tǒng)時鐘 SysClk 可選擇 5 種時鐘源,包括 HSE、LSE、PLL、HSI、LSI,通過對系統(tǒng)控制寄存器 SYSCTRL_CR0的 SYSCLK 位進行設置,可在不同時鐘源之
    發(fā)表于 12-16 08:00

    什么是位

    數(shù)據(jù)結構,稱為“位”或“位段”。 所謂“位”是把一個字節(jié)中的二進位劃分為幾個不同的區(qū)域,并說明每個區(qū)域的位數(shù)。 每個有一個域名,允許在程序中按域名進行操作。這樣就可以把幾個不同的對象用一個字
    發(fā)表于 12-15 08:07

    如何降低系統(tǒng)時鐘頻率?

    使用低頻率的高速時鐘 HSI、HSE 或低速時鐘 LSI、LSE 通過編程預分頻寄存器,降低 SYSCLK、HCLK、PCLK 的頻率 - 設置 SYSCTRL_CR0 寄存器的 SYSCLK 位
    發(fā)表于 12-10 07:34

    關于六類網(wǎng)線一些問題的解答

    今天我們就圍繞網(wǎng)友一些常見的關于六類網(wǎng)線的問題進行一下匯總式解答: 問 六類網(wǎng)線可以當電源用嗎? 答 六類網(wǎng)線并不是設計用于傳輸電力的電纜,因此一般不建議將其用于電源傳輸。 盡管六類網(wǎng)線的線芯可以
    的頭像 發(fā)表于 12-09 11:13 ?553次閱讀

    航盛電子搭載QNX技術的墨子融合平臺正式量產(chǎn)

    近日,航盛創(chuàng)新引領行業(yè)的單芯片級艙駕融合解決方案--墨子融合平臺實現(xiàn)全球量產(chǎn)首發(fā),并將配套國內(nèi)某頭部合資車企。該平臺搭載QNX Hypervisor for Safety技術,具備更強的穩(wěn)定性、靈活性和安全性,實現(xiàn)車規(guī)級設計與功能安全、網(wǎng)絡信息安全要求,為消費者帶來艙
    的頭像 發(fā)表于 12-04 15:19 ?495次閱讀

    黑芝麻智能武當C1200家族作為計算芯片的核心突破

    本文圍繞汽車電子電氣架構(EEA)向中央計算演進的技術需求,分析分布式、集中架構的碎片化、間壁壘等痛點,重點闡述武當 C1200 家族作為計算芯片的核心突破:7nm 異構融合架
    的頭像 發(fā)表于 11-20 16:38 ?1495次閱讀

    關于太陽光模擬器的常見問題解答(一)

    太陽光模擬器是研究與測試中不可或缺的核心設備,其性能直接關系到數(shù)據(jù)的準確性與可靠性。為幫助大家更深入地理解其工作原理與選型要點,下文,紫創(chuàng)測控Luminbox梳理了關于太陽光模擬器的高頻疑問以及解答
    的頭像 發(fā)表于 10-15 18:04 ?517次閱讀
    <b class='flag-5'>關于</b>太陽光模擬器的常見問題<b class='flag-5'>解答</b>(一)

    時鐘設計優(yōu)化實戰(zhàn)

    1、時鐘設計,芯片性能的節(jié)拍器 在現(xiàn)代 IC 設計中,時鐘網(wǎng)絡的優(yōu)化是實現(xiàn)高性能、高可靠性和低功耗的關鍵。本文聚焦四大核心技術:CTS 優(yōu)化、DCD 最小化、時鐘門控和時鐘
    的頭像 發(fā)表于 10-09 10:07 ?524次閱讀

    手機板 layout 走線分割問題

    初學習layout時,都在說信號線不可分割,但是在工作中為了成本不能分割似乎也非絕對。 在后續(xù)工作中,分割的基礎都是相鄰層有一面完整的GND參考,分割發(fā)生在相鄰的另外一層。 但
    發(fā)表于 09-16 14:56

    黑芝麻智能時間同步技術:消除多計算單元的時鐘信任鴻溝

    上海2025年7月21日 /美通社/ -- 本文圍繞時間同步技術展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術及特點
    的頭像 發(fā)表于 07-22 09:17 ?583次閱讀
    黑芝麻智能<b class='flag-5'>跨</b><b class='flag-5'>域</b>時間同步技術:消除多<b class='flag-5'>域</b>計算單元的<b class='flag-5'>時鐘</b>信任鴻溝

    PTR54L15藍牙模組的引腳規(guī)劃——電源

    更加的強大,使用上也有些不同,關于這個模組的引腳該如何規(guī)劃使用呢,現(xiàn)在我們來說下電源: “電源”是芯片的一部分,可以獨立開機或關機以優(yōu)化能耗 引腳規(guī)劃需注意,PTR54L15架構分 MCU、無線電、外設、低功耗四個電源
    發(fā)表于 06-25 19:13

    異步時鐘處理方法大全

    該方法只用于慢到快時鐘的1bit信號傳遞。在Xilinx器件中,可以使用(* ASYNC_REG = "TRUE" *)標記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1524次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法大全

    航盛電子推出基于高通和QNX技術的全新一代墨子艙駕融合平臺

    for Safety開發(fā)的全球首創(chuàng)單芯片級艙駕融合解決方案--墨子融合平臺。該平臺集成了信息娛樂系統(tǒng)、數(shù)字儀表盤、L2+級輔助駕駛功能,以及由GPT技術驅(qū)動的下一代語音助手等功能。
    的頭像 發(fā)表于 04-30 09:52 ?2173次閱讀

    RISC-V核低功耗MCU動態(tài)時鐘門控技術解析

    機制? 時鐘動態(tài)隔離? 通過硬件級時鐘門控電路,按任務需求實時關閉空閑模塊(如未使用的UART、SPI外設)的時鐘信號,降低動態(tài)功耗。例如,當通信接口處于閑置狀態(tài)時,自動切斷其
    的頭像 發(fā)表于 04-24 15:11 ?1068次閱讀