91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

將FPGA靈活應(yīng)變的計(jì)算加速與低時(shí)延連接結(jié)合

YCqV_FPGA_EETre ? 來(lái)源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2021-05-13 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著后疫情時(shí)代的來(lái)臨,大多數(shù)人依然在采用線上視頻會(huì)議的工作方式 但是您是否曾經(jīng)想過(guò) 所有會(huì)議內(nèi)容和數(shù)據(jù)的傳輸需要怎樣的技術(shù)? 面對(duì)疫情造成的前所未有的視頻流量激增 數(shù)據(jù)中心運(yùn)營(yíng)商也開(kāi)始重新思考其當(dāng)前架構(gòu)并探索在本質(zhì)上更便于擴(kuò)展且效率更高的新配置在此背景下 一種有望大幅提升資源利用率的新架構(gòu)正在興起 這就是“可組合式基礎(chǔ)設(shè)施”

可組合式基礎(chǔ)設(shè)施

可組合式基礎(chǔ)設(shè)施能夠解耦資源并將資源匯集,從而實(shí)現(xiàn)了資源的隨處調(diào)用。它還能為工作負(fù)載提供數(shù)量恰好的資源,并經(jīng)由軟件迅速完成重新配置。 可組合式基礎(chǔ)設(shè)施由 CPU 池、SSD 池和加速器池構(gòu)成,它們互聯(lián)在一起并由基于標(biāo)準(zhǔn)的配置框架控制,能極大提高數(shù)據(jù)中心的資源利用率。在這樣的架構(gòu)中,不同的工作負(fù)載可能有不同的計(jì)算、存儲(chǔ)和加速要求,而資源將進(jìn)行相應(yīng)分配,避免浪費(fèi)硬件資源。

時(shí)延挑戰(zhàn)

上述方法在理論上似乎很完美,但實(shí)際上存在一個(gè)嚴(yán)重的問(wèn)題:時(shí)延。當(dāng)您分解資源并將它們移得更遠(yuǎn)的時(shí)候,就會(huì)因 CPU 和 SSD 或 CPU 與加速器之間的網(wǎng)絡(luò)流量而導(dǎo)致延遲增大和帶寬縮小。除非您有某種方法來(lái)減少網(wǎng)絡(luò)流量并提高資源間的互聯(lián)效率,否則這會(huì)造成嚴(yán)重的限制。在解決時(shí)延難題方面,FPGA 能發(fā)揮三大關(guān)鍵作用:

將 FPGA 作為靈活應(yīng)變的加速器,針對(duì)每種工作負(fù)載進(jìn)行定制以實(shí)現(xiàn)最佳性能;

FPGA 讓算力貼近數(shù)據(jù),從而降低時(shí)延,并最大限度縮小所需帶寬;

FPGA 的靈活應(yīng)變智能架構(gòu)能夠在不產(chǎn)生額外延遲的情況下實(shí)現(xiàn)資源的高效率池化。

靈活應(yīng)變的加速

基于 FPGA 的計(jì)算加速器的第一大優(yōu)勢(shì)就是顯著提升如今亟需的工作負(fù)載的性能。在實(shí)時(shí)視頻流應(yīng)用的視頻轉(zhuǎn)碼用例中,F(xiàn)PGA 解決方案的性能通常比 x86 CPU 高出 30 倍,這有助于數(shù)據(jù)中心運(yùn)營(yíng)商解決并發(fā)流大幅增加的問(wèn)題。另一個(gè)示例是在基因組測(cè)序的關(guān)鍵領(lǐng)域。一位近期成為賽靈思客戶的基因組研究機(jī)構(gòu)發(fā)現(xiàn),基于賽靈思 FPGA 的加速器能以比 CPU 快 90 倍的速度獲得結(jié)果,幫助醫(yī)療研究人員以過(guò)去幾分之一的時(shí)間完成 DNA 樣本測(cè)試。

讓算力更貼近數(shù)據(jù)

可組合式數(shù)據(jù)中心內(nèi)的 FPGA 能發(fā)揮的第二大優(yōu)勢(shì)是,讓靈活應(yīng)變的算力貼近數(shù)據(jù)。在 SmartSSD 計(jì)算存儲(chǔ)器件中使用賽靈思 FPGA,能為過(guò)去一般由 CPU 運(yùn)行的高速搜索、解析、壓縮和加密等功能提速。這有利于卸載 CPU,將其用于更復(fù)雜的任務(wù),而且還有助于減少 CPU 和 SSD 之間的流量,從而減少帶寬消耗并降低時(shí)延。 與之類(lèi)似,賽靈思 FPGA 現(xiàn)在也用在 SmartNIC 中。例如賽靈思新款 Alveo SN1000,它不僅能為活動(dòng)數(shù)據(jù)加速,提供線速數(shù)據(jù)包處理、壓縮和加密服務(wù),還能針對(duì)特定數(shù)據(jù)中心或客戶適應(yīng)定制的切換要求。

智能架構(gòu)

如果將 FPGA 靈活應(yīng)變的計(jì)算加速與低時(shí)延連接結(jié)合,便會(huì)使得可組合式數(shù)據(jù)中心更進(jìn)一步。您可以將高計(jì)算強(qiáng)度的工作負(fù)載分配給采用自適應(yīng)智能架構(gòu)互聯(lián)的加速器集群,按需創(chuàng)建高性能計(jì)算機(jī)。 當(dāng)然,如果不能以最優(yōu)加速算法為計(jì)算加速器、SmartSSD 和 SmartNIC 編程,然后按正確數(shù)量將它們配置給每個(gè)工作負(fù)載,那么這些好處都是空談。在這方面,我們已經(jīng)開(kāi)發(fā)出一個(gè)綜合全面的軟件協(xié)議棧,它利用 TensorFlow 和 FFMPEG 等特定領(lǐng)域行業(yè)框架,并配合賽靈思的 Vitis 開(kāi)發(fā)平臺(tái)運(yùn)行。在智能資源分配方面, RedFish 等更高級(jí)的配置框架也有用武之地。 在可組合式數(shù)據(jù)中心掀起的激動(dòng)人心的變革中 賽靈思器件和加速器卡將成為新型高效架構(gòu)的關(guān)鍵模塊依托快速的可重配置能力、低時(shí)延以及能夠適應(yīng)不斷變化的工作負(fù)載的靈活架構(gòu)賽靈思已經(jīng)為在這場(chǎng)變革中發(fā)揮重大作用做好準(zhǔn)備

原文標(biāo)題:可組合數(shù)據(jù)中心:讓算力更貼近數(shù)據(jù)

文章出處:【微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1662

    文章

    22446

    瀏覽量

    637558
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7342

    瀏覽量

    94910

原文標(biāo)題:可組合數(shù)據(jù)中心:讓算力更貼近數(shù)據(jù)

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADSP-218xN系列DSP微計(jì)算機(jī):高性能與靈活性的完美結(jié)合

    ADSP-218xN系列DSP微計(jì)算機(jī):高性能與靈活性的完美結(jié)合 在數(shù)字信號(hào)處理(DSP)領(lǐng)域,ADSP-218xN系列DSP微計(jì)算機(jī)憑借其卓越的性能和豐富的功能,成為眾多工程師的首選
    的頭像 發(fā)表于 03-23 16:20 ?41次閱讀

    FPGA硬件加速卡設(shè)計(jì)原理圖:1-基于Xilinx XCKU115的半高PCIe x8 硬件加速卡 PCIe半高 XCKU115-3-FLVF1924-E芯片

    FPGA硬件加速, PCIe半高卡, XCKU115, 光纖采集卡, 信號(hào)計(jì)算板, 硬件加速
    的頭像 發(fā)表于 02-12 09:52 ?437次閱讀
    <b class='flag-5'>FPGA</b>硬件<b class='flag-5'>加速</b>卡設(shè)計(jì)原理圖:1-基于Xilinx XCKU115的半高PCIe x8 硬件<b class='flag-5'>加速</b>卡 PCIe半高 XCKU115-3-FLVF1924-E芯片

    鋒國(guó)際 X 阿里云:全棧AI加速汽車(chē)產(chǎn)業(yè)智能升級(jí)!

    近日,全球領(lǐng)先汽車(chē)零部件企業(yè)鋒國(guó)際與阿里云正式簽署全棧AI合作協(xié)議。未來(lái),依托阿里云領(lǐng)先的全棧AI能力與鋒國(guó)際在汽車(chē)行業(yè)的深厚經(jīng)驗(yàn),雙方深化全球戰(zhàn)略合作,通過(guò)優(yōu)化全球工廠制造體系升級(jí),
    的頭像 發(fā)表于 12-12 09:16 ?339次閱讀
    <b class='flag-5'>延</b>鋒國(guó)際 X 阿里云:全棧AI<b class='flag-5'>加速</b>汽車(chē)產(chǎn)業(yè)智能升級(jí)!

    振弦式應(yīng)變計(jì):從應(yīng)變測(cè)量到應(yīng)力分析的原理與應(yīng)用

    感知物體表面的微小變形來(lái)反映其受力狀態(tài)。當(dāng)結(jié)構(gòu)物受到外力作用時(shí),會(huì)產(chǎn)生相應(yīng)的變形,這種變形量與原始尺寸的比值即為應(yīng)變。振弦式應(yīng)變計(jì)通過(guò)前后端座與被測(cè)結(jié)構(gòu)物牢固連接,
    的頭像 發(fā)表于 12-04 16:33 ?486次閱讀
    振弦式<b class='flag-5'>應(yīng)變</b>計(jì):從<b class='flag-5'>應(yīng)變</b>測(cè)量到應(yīng)力分析的原理與應(yīng)用

    振弦式應(yīng)變計(jì)如何將應(yīng)變轉(zhuǎn)化為應(yīng)力?工作原理解析

    在大型土木工程中,準(zhǔn)確掌握結(jié)構(gòu)物的受力狀態(tài)是保障安全的關(guān)鍵。振弦式應(yīng)變計(jì)作為一種核心監(jiān)測(cè)元件,能夠長(zhǎng)期埋設(shè)于混凝土等結(jié)構(gòu)物內(nèi)部,微小的物理變形轉(zhuǎn)化為可量化的數(shù)據(jù)。那么,它是如何通過(guò)測(cè)量應(yīng)變來(lái)反映
    的頭像 發(fā)表于 12-01 14:53 ?358次閱讀
    振弦式<b class='flag-5'>應(yīng)變計(jì)如何將</b><b class='flag-5'>應(yīng)變</b>轉(zhuǎn)化為應(yīng)力?工作原理解析

    MarketsandMarkets FPGA行業(yè)報(bào)告,2026~2030 FPGA市場(chǎng)洞察

    ,F(xiàn)ield-Programmable Gate Array)是一種高度靈活、可重構(gòu)的集成電路。與傳統(tǒng) ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計(jì)算、實(shí)時(shí)信號(hào)處理、通信
    的頭像 發(fā)表于 11-20 13:20 ?559次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報(bào)告,2026~2030 <b class='flag-5'>FPGA</b>市場(chǎng)洞察

    嵌入式和FPGA的區(qū)別

    嵌入式系統(tǒng)與FPGA的核心差異:軟件定義功能VS硬件可重構(gòu)。嵌入式適合通用計(jì)算,開(kāi)發(fā)門(mén)檻;FPGA憑借并行處理實(shí)現(xiàn)納秒級(jí)響應(yīng),但成本高、開(kāi)發(fā)難。二者融合的SoC器件正成為未來(lái)趨勢(shì),平
    發(fā)表于 11-19 06:55

    電阻應(yīng)變片的多樣選擇與應(yīng)用

    電阻應(yīng)變片作為一種重要的傳感器技術(shù),被廣泛應(yīng)用于壓力、變形、應(yīng)變測(cè)量等領(lǐng)域。其工作原理基于電阻隨材料形變而變化的特性,能夠物理量轉(zhuǎn)化為可測(cè)量的電信號(hào)。電阻應(yīng)變片的種類(lèi)繁多,各具特色,
    的頭像 發(fā)表于 08-30 15:44 ?1669次閱讀

    SiLM27519AD-7G 20V, 4A/5A 靈活雙輸入,高速?gòu)?qiáng)驅(qū)的邊門(mén)極驅(qū)動(dòng)器

    。 極致緊湊封裝: 采用微型 SOT23-5 封裝,為高密度PCB設(shè)計(jì)(如便攜設(shè)備、模塊電源)提供優(yōu)秀解決方案。 SiLM27519AD-7G的核心價(jià)值在于高速?gòu)?qiáng)驅(qū)能力與靈活的雙輸入配置完美結(jié)合于微型
    發(fā)表于 07-26 09:13

    基于FPGA的壓縮算法加速實(shí)現(xiàn)

    本設(shè)計(jì)中,計(jì)劃實(shí)現(xiàn)對(duì)文件的壓縮及解壓,同時(shí)優(yōu)化壓縮中所涉及的信號(hào)處理和計(jì)算密集型功能,實(shí)現(xiàn)對(duì)其的加速處理。本設(shè)計(jì)的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA 上實(shí)現(xiàn)該算法時(shí),可以大大提高該算
    的頭像 發(fā)表于 07-10 11:09 ?2457次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮算法<b class='flag-5'>加速</b>實(shí)現(xiàn)

    鴻蒙5開(kāi)發(fā)寶藏案例分享---點(diǎn)擊完成時(shí)分析

    ] --> B{計(jì)算完成時(shí)} B -->|>900ms| C[抓取Trace] C --> D[標(biāo)記起止點(diǎn)] D --> E
    發(fā)表于 06-12 17:03

    振弦式表面應(yīng)變計(jì)與點(diǎn)焊型應(yīng)變計(jì)如何選擇?

    應(yīng)變計(jì)與VWS-05型點(diǎn)焊型應(yīng)變計(jì)為例給大家做出相關(guān)介紹。安裝方式:靈活性與穩(wěn)固性的平衡表面應(yīng)變計(jì)與點(diǎn)焊型應(yīng)變計(jì)最直觀的差異體現(xiàn)在安裝方式上
    的頭像 發(fā)表于 05-29 11:10 ?669次閱讀
    振弦式表面<b class='flag-5'>應(yīng)變</b>計(jì)與點(diǎn)焊型<b class='flag-5'>應(yīng)變</b>計(jì)如何選擇?

    能效提升3倍!異構(gòu)計(jì)算架構(gòu)讓AI跑得更快更省電

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)異構(gòu)計(jì)算架構(gòu)通過(guò)集成多種不同類(lèi)型的處理單元(如CPU、GPU、NPU、FPGA、DSP等),針對(duì)不同計(jì)算任務(wù)的特點(diǎn)進(jìn)行分工協(xié)作,從而在性能、能效和靈活性之
    的頭像 發(fā)表于 05-25 01:55 ?4114次閱讀

    Intel-Altera FPGA:通信行業(yè)的加速引擎,開(kāi)啟高速互聯(lián)新時(shí)代

    :Silver Lake接管后,Altera重點(diǎn)發(fā)展AI驅(qū)動(dòng)的新興市場(chǎng)(如邊緣計(jì)算、機(jī)器人),并整合Agilex品牌下的高中低端產(chǎn)品,以提升市場(chǎng)競(jìng)爭(zhēng)力。四、未來(lái)展望技術(shù)演進(jìn):預(yù)計(jì)加速
    發(fā)表于 04-25 10:19

    RAKsmart智能算力架構(gòu):異構(gòu)計(jì)算+時(shí)網(wǎng)絡(luò)驅(qū)動(dòng)企業(yè)AI訓(xùn)練范式升級(jí)

    在AI大模型參數(shù)量突破萬(wàn)億、多模態(tài)應(yīng)用爆發(fā)的今天,企業(yè)AI訓(xùn)練正面臨算力效率與成本的雙重挑戰(zhàn)。RAKsmart推出的智能算力架構(gòu),以異構(gòu)計(jì)算資源池化與超低時(shí)網(wǎng)絡(luò)為核心,重構(gòu)AI訓(xùn)練基礎(chǔ)設(shè)施,助力企業(yè)實(shí)現(xiàn)訓(xùn)練速度提升、硬件成本下降與算法迭代
    的頭像 發(fā)表于 04-17 09:29 ?808次閱讀