91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用ADC的采樣和保持電路來防止幅度偏差?

得捷電子DigiKey ? 來源:得捷電子DigiKey ? 作者:得捷電子DigiKey ? 2021-05-19 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

模擬信號(hào)從“現(xiàn)實(shí)”世界轉(zhuǎn)換為可以在上游處理的數(shù)字信號(hào)是電子系統(tǒng)的一項(xiàng)基本功能,范圍覆蓋從錄音到物聯(lián)網(wǎng)IoT)、工業(yè)物聯(lián)網(wǎng) (IIoT),以及現(xiàn)在的智能物聯(lián)網(wǎng) (AIoT)。但是,為了有效地使用和執(zhí)行,需要我們對(duì)其基本原理和操作步驟有一定程度的理解,而這往往又被人們忽視。

舉例來說,假設(shè)施加到模數(shù)轉(zhuǎn)換器ADC) 輸入上的典型模擬信號(hào)的幅度不斷變化,那么在轉(zhuǎn)換前信號(hào)究竟是如何先“保持”再“采樣”的呢?信號(hào)轉(zhuǎn)換結(jié)束時(shí)與一開始會(huì)有不同嗎?這種幅度變化或偏差會(huì)導(dǎo)致嚴(yán)重的誤差,特別對(duì)于需要花費(fèi)更多時(shí)間進(jìn)行信號(hào)轉(zhuǎn)換的高分辨率ADC來說,更是如此。設(shè)計(jì)人員面臨的挑戰(zhàn)是,既要了解又要消除這種誤差源。

本文介紹了如何使用ADC的采樣和保持 (S&H) 或跟蹤和保持 (T&H) 電路來防止幅度偏差。S&H(或T&H)電路會(huì)執(zhí)行真實(shí)輸入采樣,工作區(qū)間位于輸入抗混疊低通濾波器和ADC之間。本文討論了S&H IC的特性和選擇標(biāo)準(zhǔn),并介紹了帶有集成S&H的ADC。為了方便描述,我們使用了Texas Instruments、Maxim Integrated和Analog Devices提供的、具有針對(duì)不同應(yīng)用的不同特性的樣件。

采樣和保持電路在ADC中的作用

當(dāng)將非直流信號(hào)施加到ADC的輸入時(shí),它會(huì)不斷改變幅度。但是,模數(shù)轉(zhuǎn)換過程需要一定的時(shí)間間隔,在這段時(shí)間內(nèi),ADC輸入的幅度將發(fā)生變化(圖1)。正是這種幅度偏差導(dǎo)致了潛在的嚴(yán)重誤差。

845cd366-b4c0-11eb-bf61-12bb97331649.jpg

圖1:由于數(shù)字化期間(下方)輸入信號(hào)幅度的變化,因此造成了ADC發(fā)生幅度誤差(上方)。(圖片來源:Digi-Key Electronics)

此時(shí)防止ADC中的幅度偏差就變成了轉(zhuǎn)換過程中如何對(duì)信號(hào)采樣并保持固定幅度的問題。這可通過對(duì)ADC使用S&H或T&H電路來實(shí)現(xiàn)(圖2)。

8497f9dc-b4c0-11eb-bf61-12bb97331649.png

圖2:S&H(左)電路與T&H(右)電路的主要區(qū)別在于跟蹤周期的持續(xù)時(shí)間:即 S&H 較短,而T&H較長(zhǎng)。(圖片來源:Digi-Key Electronics)

兩種類型的電路都對(duì)輸入信號(hào)進(jìn)行采樣,并在轉(zhuǎn)換過程中保持采樣電壓恒定。T&H電路輸出(右)跟蹤輸入信號(hào),直到發(fā)出采樣信號(hào);然后在ADC轉(zhuǎn)換期間保存該采樣值。S&H的采樣孔徑更短,其輸出是一系列采樣電平(左)。T&H和S&H之間的主要區(qū)別在于跟蹤間隔的持續(xù)時(shí)間:即S&H較短,而T&H較長(zhǎng)。這兩個(gè)電路均依靠快速開關(guān)來隔離已連接至信號(hào)輸入端的儲(chǔ)能電容器。本文余下內(nèi)容中將使用S&H同時(shí)指代S&H或T&H。

S&H級(jí)會(huì)執(zhí)行真實(shí)輸入采樣,工作區(qū)間位于輸入抗混疊低通濾波器和ADC之間。低通濾波器執(zhí)行抗混疊頻帶限制,且必須先于S&H,這樣便可在采樣前對(duì)信號(hào)進(jìn)行頻帶限制,以防止發(fā)生混疊(圖3)。

84cff4c2-b4c0-11eb-bf61-12bb97331649.png

請(qǐng)注意,S&H之前的信號(hào)都是模擬信號(hào)。S&H的輸出是一個(gè)饋送至ADC的采樣波形。

典型的S&H器件

Texas Instruments LF398MX/NOPB S&H集成電路 (IC) 框圖顯示了基本電路配置(圖4)。S&H是使用快速開關(guān)和高質(zhì)量電容器實(shí)現(xiàn)的。對(duì)于LF398MX/NOPB,電容器在IC外部。當(dāng)開關(guān)閉合時(shí),電容器就會(huì)充電至輸入信號(hào)電壓電平。當(dāng)開關(guān)斷開時(shí),電容器保持該電壓,直到由ADC將其數(shù)字化為止。這個(gè)S&H使用了bi-FET技術(shù),將FET與雙極型晶體管組合在一起,以高直流精度(典型值0.002%)和極低電壓降(通常小于每秒83微伏 (μV))來支持快速采樣(小于6微秒 (μs),幅度誤差為0.01%)。內(nèi)部放大器緩沖了開關(guān)和保持電容器。

S&H的采樣時(shí)間取決于保持電容器的值,該值可能范圍為0.001至0.1微法拉 (μF)。外部保持電容器必須具有低介電吸收和低泄漏能力。建議使用聚苯乙烯、聚丙烯和聚四氟乙烯電容器。

84ec1d1e-b4c0-11eb-bf61-12bb97331649.jpg

圖4:Texas Instruments LF398MX/NOPB S&H框圖顯示了關(guān)鍵組件:快速開關(guān)和外部保持電容器。(圖片來源:Texas Instruments)

S&H特征

S&H器件具有許多用于描述其操作的特定術(shù)語(圖5)。

851029a2-b4c0-11eb-bf61-12bb97331649.png

圖5:常見S&H動(dòng)態(tài)特征的定義包括采樣時(shí)間、建立時(shí)間、孔徑時(shí)間和幅度下降。(圖片來源:Digi-Key Electronics)

采樣時(shí)間是指從切換到采樣模式到S&H開始跟蹤輸入信號(hào)的時(shí)間。它是保持電容器的值以及開關(guān)與信號(hào)路徑的串聯(lián)電阻的函數(shù)。當(dāng)模式恢復(fù)到保持狀態(tài)時(shí),在器件停止跟蹤輸入并開始保持值前,可能會(huì)有一段時(shí)間延遲——這就是孔徑時(shí)間。孔徑時(shí)間是驅(qū)動(dòng)器和開關(guān)傳播延遲的函數(shù)??讖讲淮_定性或抖動(dòng)是由于時(shí)鐘變化和噪聲導(dǎo)致的孔徑時(shí)間差異。

一旦進(jìn)入保持模式后,進(jìn)入該模式到器件的保持值穩(wěn)定在一個(gè)誤差帶內(nèi),之間會(huì)有一段時(shí)間,這個(gè)時(shí)間就是所謂的建立時(shí)間或保持建立時(shí)間。在建立時(shí)間的某些部分,在開關(guān)驅(qū)動(dòng)器和保持電容器之間可能會(huì)包括不必要的電荷轉(zhuǎn)移;這就所謂的保持跳變或基座誤差。保持跳變的幅度通常在毫伏 (mV) 范圍內(nèi),并且通過將全范圍信號(hào)保持盡可能高,可以將其影響最小化。

S&H的最短采樣周期是采樣時(shí)間、孔徑時(shí)間和建立時(shí)間之和??赡艿淖畲蟛蓸勇适遣蓸訒r(shí)間、孔徑時(shí)間和建立時(shí)間之和的倒數(shù)。

在保持模式下,由于保持電容的泄漏,S&H保持值可能會(huì)降低。此電壓增量稱為壓降。通常表示為以mV/秒為單位的下降率。

S&H配置

S&H IC具有多種配置,可滿足各種應(yīng)用需求。以一個(gè)需要差分輸入的應(yīng)用為例,比如需要連接像加速計(jì)、應(yīng)變計(jì)或光學(xué)電流監(jiān)控器這樣的差分輸出傳感器。Maxim Integrated DS1843D+TRL就是適合這種應(yīng)用的S&H IC好實(shí)例(圖6)。

854cf6a2-b4c0-11eb-bf61-12bb97331649.jpg

圖6:如該典型工作電路所示,Maxim Integrated DS1843+TRL是一個(gè)差分S&H,使用了雙保持電容器來實(shí)現(xiàn)差分采樣。(圖片來源:MaximIntegrated)

所示DS1843+TRL用于一個(gè)典型的光學(xué)線路傳輸應(yīng)用,在該應(yīng)用中用于猝發(fā)模式接收信號(hào)強(qiáng)度指標(biāo) (RSSI) 測(cè)量。Maxim Integrated DS1842/MAX4007是一款電流監(jiān)視器,可鏡像來自連接其參考輸入的雪崩光電二極管的電流。輸出電流直接通過電阻RIN,并將其轉(zhuǎn)換為電壓。然后電壓由包括全差分采樣開關(guān)和電容器CS以及差分輸出緩沖器的DS1843進(jìn)行差分測(cè)量。這個(gè)S&H使用兩個(gè)5皮法拉 (pF) 電容器,一個(gè)電容器連接到正差分輸入,另一個(gè)連接到負(fù)差分輸入。低電容值可確??焖俨蓸訒r(shí)間。該器件的快速采樣時(shí)間少于300納秒 (ns)。該S&H的保持時(shí)間大于 100 μs。

市面上提供的器件在單個(gè)IC封裝中可容納四個(gè)或八個(gè)S&H電路。例如,Analog Devices的SMP04ESZ-REEL四通道S&H。SMP04ESZ-REEL是一個(gè)CMOS器件,在一個(gè)通用封裝中包含了四個(gè)S&H電路,其采樣時(shí)間為7μs,下降率僅為2mV/s(圖7)。

圖7還展示了S&H如何與數(shù)模轉(zhuǎn)換器DAC) 一起使用,在這種情況下,可以防止由于DAC中的代碼轉(zhuǎn)換而引起的輸出瞬變或毛刺。

8576f2fe-b4c0-11eb-bf61-12bb97331649.png

圖7:Analog Devices SMP04四通道S&H包含四個(gè)獨(dú)立的S&H電路以及匹配的緩沖放大器。所示電路使用了SMP04,用于將DAC的輸出多路復(fù)用到四個(gè)通道。(圖片來源:Analog Devices)

在圖中,SMP04用于復(fù)用DAC的輸出,將單個(gè)DAC輸出分成四個(gè)多路復(fù)用通道。S&H電路可用于選擇性地將DAC的輸出延遲到毛刺之后,從而使DAC的輸出變得平滑。

通過對(duì)復(fù)用輸入進(jìn)行流水線處理,可以使用多個(gè)S&H電路來提高ADC的吞吐量。此處,有多個(gè)S&H共同連接到多路復(fù)用器輸出。ADC連接到一個(gè)S&H,后者保持用于轉(zhuǎn)換的輸入電平。其他S&H會(huì)獲取其他多路復(fù)用器通道,然后依次連接到ADC,而第一個(gè)S&H可自由連接到另外的多路復(fù)用通道。這種流水線處理技術(shù)消除了ADC信號(hào)路徑中的S&H采樣時(shí)間。

許多ADC在其集成封裝中都集成了S&H或T&H電路。舉例來說,Texas Instruments的ADC121S021CIMFX就是一個(gè)具有內(nèi)置T&H的12位逐次逼近寄存器(SAR) ADC,采樣率為每秒50至200千樣本 (kS/s)。它采用高速串行輸出總線,簡(jiǎn)化了接線布局(圖8)。

859a51ea-b4c0-11eb-bf61-12bb97331649.png

圖8:Texas Instruments ADC121S021是一個(gè)具有內(nèi)置T&H電路的12位單通道SARADC。(圖片來源:Texas Instruments)

這個(gè)ADC是許多集成ADC電路的典型代表,因?yàn)樗哂袃?nèi)部T&H,從而簡(jiǎn)化了印刷電路板的布局,且有助于最大程度地減少組件數(shù)。外部T&H電路用于特殊配置,例如用于差分輸入連接、多路復(fù)用輸入,或用在ADC不具有內(nèi)部T&H或S&H電路時(shí)。

總結(jié)

音頻記錄到最先進(jìn)的IIoT或AI分析,將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)是最基本的電子功能,需要特別注意S&H或T&H電路。為了將模數(shù)轉(zhuǎn)換過程中的電壓偏差降至最低,這些電路至關(guān)重要,因?yàn)樗鼈冊(cè)谵D(zhuǎn)換過程中可以讓ADC的輸入電壓保持恒定。S&H可以設(shè)在ADC內(nèi)部或外部,但必須位于抗混疊低通濾波器和ADC之間的信號(hào)路徑中。如前文所述,有許多配置可以滿足各種設(shè)計(jì)應(yīng)用需要,每個(gè)IC還有單通道、差分或多通道選擇。應(yīng)用還可擴(kuò)展到包括防止因 DAC 中代碼轉(zhuǎn)換引起輸出瞬變或毛刺。

原文標(biāo)題:模擬設(shè)計(jì)小竅門:巧用采樣和保持電路,確保ADC精度

文章出處:【微信公眾號(hào):得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6078

    瀏覽量

    178447
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7513

    瀏覽量

    556089
  • 信號(hào)
    +關(guān)注

    關(guān)注

    12

    文章

    2914

    瀏覽量

    80168

原文標(biāo)題:模擬設(shè)計(jì)小竅門:巧用采樣和保持電路,確保ADC精度

文章出處:【微信號(hào):得捷電子DigiKey,微信公眾號(hào):得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    低成本采樣保持放大器AD582:特性、規(guī)格與應(yīng)用解析

    低成本采樣保持放大器AD582:特性、規(guī)格與應(yīng)用解析 在電子電路設(shè)計(jì)領(lǐng)域,采樣保持放大器是一種至關(guān)重要的器件,它能在特定時(shí)刻采集輸入信號(hào),并
    的頭像 發(fā)表于 01-12 09:30 ?737次閱讀

    深入解析ADS8507:16位低功耗采樣ADC的卓越之選

    的16位逐次逼近寄存器(SAR)ADC,同時(shí)包含采樣保持電路、時(shí)鐘、參考源和數(shù)據(jù)接口。這款ADC具有多種輸入范圍
    的頭像 發(fā)表于 11-28 11:10 ?1047次閱讀
    深入解析ADS8507:16位低功耗<b class='flag-5'>采樣</b><b class='flag-5'>ADC</b>的卓越之選

    ?ADC122S655 雙通道12位同步采樣模數(shù)轉(zhuǎn)換器技術(shù)文檔總結(jié)

    ADC122S655為雙12位,速率為200 kSPS到500 kSPS的同時(shí)采樣 模擬轉(zhuǎn)數(shù)字(A/D)轉(zhuǎn)換器。兩個(gè)通道的模擬輸入同時(shí)采樣保持它們之間的相位信息。轉(zhuǎn)換器基于 連續(xù)近
    的頭像 發(fā)表于 11-26 14:04 ?993次閱讀
    ?<b class='flag-5'>ADC</b>122S655 雙通道12位同步<b class='flag-5'>采樣</b>模數(shù)轉(zhuǎn)換器技術(shù)文檔總結(jié)

    ?ADC122S625 雙通道12位同步采樣模數(shù)轉(zhuǎn)換器技術(shù)規(guī)格總結(jié)

    ADC122S625為雙12位,50 kSPS到200 kSPS的同時(shí)采樣 模擬轉(zhuǎn)數(shù)字(A/D)轉(zhuǎn)換器。兩個(gè)通道的模擬輸入同時(shí)采樣保持它們之間的相位信息。轉(zhuǎn)換器基于 連續(xù)近似寄存器
    的頭像 發(fā)表于 11-26 13:47 ?917次閱讀
    ?<b class='flag-5'>ADC</b>122S625 雙通道12位同步<b class='flag-5'>采樣</b>模數(shù)轉(zhuǎn)換器技術(shù)規(guī)格總結(jié)

    ADC141S628-Q1 14 位微功耗汽車級(jí) ADC 產(chǎn)品總結(jié)

    。信號(hào)路徑由內(nèi)部采樣保持電路貫穿ADC保持,以提供卓越的共模噪聲抑制。ADC141S628-Q1
    的頭像 發(fā)表于 11-19 11:27 ?688次閱讀
    <b class='flag-5'>ADC</b>141S628-Q1 14 位微功耗汽車級(jí) <b class='flag-5'>ADC</b> 產(chǎn)品總結(jié)

    ADC12D500RF 12 位中高速 RF 采樣 ADC 技術(shù)文檔總結(jié)

    12位1.6/1.0 GSPS ADC12D800/500RF是一種射頻采樣GSPS的ADC,可以直接實(shí)現(xiàn) 采樣輸入頻率最高可達(dá)2.7 GHz及以上。
    的頭像 發(fā)表于 11-18 15:15 ?689次閱讀
    <b class='flag-5'>ADC</b>12D500RF 12 位中高速 RF <b class='flag-5'>采樣</b> <b class='flag-5'>ADC</b> 技術(shù)文檔總結(jié)

    ADC12D1000RF 12 位高采樣率 RF 采樣 ADC 技術(shù)文檔總結(jié)

    12位3.2和2GSPS ADC12D1x00RF是一款射頻采樣GSPS數(shù)字計(jì)算機(jī),可以直接采樣輸入頻率,最高可達(dá)2.7 GHz及以上。ADC12D1x00RF增強(qiáng)了非常大的奈奎斯特區(qū)
    的頭像 發(fā)表于 11-18 15:05 ?749次閱讀
    <b class='flag-5'>ADC</b>12D1000RF 12 位高<b class='flag-5'>采樣</b>率 RF <b class='flag-5'>采樣</b> <b class='flag-5'>ADC</b> 技術(shù)文檔總結(jié)

    ADC12DJ4000RF RF采樣12位ADC技術(shù)手冊(cè)

    ADC12DJ4000RF器件是一款射頻采樣千兆采樣模數(shù)轉(zhuǎn)換器(ADC),可直接對(duì)直流至10 GHz以上的輸入頻率進(jìn)行采樣。
    的頭像 發(fā)表于 10-31 13:59 ?629次閱讀
    <b class='flag-5'>ADC</b>12DJ4000RF RF<b class='flag-5'>采樣</b>12位<b class='flag-5'>ADC</b>技術(shù)手冊(cè)

    ADC08DJ5200RF RF采樣8位ADC技術(shù)手冊(cè)

    ADC08DJ5200RF器件是一款射頻采樣千兆采樣模數(shù)轉(zhuǎn)換器(ADC),可直接對(duì)從直流到10GHz以上的輸入頻率進(jìn)行采樣。該
    的頭像 發(fā)表于 10-31 11:39 ?578次閱讀
    <b class='flag-5'>ADC</b>08DJ5200RF  RF<b class='flag-5'>采樣</b>8位<b class='flag-5'>ADC</b>技術(shù)手冊(cè)

    ADC12DJ5200-SP 射頻采樣模數(shù)轉(zhuǎn)換器(ADC)技術(shù)文檔總結(jié)

    ADC12DJ5200-SP 器件是一款射頻采樣、千兆采樣、模數(shù)轉(zhuǎn)換器 (ADC),可直接對(duì)從 DC 到 10GHz 以上的輸入頻率進(jìn)行采樣
    的頭像 發(fā)表于 10-29 10:17 ?674次閱讀
    <b class='flag-5'>ADC</b>12DJ5200-SP 射頻<b class='flag-5'>采樣</b>模數(shù)轉(zhuǎn)換器(<b class='flag-5'>ADC</b>)技術(shù)文檔總結(jié)

    ADC12DJ5200SE 射頻采樣模數(shù)轉(zhuǎn)換器(ADC)技術(shù)文檔總結(jié)

    ADC12DJ5200SE是一款RF采樣、千兆采樣、模數(shù)轉(zhuǎn)換器(ADC),集成了輸入巴倫。該ADC12DJ5200SE可配置為雙通道 5.
    的頭像 發(fā)表于 10-29 10:06 ?705次閱讀
    <b class='flag-5'>ADC</b>12DJ5200SE 射頻<b class='flag-5'>采樣</b>模數(shù)轉(zhuǎn)換器(<b class='flag-5'>ADC</b>)技術(shù)文檔總結(jié)

    嵌入式接口通識(shí)知識(shí)之ADC接口

    工作原理ADC完成模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,主要包括采樣保持、量化、編碼幾個(gè)關(guān)鍵步驟:1.采樣保持采樣
    發(fā)表于 08-14 16:57

    PSoC? 63 SAR ADC輸入端需要電荷桶濾波器嗎?

    18MHz。我的電路如上所示,R? 和 C? 構(gòu)成了下面解釋的電荷桶電路。 我的研究表明,對(duì)于 SAR ADC,有一個(gè)初始采樣保持階段,
    發(fā)表于 08-12 07:46

    采集直流信號(hào)用多大采樣率的ADC芯片

    。例如,海思發(fā)布的AC9160芯片使用SAR ADC架構(gòu),實(shí)現(xiàn)了2Msps采樣率的同時(shí),保持著24bit的超高采樣精度。推薦ADC芯片實(shí)例低
    發(fā)表于 06-26 09:06

    ADC采樣率與信號(hào)頻率:關(guān)鍵概念與設(shè)計(jì)要點(diǎn)

    需要適當(dāng)降低分辨率要求。帶寬與采樣保持電路 ADC的帶寬(Full Power Bandwidth)主要由采樣
    發(fā)表于 05-13 09:53