91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx全新UltraScale架構(gòu)介紹

FPGA之家 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2021-05-28 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 介紹

Xilinx 全新 16 納米及 20 納米 UltraScale 系列基于首款架構(gòu),不僅覆蓋從平面到 FinFET 技術(shù)乃至更高技術(shù)的多個節(jié)點,同時還可從單片 IC 擴(kuò)展至 3D IC。在 20 納米技術(shù)領(lǐng)域,Xilinx 推出了首款 ASIC-Class 架構(gòu),不僅支持?jǐn)?shù)百 Gb 級的系統(tǒng)性能,在全線路速度下支持智能處理,而且還可擴(kuò)展至 Tb 和 Tf 級別。在 16 納米工藝方面,UltraScale+ 系列將全新存儲器、3D-on-3D 和多處理 SoC (MPSoC) 技術(shù)進(jìn)行完美結(jié)合,可實現(xiàn)領(lǐng)先一代的價值。

全新 Xilinx UltraScale+ FPGA 系列包括 Kintex UltraScale+ FPGA 和 Virtex UltraScale+ FPGA 以及 3D IC 系列,而Zynq UltraScale+ 系列則包含業(yè)界首批全可編程的 MPSoC。UltraScale+ 進(jìn)行了系統(tǒng)級優(yōu)化,可提供遠(yuǎn)遠(yuǎn)超過傳統(tǒng)工藝節(jié)點移植的價值(與 28 納米器件相比,系統(tǒng)性能功耗比提高了 2 至 5 倍)、大幅提高的系統(tǒng)集成度與智能性,以及最高等級的安全性。

UltraScale 架構(gòu)的主要創(chuàng)新面向90% 利用率的新一代布線方法、類似 ASIC 時鐘和邏輯基礎(chǔ)設(shè)施的增強(qiáng)高速存儲器串聯(lián)有助于消除 DSP 和包處理的瓶頸。增強(qiáng)型 DSP Slice 整合 27 x 18 位乘法器和兩個加法器,可顯著提升定點及 IEEE Std 754 浮點運(yùn)算性能與效率。

3D IC 芯片間帶寬的階梯函數(shù)增長可實現(xiàn)虛擬單片設(shè)計大量 I/O 帶寬再加上通過多個集成型 ASIC 級模塊實現(xiàn)的顯著時延減少,可為 100G 以太網(wǎng)提供 RS-FEC、150G Interlaken 以及 PCIe Gen4各種功能元件上的靜/動態(tài)電源門控可顯著節(jié)省電源通過 AES 比特流解密與認(rèn)證、密鑰模糊處理以及安全設(shè)備編程等高級方法實現(xiàn)新一代安全應(yīng)用。

DDR4 支持高達(dá) 2,666 Mb/s 的大容量存儲器接口帶寬UltraRAM 提供大容量片上存儲器,支持 SRAM 器件集成

創(chuàng)新性 IP 互聯(lián)優(yōu)化技術(shù)可將性能功耗比優(yōu)勢進(jìn)一步提高 20% 到 30%

MPSoC 技術(shù)將軟硬引擎相結(jié)合,支持實時控制、圖形與視頻處理、波形與數(shù)據(jù)包處理以及多層面安防、安全與可靠性等。

原文標(biāo)題:Xilinx UltraScale 介紹與產(chǎn)品選型

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636113
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7737

    瀏覽量

    171640
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131107

原文標(biāo)題:?Xilinx UltraScale 介紹與產(chǎn)品選型

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構(gòu)的各個方面,為電子工程師們提供全面的技術(shù)參考。 文件下載: AMD ,Xilinx Artix? UltraScale
    的頭像 發(fā)表于 12-15 14:35 ?548次閱讀

    商湯科技正式發(fā)布并開源全新多模態(tài)模型架構(gòu)NEO

    商湯科技正式發(fā)布并開源了與南洋理工大學(xué)S-Lab合作研發(fā)的全新多模態(tài)模型架構(gòu) —— NEO,為日日新SenseNova 多模態(tài)模型奠定了新一代架構(gòu)的基石。
    的頭像 發(fā)表于 12-08 11:19 ?1010次閱讀
    商湯科技正式發(fā)布并開源<b class='flag-5'>全新</b>多模態(tài)模型<b class='flag-5'>架構(gòu)</b>NEO

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應(yīng)用場景
    的頭像 發(fā)表于 11-14 15:02 ?2529次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議<b class='flag-5'>介紹</b>

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片 Xilinx 的 Virtex UltraScale
    的頭像 發(fā)表于 10-16 10:48 ?634次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)<b class='flag-5'>架構(gòu)</b>的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    fpga開發(fā)板 璞致 Kintex UltraScale Plus PZ-KU3P 與 PZ-KU5P核心板與開發(fā)板用戶手冊

    Xilinx Kintex UltraScale+系列FPGA器件采用FinFET工藝,具有120萬邏輯單元、UltraRAM、100G以太網(wǎng)MAC等資源,功耗比7系列降低60%。璞致電子開發(fā)
    的頭像 發(fā)表于 09-26 10:46 ?1233次閱讀
    fpga開發(fā)板 璞致 Kintex <b class='flag-5'>UltraScale</b> Plus PZ-KU3P 與 PZ-KU5P核心板與開發(fā)板用戶手冊

    適應(yīng)邊緣AI全新時代的GPU架構(gòu)

    電子發(fā)燒友網(wǎng)站提供《適應(yīng)邊緣AI全新時代的GPU架構(gòu).pdf》資料免費下載
    發(fā)表于 09-15 16:42 ?47次下載

    【VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU15EG MPSOC 的 6U VPX 雙 FMC 接口通用信號處理平臺

    VPX637 是一款基于 6U VPX 總線架構(gòu)的通用實時信號處理平 臺,該平臺采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA (XCKU115-2FLVF1924I)作為預(yù)處理單元,外掛
    的頭像 發(fā)表于 09-01 14:10 ?791次閱讀
    【VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU15EG MPSOC 的 6U VPX 雙 FMC 接口通用信號處理平臺

    Kintex UltraScale 純 FPGA 開發(fā)平臺,釋放高速并行計算潛能,高性價比的 FPGA 解決方案

    璞致電子PZ-KU060-KFB開發(fā)板采用Xilinx Kintex UltraScale KU060芯片,提供高密度并行計算能力,配備4GB DDR4內(nèi)存、20對GTH高速收發(fā)器和多種擴(kuò)展接口
    的頭像 發(fā)表于 08-18 13:28 ?718次閱讀
    Kintex <b class='flag-5'>UltraScale</b> 純 FPGA 開發(fā)平臺,釋放高速并行計算潛能,高性價比的 FPGA 解決方案

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1144次閱讀
    璞致電子 <b class='flag-5'>UltraScale</b>+ RFSoC <b class='flag-5'>架構(gòu)</b>下的軟件無線電旗艦開發(fā)平臺

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?1071次閱讀
    【PZ-ZU15EG-KFB】——ZYNQ <b class='flag-5'>UltraScale</b> + 異構(gòu)<b class='flag-5'>架構(gòu)</b>下的智能邊緣計算標(biāo)桿

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?889次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺的高速AD/DA案例分享

    正點原子AU15開發(fā)板資料發(fā)布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強(qiáng)悍!

    正點原子AU15開發(fā)板資料發(fā)布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強(qiáng)悍! 正點原子AU15開發(fā)板搭載Xilinx Artix UltraScale+ 系列FPGA
    發(fā)表于 05-30 17:04

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時鐘資源與架構(gòu),本文將重點介紹Ultrascale
    的頭像 發(fā)表于 04-24 11:29 ?2589次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>Ultrascale</b>系列FPGA的時鐘資源與<b class='flag-5'>架構(gòu)</b>解析

    寶馬發(fā)布全新一代智能電子電氣架構(gòu)

    "超級大腦"賦能寶馬新世代車型智能駕駛樂趣 全新一代電子電氣架構(gòu)搭載新世代車型,覆蓋全動力系統(tǒng)和全細(xì)分車型 全新一代電子電氣架構(gòu)集成算力提升20倍,支持AI用戶體驗和場景
    的頭像 發(fā)表于 03-13 15:42 ?729次閱讀

    博世GTM IP模塊架構(gòu)介紹

    上篇文章我們介紹了博世GTM IP模塊的核心功能及基礎(chǔ)結(jié)構(gòu)模塊。本篇文章將繼續(xù)解析GTM模塊架構(gòu),重點介紹I/O模塊,特殊功能模塊及內(nèi)核模塊。這些模塊不僅增強(qiáng)了GTM的信號處理能力,還極大提升了系統(tǒng)的靈活性和集成度,能夠滿足汽車
    的頭像 發(fā)表于 03-07 17:50 ?2470次閱讀
    博世GTM IP模塊<b class='flag-5'>架構(gòu)</b><b class='flag-5'>介紹</b>