91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時代芯片設(shè)計面臨挑戰(zhàn)

電子工程師 ? 來源:中國電子報 ? 作者:中國電子報 ? 2021-06-15 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著AI、服務(wù)器、智能汽車、5G、工業(yè)智能控制等應(yīng)用領(lǐng)域?qū)π酒阅?、功耗、成本的要求越來越分化,目前?a target="_blank">EDA工具發(fā)展速度越來越跟不上芯片設(shè)計的規(guī)模和需求。系統(tǒng)公司與互聯(lián)網(wǎng)公司對新一代設(shè)計工具的需求越來越強烈。芯華章運營副總裁傅強表示,以開放、智能化、云平臺化為特征的EDA 2.0時代正逐漸臨近,2026年或?qū)⒊蔀镋DA產(chǎn)業(yè)發(fā)展的“2.0時代”元年。而在這一重要產(chǎn)業(yè)變革之際,中國企業(yè)該如何完成此一革命性的突破,產(chǎn)業(yè)又將因此走向何方?

幾十年來,集成電路設(shè)計工具(EDA)成為芯片設(shè)計模塊、工具、流程的代稱。 從仿真、綜合到版圖,從前端到后端,從模擬到數(shù)字再到混合設(shè)計,以及工藝制造等,EDA 工具涵蓋了 芯片設(shè)計、布線、驗證和仿真等所有方面。EDA 過去的發(fā)展是一個逐步漸進的過程,因為設(shè)計硬件芯片是一個“精雕細(xì)琢”的過程,周期很長,每一代芯片都能隨著工藝、規(guī)模、并行度的發(fā)展有大幅的性能提升。但是這種情況正在逐漸發(fā)生改變,對通用大規(guī)模芯片特別是片上系統(tǒng)芯片(SoC)來說,工藝和規(guī)模能帶來的綜合性能提升空間越來越小,設(shè)備廠商越來越需要針對不同的應(yīng)用系統(tǒng)去定制芯片,才能獲得更大的優(yōu)勢。這使得許多系統(tǒng)公司與互聯(lián)網(wǎng)公司不得不下場自研芯片。

“EDA 的發(fā)展速度近十多年來越來越跟不上芯片設(shè)計規(guī)模和需求的快速增長了?!备祻姳硎?。AI、服務(wù)器、智能汽車、5G、工業(yè)智能控制等不同應(yīng)用領(lǐng)域的性能、功耗、成本的要求越來越分化,各種小型和大型硬件系統(tǒng)設(shè)備廠商甚至應(yīng)用廠商都有自己創(chuàng)新和差異化的想法和要求需要通過新的系統(tǒng)芯片設(shè)計體現(xiàn)出來,但是這些要求在現(xiàn)有的 EDA 設(shè)計流程中并不能快速實現(xiàn)為產(chǎn)品。

芯耀輝聯(lián)席CEO余成斌也指出,現(xiàn)在最重要的芯片設(shè)計流程周期太長,如果未來的EDA工具能夠把設(shè)計周期縮短,使系統(tǒng)廠商能夠更容易地設(shè)計芯片,必將受到市場的歡迎。芯耀輝作為IP供應(yīng)商,也是從這個角度工作,為客戶廠商服務(wù)的。

這種情況的持續(xù)發(fā)展導(dǎo)致人們對新一代設(shè)計工具的需求越來越強烈。正如近日召開的“2021世界半導(dǎo)體產(chǎn)業(yè)大會”上,芯華章董事長兼CEO王禮賓所指出:“我們認(rèn)為在后摩爾時代中,芯片設(shè)計環(huán)節(jié)必須得到革命性的變革和發(fā)展,而未來的數(shù)字化系統(tǒng)是由系統(tǒng)、芯片、算法和軟件深度融合集成的,系統(tǒng)應(yīng)用的創(chuàng)新對芯片產(chǎn)生了更多的定制化需求,科學(xué)的研究范式也在發(fā)生深刻的變革,我們在做好現(xiàn)實產(chǎn)品開發(fā)的同時,也必須研究和發(fā)展下一代的EDA 2.0技術(shù)并構(gòu)建面向未來的全新生態(tài)?!?/p>

那么,什么是EDA 2.0?其與前代產(chǎn)品有何不同?芯華章《EDA2.0白皮書》指出,未來的EDA 2.0應(yīng)在芯片設(shè)計全行業(yè)、全流程、全工具的多個方面改進,具體包括開放和標(biāo)準(zhǔn)化、自動化和智能化、平臺化和服務(wù)化等多個方面。

傅強介紹指出,在Accellera、IEEE、RISC-V等全球標(biāo)準(zhǔn)化組織、EDA或IP廠商、學(xué)術(shù)界、以及開源社區(qū)等推動下,EDA領(lǐng)域已經(jīng)有很多統(tǒng)一標(biāo)準(zhǔn)、開源項目、開放接口定義,但是整體來看,很多標(biāo)準(zhǔn)沒有得到工具廠商的統(tǒng)一支持,各工具的私有接口和數(shù)據(jù)經(jīng)常無法互通,導(dǎo)致EDA 1.X的流程比較封閉和碎片化,結(jié)果就是設(shè)計自動化和定制化很困難,第三方模型和算法也難以得到擴展。因此,EDA 2.0的芯片設(shè)計流程,需要在EDA1.X的基礎(chǔ)上,進一步增強各環(huán)節(jié)的開放程度,如更開放的工具軟件接口、開放的數(shù)據(jù)格式以及針對更多硬件平臺開放等。

在《EDA 2.0白皮書》的發(fā)布會上,中國開放指令生態(tài)(RISC-V)聯(lián)盟秘書長包云崗也指出,開放將給EDA未來更好的愿景。當(dāng)前,開源軟件已經(jīng)在整個軟件開發(fā)生態(tài)中起到非常重要的作用。統(tǒng)計顯示,世界大型軟件中,超過90%甚至95%的企業(yè)都是在混合使用各種軟件模塊。因此,開源IP和商業(yè)IP的混合使用也將是一個趨勢。而EDA可以幫助把它們整合得更好。

智能化也是EDA發(fā)展的一個重要方向。在本次發(fā)布的白皮書當(dāng)中指出,智能化的設(shè)計和智能化的驗證平臺都是EDA 2.0時代的重要特征,包括高度并行化的EDA計算和求解空間探索、設(shè)計自動化、數(shù)據(jù)模型化以及智能化驗證方法學(xué)等。有行業(yè)專家也指出,近年來,伴隨芯片設(shè)計基礎(chǔ)數(shù)據(jù)量的不斷增加、系統(tǒng)運算能力的階躍式上升,人工智能技術(shù)應(yīng)用在EDA工具領(lǐng)域的算法和算力需求正在被更好地滿足。

此外,芯片復(fù)雜度的提升以及設(shè)計效率要求的提高同樣要求人工智能技術(shù)賦能EDA工具的升級,輔助降低芯片設(shè)計門檻、提升芯片設(shè)計效率。此外,EDA工具上云的嘗試過去20年不斷有廠商在推動,隨著更開放和智能的EDA 2.0到來,EDA行業(yè)生態(tài)也必然從“工具和IP集合包”進化到EDA 2.0整體平臺。

不同規(guī)模和不同階段的芯片設(shè)計有多樣化的需求,而互聯(lián)網(wǎng)云平臺提供了近乎無限的計算強性、存儲強性和訪問便捷性。因此EDA 2.0應(yīng)該與云平臺和云上多樣化的硬件結(jié)合,充分利用成熟的云端軟硬件生態(tài)。根據(jù)傅強的介紹,伴隨相關(guān)技術(shù)的逐步成熟、用戶使用習(xí)慣的改變,具備2.0特征的工具和服務(wù)在EDA領(lǐng)域?qū)@得快速發(fā)展。EDA 2.0時代正在逐漸臨近。2026年有可能成為EDA 2.0元年。

而從市場趨勢上看,EDA 1.x和2.0的產(chǎn)品服務(wù)將有很長一段時間并行,但是行業(yè)的總體趨勢將是向著EDA 2.0過渡。數(shù)據(jù)顯示,目前的EDA工具的全球市場規(guī)模超過110億美元。就市場規(guī)模來看,EDA 2.0將比EDA1.X時代更大。這將是一個難得的發(fā)展機會。

那么,對中國企業(yè)來說,該如何抓住這個機會呢?傅強指出:“數(shù)字應(yīng)用場景和人才是EDA發(fā)展的關(guān)鍵因素。”中國擁有人工智能、智能汽車、通信、智能制造等多元化數(shù)字應(yīng)用場景,將為EDA的原創(chuàng)性突破提供強大的助推力;而EDA作為一門跨學(xué)科的專業(yè)領(lǐng)域,其技術(shù)是以計算機為工具,集數(shù)據(jù)庫、圖形學(xué)、圖論與拓?fù)溥壿?、編譯原理、數(shù)字電路等多學(xué)科最新理論于一體,新一代EDA將需具備算法、云與高性能硬件系統(tǒng)等前沿科學(xué)人才。因此,需要更系統(tǒng)化地培養(yǎng)人才,才有助于將知識梳理出來,從而循序漸進地提高新生代EDA人才的相關(guān)知識儲備。

打造開放的技術(shù)共享平臺也十分重要。在過去十幾年的時間里,很多的優(yōu)秀人才在人工智能、互聯(lián)網(wǎng)等科技領(lǐng)域積累了前沿的算法、云計算等豐富經(jīng)驗,他們的眼界與技術(shù)經(jīng)驗,能夠給EDA帶來新的活力。因此,打造開放的技術(shù)共享平臺,建設(shè)開放的產(chǎn)業(yè)生態(tài),將成為國內(nèi)EDA企業(yè)撬動市場的一個重要抓手。此外,賽迪顧問在《2021中國EDA/IP產(chǎn)業(yè)創(chuàng)新與投資趨勢報告》中也指出,EDA企業(yè)要重視統(tǒng)一的數(shù)據(jù)平臺開發(fā)。

下一代EDA將以方法學(xué)整合各種先進工藝,實現(xiàn)設(shè)計和工藝之間的互聯(lián),統(tǒng)一數(shù)據(jù)結(jié)構(gòu),實現(xiàn)數(shù)據(jù)在芯片制造、測試、封裝等不同的環(huán)節(jié)的流動和共享,EDA企業(yè)要重視統(tǒng)一的數(shù)據(jù)平臺開發(fā)。

原文標(biāo)題:五年后或?qū)⑦M入EDA 2.0時代?

文章出處:【微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466133
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182929

原文標(biāo)題:五年后或?qū)⑦M入EDA 2.0時代?

文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    先進封裝時代,芯片測試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達,需采用 IEEE 1838 標(biāo)準(zhǔn)等內(nèi)置測試
    的頭像 發(fā)表于 02-05 10:41 ?329次閱讀

    芯片可靠性面臨哪些挑戰(zhàn)

    芯片可靠性是一門研究芯片如何在規(guī)定的時間和環(huán)境條件下保持正常功能的科學(xué)。它關(guān)注的核心不是芯片能否工作,而是能在高溫、高電壓、持續(xù)運行等壓力下穩(wěn)定工作多久。隨著晶體管尺寸進入納米級別,芯片
    的頭像 發(fā)表于 01-20 15:32 ?305次閱讀
    <b class='flag-5'>芯片</b>可靠性<b class='flag-5'>面臨</b>哪些<b class='flag-5'>挑戰(zhàn)</b>

    簡單認(rèn)識3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“摩爾時代”的進程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?591次閱讀
    簡單認(rèn)識3D SOI集成電路技術(shù)

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進封裝技術(shù)新思路

    作為“摩爾時代”的關(guān)鍵突破路徑,通過將多個不同工藝、不同功能的模塊化芯片,借助先進封裝技術(shù)進行系統(tǒng)級整合,成為實現(xiàn)高帶寬、低延遲、低功耗異構(gòu)計算的重要載體。然而
    的頭像 發(fā)表于 11-18 16:15 ?1084次閱讀
    Chiplet核心<b class='flag-5'>挑戰(zhàn)</b>破解之道:瑞沃微先進封裝技術(shù)新思路

    Chiplet封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“摩爾時代”的異構(gòu)集成方案應(yīng)運而生,它通過將不同工藝、功能的模塊化芯片進行先進封
    的頭像 發(fā)表于 11-02 10:02 ?1630次閱讀
    Chiplet封裝設(shè)計中的信號與電源完整性<b class='flag-5'>挑戰(zhàn)</b>

    系統(tǒng)級立體封裝技術(shù)的發(fā)展與應(yīng)用

    系統(tǒng)級立體封裝技術(shù)作為摩爾時代集成電路產(chǎn)業(yè)的核心突破方向,正以三維集成理念重構(gòu)電子系統(tǒng)的構(gòu)建邏輯。
    的頭像 發(fā)表于 09-29 10:46 ?7754次閱讀
    系統(tǒng)級立體封裝技術(shù)的發(fā)展與應(yīng)用

    芯粒技術(shù)的專利保護挑戰(zhàn)與應(yīng)對策略

    涉及的專利保護問題多樣且復(fù)雜。芯粒技術(shù):摩爾時代的創(chuàng)新突破系統(tǒng)級芯片(System-on-a-Chip,簡稱SoC)作為集成電路領(lǐng)域的核心產(chǎn)品,能夠在單一封裝內(nèi)
    的頭像 發(fā)表于 09-18 12:15 ?1028次閱讀
    芯粒技術(shù)的專利保護<b class='flag-5'>挑戰(zhàn)</b>與應(yīng)對策略

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    有人認(rèn)為摩爾神話會在2028年破滅,也有人在修正著不同的時間點,當(dāng)目前它還依然在發(fā)揮著作用。不過它的持續(xù)有效性,并不意為著半導(dǎo)體技術(shù)的發(fā)展沒遇到挑戰(zhàn),伴隨著半導(dǎo)體設(shè)備的微型化,其物理極限已開始呈現(xiàn)
    發(fā)表于 09-06 10:37

    華大九天推出芯粒(Chiplet)與2.5D/3D先進封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片模塊化組合,依托2.5D/3D封裝實現(xiàn)高帶寬互連與低功耗
    的頭像 發(fā)表于 08-07 15:42 ?4719次閱讀
    華大九天推出芯粒(Chiplet)與2.5D/3D先進封裝版圖設(shè)計解決方案Empyrean Storm

    摩爾時代破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時代”的背景下,傳統(tǒng)制程微縮帶來的性能提升逐漸趨緩,而先進封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)芯片性能增長的關(guān)鍵路徑。 據(jù)Yole數(shù)據(jù)顯示,2022年全球
    的頭像 發(fā)表于 08-04 15:53 ?1234次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù):摩爾時代芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1119次閱讀
    Chiplet與3D封裝技術(shù):<b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    FOPLP工藝面臨挑戰(zhàn)

    FOPLP 技術(shù)目前仍面臨諸多挑戰(zhàn),包括:芯片偏移、面板翹曲、RDL工藝能力、配套設(shè)備和材料、市場應(yīng)用等方面。
    的頭像 發(fā)表于 07-21 10:19 ?1546次閱讀
    FOPLP工藝<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    摩爾時代芯片不是越來越?jīng)觯窃絹碓綘C

    在智能手機、筆記本電腦、服務(wù)器,尤其是AI加速器芯片上,我們正在見證一個時代性的趨勢:計算力不斷攀升,芯片的熱也隨之“失控”。NVIDIA的Blackwell架構(gòu)GPU芯片,整卡TDP
    的頭像 發(fā)表于 07-12 11:19 ?1920次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>:<b class='flag-5'>芯片</b>不是越來越?jīng)觯窃絹碓綘C

    AI?時代來襲,手機芯片面臨哪些新挑戰(zhàn)?

    邊緣AI、生成式AI(GenAI)以及下一代通信技術(shù)正為本已面臨高性能與低功耗壓力的手機帶來更多計算負(fù)載。領(lǐng)先的智能手機廠商正努力應(yīng)對本地化生成式AI、常規(guī)手機功能以及與云之間日益增長的數(shù)據(jù)傳輸需求
    的頭像 發(fā)表于 06-10 08:34 ?1239次閱讀
    AI?<b class='flag-5'>時代</b>來襲,手機<b class='flag-5'>芯片面臨</b>哪些新<b class='flag-5'>挑戰(zhàn)</b>?

    智慧路燈的推廣面臨哪些挑戰(zhàn)

    引言 在智慧城市建設(shè)的宏偉藍(lán)圖中,叁仟智慧路燈的推廣面臨哪些挑戰(zhàn)?叁仟智慧路燈作為重要的基礎(chǔ)設(shè)施,承載著提升城市照明智能化水平、實現(xiàn)多功能集成服務(wù)的使命。然而,盡管叁仟智慧路燈前景廣闊,在推廣過程中
    的頭像 發(fā)表于 03-27 17:02 ?709次閱讀