91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

仿真的時(shí)候最主要的細(xì)節(jié)是啥?

FPGA之家 ? 來(lái)源:EAD365 ? 作者:EAD365 ? 2021-07-02 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

仿真是我們?cè)隍?yàn)證邏輯功能的常用手段。通過(guò)仿真,我們可以提早發(fā)現(xiàn)一些隱含的邏輯Bug。仿真一般分為功能仿真和時(shí)序仿真,有的時(shí)候也稱(chēng)作前仿真和后仿真。這兩者的主要區(qū)別是在功能仿真里暫時(shí)忽略了邏輯延時(shí)和布局布線(xiàn)延時(shí),仿真的模型相對(duì)簡(jiǎn)單,仿真的運(yùn)行速度更快。

可以用來(lái)驗(yàn)證功能的正確性。時(shí)序仿真通過(guò)反標(biāo)的方式將加入延時(shí)信息,這樣仿真的結(jié)果更接近實(shí)際芯片的工作情況。但正因?yàn)槿绱?,時(shí)序仿真的模型更為復(fù)雜,需要計(jì)算的信息更多,運(yùn)行的時(shí)間更長(zhǎng)。一般情況下,我們首先通過(guò)邏輯仿真驗(yàn)證功能,然后再運(yùn)行時(shí)序仿真驗(yàn)證時(shí)序的正確性。

當(dāng)然現(xiàn)在也有一些做法是在做功能仿真的時(shí)候,人為的設(shè)定一些延時(shí),雖然不能百分之百的擬合實(shí)際的芯片運(yùn)行情況,但可以覆蓋大多數(shù)的應(yīng)用場(chǎng)景。帶來(lái)的好處是仿真的運(yùn)行比時(shí)序仿真要快很多。

各個(gè)EDA公司都有自己的仿真工具,針對(duì)FPGA/CPLD來(lái)說(shuō),用的比較多的是Modelsim和Aldec。無(wú)論用哪個(gè)仿真工具,有一個(gè)細(xì)節(jié)經(jīng)常會(huì)被初學(xué)者會(huì)忽略。在設(shè)計(jì)好testbench后,編譯都沒(méi)有問(wèn)題,但在開(kāi)始仿真的時(shí)候,軟件會(huì)報(bào)類(lèi)似這樣的錯(cuò)誤:

Fatal Error: ELAB2_0036 Unresolved hierarchical reference to“PUR_INST.PURNET” from module“tb_cdr_tb.UUT.top_cdr_u.receive_top_u.serial_data_in.FF_3” (modulenot found)。

Fatal Error: ELAB2_0036 Unresolved hierarchical reference to“GSR_INST.GSRNET” from module “tb_cdr_tb.UUT.top_cdr_u.receive_top_u.serial_data_in.FF_3”(module not found)。

這是因?yàn)樵谛酒ぷ鞯臅r(shí)候,內(nèi)部有PUR(Power Up Reset)和GSR(Global Set/Reset)模塊產(chǎn)生上電復(fù)位信號(hào)和接入全局復(fù)位/置位信號(hào)。這個(gè)信號(hào)在做綜合的時(shí)候是自動(dòng)生成并加入的設(shè)計(jì)中的,但在仿真的時(shí)候編譯并不會(huì)加入這兩個(gè)模塊。所以如果要做仿真,一定要在你的testbench中加入這樣一段描述:

PUR PUR_INST(.PUR(1‘b1));

GSRGSR_INST(.GSR(1’b1));

本站資訊文章系編輯轉(zhuǎn)載,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé)。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)?jiān)?0日內(nèi)與本站聯(lián)系,我們將在第一時(shí)間刪除內(nèi)容!

[聲明]本站文章版權(quán)歸原作者所有 內(nèi)容為作者個(gè)人觀點(diǎn) 本站只提供參考并不構(gòu)成任何投資及應(yīng)用建議。

本站擁有對(duì)此聲明的最終解釋權(quán)。

編輯;jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636241
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54007

    瀏覽量

    465949
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1259

    瀏覽量

    173889
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4482

    瀏覽量

    138251
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB打樣必知:細(xì)節(jié)決定成敗,這些點(diǎn)你不能忽視!

    關(guān)鍵細(xì)節(jié): ? 高速pcb打樣需要注意的細(xì)節(jié) 設(shè)計(jì)驗(yàn)證: 在打樣前,務(wù)必進(jìn)行全面的設(shè)計(jì)驗(yàn)證,包括電路仿真、信號(hào)完整性分析和熱分析等,以確保設(shè)計(jì)滿(mǎn)足性能要求。 材料選擇: 根據(jù)電路的工作頻率、信號(hào)類(lèi)型和環(huán)境條件,選擇合適的基材和覆
    的頭像 發(fā)表于 12-16 09:19 ?312次閱讀
    高速PCB打樣必知:<b class='flag-5'>細(xì)節(jié)</b>決定成敗,這些點(diǎn)你不能忽視!

    【產(chǎn)品介紹】Modelsim:HDL語(yǔ)言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語(yǔ)言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)
    的頭像 發(fā)表于 11-13 11:41 ?496次閱讀
    【產(chǎn)品介紹】Modelsim:HDL語(yǔ)言<b class='flag-5'>仿真</b>軟件

    各位大佬幫忙看一下,下面的assertion有問(wèn)題?為什么用verdi吃文件的時(shí)候會(huì)報(bào)錯(cuò)誤?

    各位大佬幫忙看一下,下面的assertion有問(wèn)題?為什么用verdi吃文件的時(shí)候會(huì)報(bào)錯(cuò)誤
    發(fā)表于 11-10 06:51

    芯來(lái)e203移植開(kāi)發(fā)分享(二)——仿真文件簡(jiǎn)述與itcm固化程序

    可以在makefile中設(shè)置自己想要仿真的testcase,這里使用的rv32ui-p-add.verilog,這里我們把的這個(gè)文件復(fù)制的上次分享建立的文件testcase中,讀取仿真。 仿真主要流程
    發(fā)表于 10-27 06:04

    求助,為什么studio 仿真debug 沒(méi)有復(fù)位建?

    rtt studio 仿真的時(shí)候工具欄沒(méi)有復(fù)位按鍵,重新仿真鍵也沒(méi)有? 請(qǐng)問(wèn)要如何調(diào)出來(lái)
    發(fā)表于 10-14 06:47

    rt-studio支持仿真的時(shí)候變量實(shí)時(shí)刷新嗎?

    rt-studio支持仿真的時(shí)候變量實(shí)時(shí)刷新么?像keil那樣。目前看到的好像不能實(shí)時(shí)刷新變量,只有下斷點(diǎn)了變量才會(huì)刷新出來(lái)。
    發(fā)表于 09-28 09:44

    rt-thread studio仿真的時(shí)候控制臺(tái)不停打印亂碼,導(dǎo)致軟件卡死怎么解決?

    仿真才剛開(kāi)始,停到main函數(shù)入口,下面就一直打印亂碼,還不換行,底下進(jìn)度條已經(jīng)很短了,沒(méi)多久仿真就放不下去了,rt-thread studio軟件直接就卡死了
    發(fā)表于 09-17 07:05

    自動(dòng)駕駛中常提的硬件在環(huán)是個(gè)?

    [首發(fā)于智駕最前沿微信公眾號(hào)]在談及自動(dòng)駕駛技術(shù)時(shí),經(jīng)常會(huì)提及一個(gè)技術(shù),那就是硬件在環(huán),所謂的硬件在環(huán)是個(gè)?對(duì)于自動(dòng)駕駛來(lái)說(shuō)有作用?今天智駕最前沿就帶大家來(lái)聊聊這一技術(shù)。 所謂硬件在環(huán)
    的頭像 發(fā)表于 08-14 08:54 ?1242次閱讀

    PCB仿真結(jié)果天下無(wú)敵,板廠加工讓你一敗涂地

    高速先生成員--黃剛 沒(méi)錯(cuò),還是講過(guò)孔,話(huà)題永遠(yuǎn)都講不完的過(guò)孔。每年都有不少會(huì)仿真的粉絲問(wèn)我們,為什么他們自己仿真的結(jié)果和測(cè)試差那么遠(yuǎn)呢?由于缺乏一些觀測(cè)加工后過(guò)孔真實(shí)情況的手段,一直也只能停留在
    發(fā)表于 07-21 15:57

    示波器最主要的作用

    示波器是利用電子示波管的特性,將人眼無(wú)法直接觀測(cè)的交變電信號(hào)轉(zhuǎn)換成圖像,顯示在熒光屏上以便測(cè)量的電子測(cè)量?jī)x器。 它是觀察數(shù)字電路實(shí)驗(yàn)現(xiàn)象、分析實(shí)驗(yàn)中 的問(wèn)題、測(cè)量實(shí)驗(yàn)結(jié)果必不可少的重要儀器。示波器由示波管和電源系統(tǒng)、同步系統(tǒng)、X軸偏轉(zhuǎn)系統(tǒng)、Y軸偏轉(zhuǎn)系統(tǒng)、延遲掃描系統(tǒng)、標(biāo)準(zhǔn)信號(hào)源組成 一般來(lái)說(shuō),示波器的探頭都會(huì)用一個(gè)并聯(lián)的可調(diào)電容器來(lái)抵消掉這部分線(xiàn)纜的影響。有些補(bǔ)償電容器可以讓我們自己調(diào)節(jié),并選擇最好的效果
    的頭像 發(fā)表于 06-30 16:01 ?1853次閱讀

    詳解ADC電路的靜態(tài)仿真和動(dòng)態(tài)仿真

    ADC電路主要存在靜態(tài)仿真和動(dòng)態(tài)仿真兩類(lèi)仿真,針對(duì)兩種不同的仿真,我們存在不同的輸入信號(hào)和不同的數(shù)據(jù)采樣,因此靜態(tài)
    的頭像 發(fā)表于 06-05 10:19 ?1981次閱讀
    詳解ADC電路的靜態(tài)<b class='flag-5'>仿真</b>和動(dòng)態(tài)<b class='flag-5'>仿真</b>

    使用STM32CubeMX進(jìn)行配置USB的時(shí)候,有哪些小的需要注意的細(xì)節(jié)?

    在使用STM32CubeMX進(jìn)行配置USB的時(shí)候,是參照例程進(jìn)行的配置,自己配置的就是沒(méi)有成功,例程就滅有問(wèn)題,總感覺(jué)哪里沒(méi)有打開(kāi)?有人遇到過(guò)需要注意的小細(xì)節(jié)嗎?
    發(fā)表于 04-23 06:54

    開(kāi)關(guān)電源仿真

    一、 Saber在變壓器輔助設(shè)計(jì)中的優(yōu)勢(shì):1、由于Saber相當(dāng)適合仿真電源,因此對(duì)電源中的變壓器營(yíng)造的工作環(huán)境相當(dāng)真實(shí),變壓器不是孤立地被防真,而是與整個(gè)電源主電路的聯(lián)合運(yùn)行防真。主要功率級(jí)指標(biāo)
    發(fā)表于 04-09 14:47

    使用LTspice仿真一個(gè)LC電路,頻域分析和時(shí)域分析結(jié)果不一致

    時(shí)候,電路的電流達(dá)到了最低點(diǎn)。但是這個(gè)最低點(diǎn)在時(shí)域中無(wú)法找到,前后調(diào)整頻率也未能找到,也沒(méi)有變化的趨勢(shì)。 所以我想知道為什么出現(xiàn)這種情況,是電路設(shè)計(jì)問(wèn)題還是仿真的設(shè)置問(wèn)題。
    發(fā)表于 03-10 10:33

    對(duì)齊熱測(cè)量與仿真

    我們先設(shè)定一下場(chǎng)景:假設(shè)某一系統(tǒng)運(yùn)行溫度過(guò)高,需要評(píng)估冷卻解決方案,如使用風(fēng)扇或液體冷卻。所有冷卻解決方案均可在仿真中進(jìn)行評(píng)估,但如何在仿真模型中定義熱源和邊界條件?要獲取熱仿真的輸入數(shù)據(jù),需要
    的頭像 發(fā)表于 03-07 18:01 ?855次閱讀
    對(duì)齊熱測(cè)量與<b class='flag-5'>仿真</b>