91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

在FPGA設計中FIFO的使用技巧

FPGA設計論壇 ? 來源:EETOP ? 作者:lucien_1986 ? 2021-09-09 11:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FIFO是在FPGA設計中使用的非常頻繁,也是影響FPGA設計代碼穩(wěn)定性以及效率等得關鍵因素。在數(shù)據(jù)連續(xù)讀取時,為了能不間斷的讀出數(shù)據(jù)而又不導致FIFO為空后還錯誤的讀出數(shù)據(jù)??梢詫IFO的Empty和Almost_empty以及讀使能配合起來使用,來保證能夠連續(xù)讀,并準確的判斷FIFO空滿狀態(tài),提前決定是否能啟動讀使能。

具體的實施辦法是:當Empty為1,立即停止讀;當Empty為0,Almost_empty為0時,可以放心讀;當Empty為0,但是Almost_empty為1時,如果上一拍讀使能Read也為1,那么不能讀;當Empty為0,但是Almost_empty為1時,如果上一拍讀使能Read為0,可以讀最后一拍。

在FIFO使用時,使用到Almost_full信號以及讀寫counter來控制FIFO的讀滿預警,如果數(shù)據(jù)不是在空滿判斷的下一拍寫入FIFO,則設計FIFO的滿預警時要小心。如果你不確定判斷滿預警之后要延遲多少拍才能真正寫入FIFO,那么盡量讓FIFO有足夠滿預警裕量。

例如,在wr_data_count為128才是真的滿了,你可以設成wr_data_count為120的時候就給出滿預警,可以保證設計的可靠和安全。當然,如果你能準確的算出判斷滿預警與真正寫入FIFO的延遲,可以用精確的滿預警閾值。

當需要使用到數(shù)據(jù)位寬轉換時,如將128位的數(shù)據(jù)轉換成64位的數(shù)據(jù),最好不要用XILINX自己生成的位寬轉換FIFO??梢岳瘍蓚€64位的FIFO,自己控制128轉64。這樣可以大大的節(jié)省資源,是XILINX CORE生成的FIFO資源的一半。

另外,當需要使用到位寬大于18bits,且深度小于等于512的FIFO時,建議使用XILINX COREGenerator來產(chǎn)生,它可以將一個36bits位寬512深度的FIFO在一個18×1024的BLOCK RAM中實現(xiàn)。如果我們自己用BLOCK RAM來實現(xiàn)一個FIFO,那只能例化一個36×1024的BLOCK RAM基元,造成浪費。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636231
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131122
  • fifo
    +關注

    關注

    3

    文章

    407

    瀏覽量

    45746

原文標題:FIFO使用技巧

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FIFO存儲器的種類、IP配置及應用

    FIRST IN FIRST OUT (先入先出)。顧名思義,FIFO是一個數(shù)據(jù)具有先進先出的存儲器。
    的頭像 發(fā)表于 01-13 15:15 ?370次閱讀
    <b class='flag-5'>FIFO</b>存儲器的種類、IP配置及應用

    基于FPGA的高效內(nèi)存到串行數(shù)據(jù)傳輸模塊設計

    本文介紹了一個基于FPGA的內(nèi)存到串行數(shù)據(jù)傳輸模塊,該模塊設計用來高效地處理存儲器的數(shù)據(jù)并傳輸至串行接口。項目中自定義的“datamover_mm2s_fpga_”方案利用異步FIFO
    的頭像 發(fā)表于 11-12 14:31 ?4328次閱讀
    基于<b class='flag-5'>FPGA</b>的高效內(nèi)存到串行數(shù)據(jù)傳輸模塊設計

    如何利用Verilog HDLFPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDLFPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。FPGA
    的頭像 發(fā)表于 10-22 17:21 ?4339次閱讀
    如何利用Verilog HDL<b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上實現(xiàn)SRAM的讀寫測試

    PathFinderFPGA的角色與缺陷

    自 1990 年代末以來,PathFinder 一直是 FPGA 布線(routing)階段的主力算法,為設計工具提供“能連通又不重疊”的路徑規(guī)劃方案。
    的頭像 發(fā)表于 10-15 10:44 ?514次閱讀
    PathFinder<b class='flag-5'>在</b><b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的角色與缺陷

    AI狂飆, FPGA會掉隊嗎? ()

    在上篇,我們介紹了FPGA的前面兩個特點:硬件可編程、并行與實時,也列舉了這兩個特點帶來的諸多機會。本文中,我們將繼續(xù)介紹另外兩個特點,以集齊FPGA的四大特點和生存機會。
    的頭像 發(fā)表于 08-08 09:36 ?998次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (<b class='flag-5'>中</b>)

    FPGA機器學習的具體應用

    ,越來越多地被應用于機器學習任務。本文將探討 FPGA 機器學習的應用,特別是加速神經(jīng)網(wǎng)絡推理、優(yōu)化算法和提升處理效率方面的優(yōu)勢。
    的頭像 發(fā)表于 07-16 15:34 ?2885次閱讀

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | ROM、RAM、FIFO 的使用

    ROM 數(shù)據(jù)。 2.3. FIFO 介紹 FIFO 即先入先出, FPGA ,FIFO
    發(fā)表于 07-10 10:37

    PLL技術FPGA的動態(tài)調(diào)頻與展頻功能應用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關鍵因素之一。FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術
    的頭像 發(fā)表于 06-20 11:51 ?2625次閱讀
    PLL技術<b class='flag-5'>在</b><b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應用

    請問CY7C68013A可以使用8bit FIFO數(shù)據(jù)接口嗎?

    因為FPGA管腳不太夠,想問下CY7C68013A-56PVXI可以使用8bit FIFO數(shù)據(jù)接口嗎?可以的話,FPGA連接的是低8bit(FD0~FD7) 還是高8bit(FD8~FD15)呢?
    發(fā)表于 05-30 07:20

    智多晶FIFO_Generator IP介紹

    FIFO_Generator是智多晶設計的一款通用型FIFO IP。當前發(fā)布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比輸入輸出數(shù)據(jù)位寬支持和異步FI
    的頭像 發(fā)表于 04-25 17:24 ?1812次閱讀
    智多晶<b class='flag-5'>FIFO</b>_Generator IP介紹

    AD9122輸出fifo不正確的原因?怎么解決?

    目前遇到了幾個問題,問題分別是[FPGA]給的時鐘是250兆Hz,數(shù)據(jù)為40mhz正弦信號,ddr傳輸。不采用pll工作模式,dacclk采用1G,0x1c配置00,0x1d配置00,0x1e配置01,Fifo亂序,輸出也亂序,查了幾次
    發(fā)表于 04-22 14:42

    AD9122輸出fifo不正確的原因?怎么解決?

    目前遇到了幾個問題,問題分別是Fpga給的時鐘是250兆Hz,數(shù)據(jù)為40mhz正弦信號,ddr傳輸。不采用pll工作模式,dacclk采用1G,0x1c配置00,0x1d配置00,0x1e配置01,Fifo亂序,輸出也亂序,查了幾次fi
    發(fā)表于 04-15 08:11

    基于FPGAFIFO實現(xiàn)

    FIFO(First in First out)為先進先出隊列,具有存儲功能,可用于不同時鐘域間傳輸數(shù)據(jù)以及不同的數(shù)據(jù)寬度進行數(shù)據(jù)匹配。如其名稱,數(shù)據(jù)傳輸為單向,從一側進入,再從另一側出來,出來的順序和進入的順序相同。
    的頭像 發(fā)表于 04-09 09:55 ?1456次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>FIFO</b>實現(xiàn)

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Native接口FIFO支持的應用外,AXI FIFO
    的頭像 發(fā)表于 03-17 10:31 ?2119次閱讀
    AXI接口<b class='flag-5'>FIFO</b>簡介

    解鎖TSMaster fifo函數(shù):報文讀取的高效方法

    前言:TSMaster目前有兩種讀取報文的模式:回調(diào)函數(shù)模式和fifo模式。fifo函數(shù)是TSMaster近期新增的函數(shù),本文將重點介紹fifo模塊。關于回調(diào)函數(shù)的使用方法可以參考幫助模塊的《快速
    的頭像 發(fā)表于 03-14 20:04 ?1143次閱讀
    解鎖TSMaster <b class='flag-5'>fifo</b>函數(shù):報文讀取的高效方法