91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

什么是門控時鐘 門控時鐘降低功耗的原理

FPGA之家 ? 來源:CSDN技術社區(qū) ? 作者:Arist9612 ? 2021-09-23 16:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

門控時鐘的設計初衷是實現(xiàn)FPGA的低功耗設計,本文從什么是門控時鐘、門控時鐘實現(xiàn)低功耗的原理、推薦的FPGA門控時鐘實現(xiàn)這三個角度來分析門控時鐘。

一、什么是門控時鐘

門控時鐘技術(gating clock) 是通過在時鐘路徑上增加邏輯門對時鐘進行控制,使電路的部分邏輯在不需要工作時停止時鐘樹的翻轉(zhuǎn),而并不影響原本的邏輯狀態(tài)。在ASIC和FPGA設計中都存在門控時鐘的概念(前者應用更廣)。

典型的門控時鐘邏輯如下圖所示:

a7840c72-1016-11ec-8fb8-12bb97331649.png

二、門控時鐘降低功耗的原理

1. FPGA功耗分類

靜態(tài)功耗:靜態(tài)功耗又叫泄漏功耗,它是指電路處于等待或不激活狀態(tài)時-泄漏電流所產(chǎn)生的功耗。通常由FPGA制造工藝的優(yōu)化而提升。同一代的FPGA產(chǎn)品中,也有專門的低功耗版本(譬如Intel開發(fā)的Cyclone10 GX與Cyclone 10 LP,后者為低功耗版本low power但前者性能更強)??梢栽贔PGA選型時加以考慮。

動態(tài)功耗:是指電容充放電功耗和短路功耗,是由電路的翻轉(zhuǎn)造成的。FPGA中的動態(tài)功耗主要體現(xiàn)在元件的電平翻轉(zhuǎn)時對負載電容的充放電及時鐘的翻轉(zhuǎn)。

2. 為什么門控時鐘可以降低功耗

當系統(tǒng)中某模塊電路完成既定任務后(譬如TDC中對BIN的標定等初始化類任務),通過門控時鐘使能信號的控制,使得驅(qū)動該模塊的時鐘停止翻轉(zhuǎn),相應的時序元件不再更新,那么其間的組合邏輯也恢復到靜態(tài)。此時該模塊的功耗相當于靜態(tài)功耗,從而降低了整個系統(tǒng)的功耗。

三、不合理的門控時鐘設計

1.偽門控時鐘

如下圖所示,設計中有意識地使用使能信號,意圖維持寄存器的數(shù)據(jù)。但是僅對寄存器組的數(shù)據(jù)輸入端添加選擇器和使能信號,并不妨礙寄存器組時鐘輸入端的翻轉(zhuǎn),輸出維持不變只是因為存在反饋回路在不斷的進行使能判斷、輸出、使能判斷、輸出的循環(huán)。實則并沒有起到低功耗的作用。

當然某些情況下確實需要用到這種設計,此處僅用來和門控時鐘做區(qū)分,避免混淆。

2.直接門控時鐘

將使能信號直接連接在AND門,結構簡單。不足之處在于產(chǎn)生使能信號的組合邏輯的毛刺將完全地反應到AND門,造成門控時鐘輸出質(zhì)量變差(clk_en將會有占空比不良和毛刺等情況)。

四、推薦的門控時鐘設計

1.基于鎖存器的門控時鐘

鎖存器是電平敏感的元件,此圖中當CLK信號為低電平時,鎖存器透明,EN端數(shù)據(jù)直接傳輸至AND門的一端(ENL),AND門另一端連接CLK。

當產(chǎn)生使能信號的組合邏輯不復雜時,產(chǎn)生使能信號的時間小于半個時鐘周期。在CLK高電平時,鎖存器的引入有效地過濾了前段組合邏輯競爭冒險產(chǎn)生的毛刺;在時鐘低電平時,前段組合邏輯的毛刺將受到AND門控制將無法輸出。較好地實現(xiàn)了門控時鐘的要求。

a7dda426-1016-11ec-8fb8-12bb97331649.png

當產(chǎn)生使能信號的組合邏輯復雜時,產(chǎn)生使能信號的時間大于半個時鐘周期??紤]鎖存器的延時,那么對于首個ENCLK周期而言,占空比將被削減;當EN信號拉低時,則有可能產(chǎn)生毛刺。均不利于后續(xù)寄存器組的時序過程。

a7eaac34-1016-11ec-8fb8-12bb97331649.png

這種情況難以通過在鎖存器前端加同步寄存器避免,因為此時的使能信號是不滿足寄存器的建立時間的,大概率會產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。因此產(chǎn)生門控使能信號的組合邏輯應當盡可能簡化,保證在半個時鐘周期之內(nèi)得到穩(wěn)定電平。

保險起見,一方面,保證使能信號半周期確定;另一方面,在鎖存器之前加一級上升沿觸發(fā)的寄存器,過濾輸入鎖存器的信號。

2.基于寄存器的門控時鐘

上面介紹的基于鎖存器的門控時鐘實際上更適合在ASIC中實現(xiàn),一方面FPGA中沒有專門的鎖存器資源,需要利用其中的組合邏輯資源外加寄存器來等效地實現(xiàn),不經(jīng)濟;另一方面,鎖存器本身的特性沒法進行靜態(tài)時序分析,出問題了不易排查。

真正適合在FPGA中實現(xiàn)的是基于寄存器的門控時鐘,如下圖所示。

a7f33a48-1016-11ec-8fb8-12bb97331649.png

前段使用加法器產(chǎn)生計數(shù)值,通過比較器產(chǎn)生使能信號,送入使能寄存器。值得注意的是,前端產(chǎn)生使能邏輯時序元件是上升沿觸發(fā),而使能寄存器是下降沿觸發(fā)。如此一來,同樣需要滿足產(chǎn)生使能信號的組合邏輯簡單這一前提要求(半周期內(nèi)達到en寄存器的建立時間)。好處在于,AND門時時刻刻都只有一個輸入在變,不容易產(chǎn)生毛刺。時序圖如下:

a7fc7dec-1016-11ec-8fb8-12bb97331649.png

為了便于理解,此處給出若使能寄存器也是上升沿觸發(fā)的時序圖:

a80e4aa4-1016-11ec-8fb8-12bb97331649.png

可見,AND門變化時兩個個輸入在變,容易產(chǎn)生毛刺。

五、討論

只有當FPGA工程需要大量降低功耗時才有必要引入門控時鐘,若必須引入門控時鐘,則推薦使用基于寄存器的門控時鐘設計。

在時鐘樹的枝干處使用門控,而不是在枝丫處使用門控。

使用門控時,應該注意時鐘的質(zhì)量(使用專用時鐘網(wǎng)絡),畢竟好的時鐘才能產(chǎn)生好的使能信號和門控時鐘信號。同時,產(chǎn)生使能信號的邏輯不能太復雜,確??梢詽M足使能寄存器的建立時間和保持時間。

與或門控輸出的時鐘信號,需要在timeanalyzer中設置為base clock。否則將會引入人為的時鐘偏斜。如下,將會以沒有使能寄存器的門控路徑作為最短分析路徑,以有寄存器的路徑作為最長路徑分析。

a81a1e4c-1016-11ec-8fb8-12bb97331649.png

In certain cases, converting the gated clocks to clock enables may help reduce glitch and clock skew, and eventually produce a more accurate timing analysis. You can set the Quartus II software to automatically convert gated clocks to clock enables by turning on the Auto Gated Clock Conversion (在綜合的設置里面)option. The conversion applies to two types of gated clocking schemes: single-gated clock and cascaded-gated clock

類似地,產(chǎn)生門控時鐘信號最好只有一個兩輸入AND門(OR門)。附加邏輯越多,產(chǎn)生毛刺可能性越大。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22406

    瀏覽量

    636098
  • 門控時鐘
    +關注

    關注

    0

    文章

    27

    瀏覽量

    9226
  • CLK
    CLK
    +關注

    關注

    0

    文章

    132

    瀏覽量

    18036

原文標題:FPGA設計之門控時鐘

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    9FGV0441:PCIe Gen 1 - 4 應用的低功耗時鐘發(fā)生器

    9FGV0441:PCIe Gen 1 - 4 應用的低功耗時鐘發(fā)生器 在當今的電子設備中,時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關鍵組件之一。對于 PCIe Gen 1 - 4 應用,我們需要一款能夠滿足
    的頭像 發(fā)表于 02-27 17:15 ?481次閱讀

    深度解析CDCE937與CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器

    要深入探討的是德州儀器(TI)的CDCE937和CDCEL937這兩款靈活低功耗LVCMOS時鐘發(fā)生器,它們在降低電磁干擾(EMI)方面有著出色的表現(xiàn),并且具備豐富的特性和廣泛的應用場景。 文件下載: cdce937.pdf 產(chǎn)
    的頭像 發(fā)表于 02-09 17:30 ?369次閱讀

    CDCE(L)913:靈活低功耗LVCMOS時鐘發(fā)生器深度解析

    兩款靈活低功耗LVCMOS時鐘發(fā)生器具備SSC功能,能有效降低電磁干擾(EMI),在眾多應用場景中發(fā)揮著重要作用。 文件下載: cdcel913.pdf 一、產(chǎn)品特性亮點 1. 豐富的產(chǎn)品線家族
    的頭像 發(fā)表于 02-09 17:25 ?315次閱讀

    深入解析CDCE937/CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器

    和CDCEL937這兩款靈活低功耗LVCMOS時鐘發(fā)生器,它們在降低電磁干擾(EMI)方面表現(xiàn)出色,適用于多種應用場景。 文件下載: cdcel937.pdf 產(chǎn)品概述 CDCE937和CDCEL937屬于
    的頭像 發(fā)表于 02-09 17:25 ?310次閱讀

    TPL5110:低功耗電源門控定時器的卓越之選

    TPL5110:低功耗電源門控定時器的卓越之選 在電子設計領域,尤其是對于電池供電系統(tǒng)和物聯(lián)網(wǎng)應用,低功耗和精確的定時控制至關重要。德州儀器(TI)的TPL5110納米電源系統(tǒng)定時器,憑借其出色
    的頭像 發(fā)表于 02-09 10:45 ?110次閱讀

    門控時鐘(Clock-gating)介紹

    門控時鐘(Clock-gating):是數(shù)字電路設計中常用于低功耗設計的一種設計,數(shù)字電路中的功耗可以分為動態(tài)功耗和靜態(tài)
    發(fā)表于 01-16 06:30

    MCU芯片想實現(xiàn)低功耗如何做到?

    1、關閉非必要外設時鐘 逐一檢查MCU的外設,僅保留工作中必須的模塊時鐘,關閉未使用的外設時鐘,以此減少不必要的功耗。 2、避免時鐘倍頻
    發(fā)表于 12-01 08:01

    MCU時鐘管理對功耗優(yōu)化方向

    (1) 降低主頻 適用場景:任務無需高性能時(如傳感器輪詢、簡單邏輯控制)。 實現(xiàn)方式: 動態(tài)調(diào)整CPU頻率(DVFS技術),例如從48MHz切換至4MHz。 使用低功耗模式下的低頻時鐘源(如內(nèi)部
    發(fā)表于 11-24 06:16

    為什么cortex-M0+功耗低?

    )的功耗。 3. 電壓調(diào)節(jié)與時鐘門控優(yōu)化 動態(tài)電壓調(diào)節(jié):M0+ 支持更靈活的電壓調(diào)節(jié)策略,可在低負載時降低電壓,減少動態(tài)功耗
    發(fā)表于 11-19 08:15

    時鐘設計優(yōu)化實戰(zhàn)

    1、時鐘設計,芯片性能的節(jié)拍器 在現(xiàn)代 IC 設計中,時鐘網(wǎng)絡的優(yōu)化是實現(xiàn)高性能、高可靠性和低功耗的關鍵。本文聚焦四大核心技術:CTS 優(yōu)化、DCD 最小化、時鐘
    的頭像 發(fā)表于 10-09 10:07 ?522次閱讀

    低功耗設計核心指標之時鐘門控效率

    時鐘門控效率是低功耗設計早期階段極具價值的可量化指標,使用英諾達的EDA工具進行功耗優(yōu)化并獲取RTL修改建議,讓功耗優(yōu)化不再是“玄學”。
    的頭像 發(fā)表于 09-19 10:51 ?1001次閱讀
    <b class='flag-5'>低功耗</b>設計核心指標之<b class='flag-5'>時鐘</b><b class='flag-5'>門控</b>效率

    AMD Vivado Design Tool綜合中的門控時鐘轉(zhuǎn)換

    傳統(tǒng)上,使用門控時鐘是 ASIC 設計中降低系統(tǒng)功耗的常見方法。通過門控時鐘,可在非必要時阻止整
    的頭像 發(fā)表于 05-14 09:05 ?2245次閱讀
    AMD Vivado Design Tool綜合中的<b class='flag-5'>門控</b><b class='flag-5'>時鐘</b>轉(zhuǎn)換

    解決視覺感知難題:門控視覺技術在汽車領域的應用

    本文探討了友思特門控視覺技術在夜間駕駛中的應用,包括其基本概念、原理和應用場景。該技術通過近紅外成像和智能“門控”算法,可以在各種光照和天氣條件下提供清晰、高對比度的圖像,從而有效檢測障礙物和避免誤判,滿足汽車視覺傳感器的理想性能要求。
    的頭像 發(fā)表于 05-13 11:20 ?910次閱讀
    解決視覺感知難題:<b class='flag-5'>門控</b>視覺技術在汽車領域的應用

    RISC-V核低功耗MCU動態(tài)時鐘門控技術解析

    ? ? ? RISC-V核低功耗MCU通過動態(tài)時鐘門控技術,實現(xiàn)了從模塊級到系統(tǒng)級的精細化功耗管理,顯著延長了智能終端設備的續(xù)航能力,并滿足工 業(yè)、汽車等場景的實時性要求?。 一、?技
    的頭像 發(fā)表于 04-24 15:11 ?1067次閱讀

    AG32 MCU 如何進入低功耗模式

    APB和AHB外設未使用時對時鐘進行門控。 下面我們分享一下實現(xiàn)低功耗的常用策略: 1. 減慢系統(tǒng)時鐘 在運行模式下,系統(tǒng)時鐘的速度
    發(fā)表于 04-21 11:29