91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述FPGA時鐘約束時鐘余量超差解決方法

FPGA設(shè)計論壇 ? 來源:Chinaunix ? 作者:sunhenu ? 2021-10-11 14:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設(shè)計FPGA項目的時候,對時鐘進行約束,但是因為算法或者硬件的原因,都使得時鐘約束出現(xiàn)超差現(xiàn)象,接下來主要就是解決時鐘超差問題,主要方法有以下幾點。

第一:換一個速度更快點的芯片,altera公司的cyclone系列FPGA,有6,7,8速度等級的,8的最慢,6的最快,或者cyclone系統(tǒng)4,5更快的芯片,當然了成本會增加些的。

第二:盡量避免在FPGA中做乘法和除法的運算,除非這個FPGA有硬件乘法器。我使用的這個FPGA沒有硬件乘法器,我就盡量利用左移或者右移來做乘法和除法運算。

c7ccd63c-2a45-11ec-82a8-dac502259ad0.jpg

第三:重新分配一下IO管腳,這樣在布局布線的時候,會提高一定程度的時鐘余量。下圖是調(diào)整IO分配以后,時鐘余量提高了0.2ns。

c82ede40-2a45-11ec-82a8-dac502259ad0.jpg

c8a7aa46-2a45-11ec-82a8-dac502259ad0.jpg

第四:就是看看超差的那個線路,增加一些中間寄存器,或者使用流水線技術(shù),就是將組合邏輯和時序邏輯分開,大的時序邏輯,盡量優(yōu)化成由很多小的時序邏輯組成一個大的時序邏輯?;蛘吒?a target="_blank">程序代碼,更該算法。到這一步就是沒有辦法的辦法了。

第五:有些時候在程序中加入一些和項目不相關(guān)的代碼,也可以提高正常程序的時鐘約束余量,估計是不相關(guān)代碼擠占了一些邏輯單元,使得正常程序在布局布線的時候,選擇了其他路徑吧。這個辦法不固定,瞎貓碰死耗子的事情。

主要就是這幾種方法了,首先要選好芯片,這是最重要的,不然為了省成本,最后發(fā)現(xiàn)芯片速度不夠,很煩人的。

最后提一下有些網(wǎng)友提到FPGA發(fā)熱厲害的現(xiàn)象,看看你在項目中是不是將unused pin 接地了,這樣芯片會發(fā)熱,最好將unused pin 微上拉,或者設(shè)置為輸入即可。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636412
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466185
  • 乘法器
    +關(guān)注

    關(guān)注

    9

    文章

    221

    瀏覽量

    38817

原文標題:FPGA時鐘約束時鐘余量超差解決方法

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時鐘驅(qū)動器

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時鐘驅(qū)動器 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動器是確保系統(tǒng)時鐘信號穩(wěn)定、準確傳輸?shù)年P(guān)鍵組件。今天,我們將詳細探討 Texas
    的頭像 發(fā)表于 02-09 16:30 ?115次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設(shè)計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    鐵路時鐘系統(tǒng)介紹、時鐘系統(tǒng)、授時服務(wù)器

    時鐘系統(tǒng)
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月12日 17:39:23

    E203軟核提高CPU時鐘頻率方法

    運行時,無法達到100MHZ的時鐘速度,超過33MHZ左右就會出現(xiàn)時序約束違例。 因此我們通過修改IP_MMCM中的16MHZ的clk輸出,將其修改為32MHZ,重新綜合,實現(xiàn),燒寫到FPGA。即可
    發(fā)表于 10-29 06:19

    板子的時鐘如何正確地轉(zhuǎn)化為單端

    ,將輸入信號設(shè)置為diff,即為分含義 但是這種方法,最后通過約束之后得到的時序是有問題的。一種正確的解決方法如下 解決方法② 使用IB
    發(fā)表于 10-27 07:29

    E203移植genesys2(時鐘板)生成比特流文件全過程

    是100Mhz,輸入選擇單時鐘源,輸出只需要16Mhz。 添加完ip和自定義的分頻文件之后記得在system.v中例化。 4.設(shè)置頭文件與注釋 添加`define FPGA_SOURCE 5.修改約束
    發(fā)表于 10-27 07:16

    ?CDCLVP215 低電壓雙分1:5 LVPECL時鐘驅(qū)動器技術(shù)文檔總結(jié)

    CDCLVP215時鐘驅(qū)動器將兩倍的一對時鐘對LVPECL(CLKA、CLKB)分配給5對分LVPECL時鐘(QA0..QA4、QB0
    的頭像 發(fā)表于 09-18 10:20 ?686次閱讀
    ?CDCLVP215 低電壓雙<b class='flag-5'>差</b>分1:5 LVPECL<b class='flag-5'>時鐘</b>驅(qū)動器技術(shù)文檔總結(jié)

    LMK1D1208P LVDS時鐘緩沖器技術(shù)解析

    Texas Instruments LMK1D1208P 8通道輸出LVDS時鐘緩沖器將兩個中的一個可選時鐘輸入(IN0和IN1)分配給八對分LVDS時鐘輸出(OUT0至OUT7)。
    的頭像 發(fā)表于 09-18 09:52 ?802次閱讀
    LMK1D1208P LVDS<b class='flag-5'>時鐘</b>緩沖器技術(shù)解析

    指針式時鐘 單面網(wǎng)絡(luò)子鐘

    時鐘
    jf_47371611
    發(fā)布于 :2025年09月12日 13:38:52

    HAC00304QN型低抖動時鐘緩沖器發(fā)布

    HAC00304QN是一款2.1 GHz、4路輸出的高性能時鐘扇出緩沖器,輸入時鐘可從兩個通用輸入和一個晶體輸入中選擇。所選定的輸入時鐘被分配到三組輸出,包含兩組2個
    的頭像 發(fā)表于 07-13 15:27 ?704次閱讀
    HAC00304QN型低抖動<b class='flag-5'>差</b>分<b class='flag-5'>時鐘</b>緩沖器發(fā)布

    分晶振在高速 FPGA 上的應(yīng)用

    分晶振在高速 FPGA 設(shè)計中具有非常重要的應(yīng)用,尤其是在對時鐘精度、抗干擾能力、信號完整性要求高的系統(tǒng)中
    的頭像 發(fā)表于 07-11 14:24 ?889次閱讀
    <b class='flag-5'>差</b>分晶振在高速 <b class='flag-5'>FPGA</b> 上的應(yīng)用

    晶振頻偏?這5個核心因素正在悄悄改變你的時鐘精度

    在電子設(shè)備中,晶振作為時鐘信號的核心部件,其精度直接影響著整個系統(tǒng)的穩(wěn)定性和可靠性。然而,晶振頻偏的問題卻時常出現(xiàn),嚴重影響設(shè)備的正常工作。 一、溫度漂移:晶振頻率的"溫度敏感癥" 在晶振
    的頭像 發(fā)表于 05-22 15:22 ?1007次閱讀
    晶振頻偏<b class='flag-5'>超</b><b class='flag-5'>差</b>?這5個核心因素正在悄悄改變你的<b class='flag-5'>時鐘</b>精度

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中
    的頭像 發(fā)表于 04-23 09:50 ?1355次閱讀
    <b class='flag-5'>FPGA</b>時序<b class='flag-5'>約束</b>之設(shè)置<b class='flag-5'>時鐘</b>組

    AD9577帶雙路PLL、擴頻和余量微調(diào)功能的時鐘發(fā)生器技術(shù)手冊

    的網(wǎng)絡(luò)性能。PLL具有I^2^C 可編程輸出頻率和格式。小數(shù)N分頻PLL可支持擴頻時鐘功能,降低EMI輻射的峰值功率。兩個PLL均可支持頻率余量微調(diào)功能。
    的頭像 發(fā)表于 04-10 15:29 ?1051次閱讀
    AD9577帶雙路PLL、擴頻和<b class='flag-5'>余量</b>微調(diào)功能的<b class='flag-5'>時鐘</b>發(fā)生器技術(shù)手冊

    FPGA是什么?應(yīng)用領(lǐng)域、分晶振作用及常用頻率全面解析

    FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、分晶振在FPGA中的作用、常用頻率、典型案例及FCom分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)
    的頭像 發(fā)表于 03-24 13:03 ?4221次閱讀
    <b class='flag-5'>FPGA</b>是什么?應(yīng)用領(lǐng)域、<b class='flag-5'>差</b>分晶振作用及常用頻率全面解析