91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析Xilinx系列FPGA Select IO簡(jiǎn)介

YCqV_FPGA_EETre ? 來源:Ingdan FPGA ? 作者:Jon Zhu ? 2021-10-28 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在SelectIO簡(jiǎn)介連載一中介紹了其架構(gòu),本章會(huì)繼續(xù)介紹如何使用其gearbox功能來實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能。

7 Series FPGA中LVDS使用了ISERDESE2,SDR Rate可設(shè)為2,3,4,5,6,7,8。DDR Rate可設(shè)為4,6,8,10,14。

4960ff8a-37a6-11ec-82a8-dac502259ad0.png

從UG471的Bitslip部分可以看出在SDR和DDR移位的位數(shù)不一樣。在SDR模式下,一個(gè)Bitslip脈沖使數(shù)據(jù)左移一位;而在DDR模式下,一個(gè)Bitslip脈沖使數(shù)據(jù)右移一位或左移三位。

49d2be18-37a6-11ec-82a8-dac502259ad0.png

4a2a7e50-37a6-11ec-82a8-dac502259ad0.png

所以在某些傳輸過程中,可以先傳預(yù)設(shè)值,等待接收方調(diào)整Idelay和Bitslip解出正確的預(yù)設(shè)值后再傳輸有效數(shù)據(jù)。

對(duì)習(xí)慣使用7 Series FPGA用戶在接觸XilinxUltraScale和UltraScale +器件 SelectIO時(shí)感覺不習(xí)慣,原因XilinxUltraScale和UltraScale +是ISERDESE3和OSERDESE3組件,使用Select IO需要在IP catlog中選擇high_speed_selectio IP Configuration interface 在Serialization Factor選項(xiàng)中只有8或者4可以選擇。

4ae86bc2-37a6-11ec-82a8-dac502259ad0.png

Pin Selection選擇時(shí)會(huì)發(fā)現(xiàn)IO選擇會(huì)有一定限制,在Sensor的應(yīng)用中HP bank理想的硬件設(shè)計(jì)是在同一個(gè)bank中連續(xù)放置設(shè)備I/O,部分Sensor輸出的Serialization Factor需要7:1,6:1,5:1,不能直接使用ISERDES。

對(duì)這類應(yīng)用Xilinx 提供了XAPP1315 7:1的參考設(shè)計(jì),那么對(duì)6:1,5:1這種應(yīng)用用戶需要在參考設(shè)計(jì)上改哪里,怎樣去改?下面我們提供修改方式供參考。

1、從Data Reception看需要把ISERDESE3 輸出的8位數(shù)據(jù)(Serialization Factor=8)通過gearbox模塊轉(zhuǎn)成7,6,5位的數(shù)據(jù)。其中7位的數(shù)據(jù)XAPP1315已經(jīng)做過了,這里我們用6:1的數(shù)據(jù)為例, 需要從ISERDES3實(shí)現(xiàn)Read8 bit 數(shù)據(jù)通過gearbox 轉(zhuǎn)換為6bit數(shù)據(jù)。

4b739f8a-37a6-11ec-82a8-dac502259ad0.png

2、對(duì)于Read 8 to 6 gearbox設(shè)計(jì)方式:

4bee50ea-37a6-11ec-82a8-dac502259ad0.png

從數(shù)據(jù)排列可以分析到8 bit數(shù)據(jù)在每次讀取6 bit數(shù)據(jù),經(jīng)過4次后開始循環(huán),我們通過狀態(tài)機(jī)設(shè)計(jì)gearbox的代碼需只需要實(shí)現(xiàn);

4c7e41f0-37a6-11ec-82a8-dac502259ad0.png

// Read 8 to 6 gearbox

//

always @ (posedge px_clk)

begin

case (px_rd_seq )

3‘h0 : begin

px_data 《=px_rd_curr[5:0];

end

3’h1 : begin

px_data 《={px_rd_curr[3:0], px_rd_last[7:6]};

end

3‘h2 : begin

px_data 《={px_rd_curr[1:0], px_rd_last[7:4]};

end

3’h3 : begin

px_data 《={px_rd_last[7:2]};

end

endcase

end

3、Data Transmission,OSERDES3使用4 bit 輸入,參考例程是把ISERDES的數(shù)據(jù)接到OSERDES,這里我們?cè)趨⒖祭躺先稳皇褂肐SERDE 到OSERDES的數(shù)據(jù)傳送方式驗(yàn)證。分析知道需要一個(gè)6 bit 轉(zhuǎn)4 bit數(shù)據(jù)的 Gearbox.

4cf6339a-37a6-11ec-82a8-dac502259ad0.png

4、Gearbox設(shè)計(jì)思路是把6 bit的數(shù)據(jù)按4bit大小去讀取直到數(shù)據(jù)開始循環(huán)。

4d6a22b4-37a6-11ec-82a8-dac502259ad0.png

通過表格客戶分析出設(shè)計(jì)代碼做3次循環(huán)可以滿足要求

4de1f6c2-37a6-11ec-82a8-dac502259ad0.png

Read state machine and gear box

//

always @ (posedge tx_clkdiv4)

begin

if(!tx_enable) begin

rd_addr 《= 4‘b0;

rd_state 《= 3’h0;

end else begin

case (rd_state )

3‘h0 : begin

rd_addr 《= rd_addr + 1’b1;

tx_data 《= rd_curr[3:0];

rd_state《= rd_state + 1‘b1;

end

3’h1 : begin

rd_addr 《= rd_addr;

tx_data 《= {rd_curr[1:0], rd_last[5:4]};

rd_state《= rd_state + 1‘b1;

end

3’h2 : begin

rd_addr 《= rd_addr + 1‘b1;

tx_data 《= rd_last[5:2];

rd_state《= 3’h0;

end

endcase

end

end

5、到這來我們已經(jīng)完成gearbox 模塊的設(shè)計(jì),實(shí)現(xiàn)LVDS Source Synchronous 6:1。在Serialization and Deserialization部分還需要修改輸入的數(shù)據(jù)

//

// Transmit Data Generation

//

always @ (posedge tx_px_clk)

begin

if(tx_px_reset) begin

tx_px_data[ 5:0 ] 《= 6‘h01;

tx_px_data[11:6 ] 《= 6’h02;

tx_px_data[17:12] 《= 6‘h03;

tx_px_data[23:18] 《= 6’h04;

tx_px_data[29:24] 《= 6‘h05;

end

else begin

tx_px_data[ 5:0 ]《= tx_px_data[ 5:0 ]+1’b1;

tx_px_data[11:6 ]《= tx_px_data[11:6 ]+1‘b1;

tx_px_data[17:12]《= tx_px_data[17:12]+1’b1;

tx_px_data[23:18]《= tx_px_data[23:18]+1‘b1;

tx_px_data[29:24]《= tx_px_data[29:24]+1’b1;

end

end

// Receiver 1 - Data checking per pixelclock

//

always @(posedge rx1_px_clk or negedgerx1_px_ready)

begin

rx1_px_last 《= rx1_px_data;

if(!rx1_px_ready) begin

rx1_match 《= 1‘b0;

end

else if ((rx1_px_data[ 5:0 ]==rx1_px_last[ 5:0 ]+1’b1)&&

(rx1_px_data[11:6 ]==rx1_px_last[11:6 ]+1‘b1)&&

(rx1_px_data[17:12]==rx1_px_last[17:12]+1’b1)&&

(rx1_px_data[23:18]==rx1_px_last[23:18]+1‘b1)&&

(rx1_px_data[29:24]==rx1_px_last[29:24]+1’b1)) begin

rx1_match 《= 1‘b1;

end

else begin

rx1_match 《= 1’b0;

end

end

6、對(duì)用戶的系統(tǒng)可能需要的lane數(shù)量為8,在對(duì)應(yīng)的數(shù)據(jù)部分需要做對(duì)應(yīng)的修改

4e617050-37a6-11ec-82a8-dac502259ad0.png

Receiver使用ISERDESE3在1:8 DDR模式與8:6分布式RAM基于齒輪箱反序列化和對(duì)齊輸入數(shù)據(jù)流。這個(gè)實(shí)現(xiàn)需要三個(gè)時(shí)鐘域,1/2速率采樣時(shí)鐘(rx_clkdiv2), 1/8速率反序列化數(shù)據(jù)時(shí)鐘(rx_clkdiv8),和1/6像素時(shí)鐘(px_clk),它等于Receiversource clock。

Receiver source clock在MMCM或PLL中乘以6或12以滿足VCO頻率范圍,然后除以2生成1/2速率采樣時(shí)鐘(rx_clkdiv2),除以6生成織物像素時(shí)鐘(px_clk)。

//

// Instantiate PLL or MMCM

//

generate

if (USE_PLL == “FALSE”)begin // use an MMCM

MMCME3_BASE # (

.CLKIN1_PERIOD (CLKIN_PERIOD),

.BANDWIDTH (“OPTIMIZED”),

.CLKFBOUT_MULT_F (6*VCO_MULTIPLIER),

.CLKFBOUT_PHASE (0.0),

.CLKOUT0_DIVIDE_F (2*VCO_MULTIPLIER),

.CLKOUT0_DUTY_CYCLE (0.5),

.CLKOUT0_PHASE (0.0),

.DIVCLK_DIVIDE (1),

.REF_JITTER1 (0.100)

tx_mmcm (

.CLKFBOUT (px_pllmmcm),

.CLKFBOUTB (),

.CLKOUT0 (tx_pllmmcm_div2),

.CLKOUT0B (),

.CLKOUT1 (),

.CLKOUT1B (),

.CLKOUT2 (),

.CLKOUT2B (),

.CLKOUT3 (),

.CLKOUT3B (),

.CLKOUT4 (),

.CLKOUT5 (),

.CLKOUT6 (),

.LOCKED (cmt_locked),

.CLKFBIN (px_clk),

.CLKIN1 (clkin),

.PWRDWN (1‘b0),

.RST (reset)

);

end else begin // Use aPLL

PLLE3_BASE # (

.CLKIN_PERIOD (CLKIN_PERIOD),

.CLKFBOUT_MULT (6*VCO_MULTIPLIER),

.CLKFBOUT_PHASE (0.0),

.CLKOUT0_DIVIDE (2*VCO_MULTIPLIER),

.CLKOUT0_DUTY_CYCLE (0.5),

.REF_JITTER (0.100),

.DIVCLK_DIVIDE (1)

tx_pll (

.CLKFBOUT (px_pllmmcm),

.CLKOUT0 (tx_pllmmcm_div2),

.CLKOUT0B (),

.CLKOUT1 (),

.CLKOUT1B (),

.CLKOUTPHY (),

.LOCKED (cmt_locked),

.CLKFBIN (px_clk),

.CLKIN (clkin),

.CLKOUTPHYEN (1’b0),

.PWRDWN (1‘b0),

.RST (reset)

);

end

7、代碼中對(duì)應(yīng)的源語(yǔ)需要升級(jí)到ULTRASCALE_PLUS對(duì)應(yīng)的部分

類似的地方:localparam DELAY_VALUE = ((CLKIN_PERIOD*1000)/6 《= 1100.0) ?(CLKIN_PERIOD*1000)/6 : 1100.0;

ULTRASCALE_PLUS maximumvalue for 1100.0

IDELAYE3 SIM_DEVICE(“ULTRASCALE_PLUS”), // Set the device version for simulationfunctionality (ULTRASCALE// ULTRASCALE_PLUS,recommended to re-call IDELAYE3 in the ULTRASCALE_PLUSdirectory

8、所以以模塊修完之后通過軟件仿真驗(yàn)證修改的數(shù)據(jù)跟XAPP1315的數(shù)據(jù)對(duì)比,設(shè)計(jì)中采用parameter DATA_FORMAT = “PER_CLOCK”,數(shù)據(jù)格式會(huì)安裝PER_CLOCK方式排列LVDS Source Synchronous 6:1 Serializationand Deserialization Using Clock Multiplication。

4ecad428-37a6-11ec-82a8-dac502259ad0.png

Xapp1315 LVDS Source Synchronous 7:1Serialization and Deserialization Using Clock Multiplication仿真數(shù)據(jù):

4fe25692-37a6-11ec-82a8-dac502259ad0.png

綜上所述,通過數(shù)據(jù)比對(duì)分析數(shù)據(jù)沒有問題,從而實(shí)現(xiàn)此功能。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636417
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7335

    瀏覽量

    94786
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131158
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1971

    瀏覽量

    135011
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGA中IDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDE
    的頭像 發(fā)表于 02-26 14:41 ?3053次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個(gè)產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)需求,同時(shí)降低總功耗。不同系列的產(chǎn)
    的頭像 發(fā)表于 12-15 14:35 ?561次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個(gè)專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一
    的頭像 發(fā)表于 11-17 09:49 ?3475次閱讀
    使用<b class='flag-5'>Xilinx</b> 7<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的四位乘法器設(shè)計(jì)

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 11-14 15:02 ?2543次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請(qǐng)問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-f
    發(fā)表于 11-11 07:44

    AXI GPIO擴(kuò)展e203 IO簡(jiǎn)介

    AXI GPIO簡(jiǎn)介 AXI-GPIO是一種Xilinx公司開發(fā)的外設(shè)IP,可以連接到AXI總線上,并提供GPIO(General Purpose Input Output)功能。AXI-GPIO
    發(fā)表于 10-22 08:14

    FPGA開發(fā)板—璞致 Kintex-7 系列核心板PZ-K7325T/PZ-K7410T 使用說明 XILINX核心板簡(jiǎn)介

    PZ-K7325T/PZ-K7410T核心板采用Xilinx Kintex-7系列FPGA為主控制器,提供326080/406720個(gè)邏輯單元、2GB DDR3L內(nèi)存和32MB QSPI Flash
    的頭像 發(fā)表于 09-22 11:49 ?898次閱讀
    <b class='flag-5'>FPGA</b>開發(fā)板—璞致 Kintex-7 <b class='flag-5'>系列</b>核心板PZ-K7325T/PZ-K7410T 使用說明 <b class='flag-5'>XILINX</b>核心板<b class='flag-5'>簡(jiǎn)介</b>

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有四、五頁(yè),通過本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    【HZ-RK3568開發(fā)板免費(fèi)體驗(yàn)】基于 Select Poll的TCP發(fā)服務(wù)器

    比較復(fù)雜,本文將基于Select/Poll機(jī)制實(shí)現(xiàn)并發(fā)服務(wù)器。 1 IO模型概述 在具體講解基于Select/Poll機(jī)制實(shí)現(xiàn)并發(fā)服務(wù)器之前,我們需要了解IO的相關(guān)概念,所謂
    發(fā)表于 08-19 22:01

    一文詳解Advanced IO wizard異步模式

    7nm Versal系列相對(duì)于16nm Ultrascale plus系列IO做了升級(jí),U+系列的HPIO在Versal升級(jí)為XPIO。Versal
    的頭像 發(fā)表于 07-11 09:52 ?1571次閱讀
    一文詳解Advanced <b class='flag-5'>IO</b> wizard異步模式

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3171次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口<b class='flag-5'>簡(jiǎn)介</b>

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    Demo示例: Select的使用

    Select 提供下拉選擇菜單,可以讓用戶在多個(gè)選項(xiàng)之間選擇。 常用接口 Select(options: Array) 參數(shù): 參數(shù)名參數(shù)類型必填參數(shù)描述optionsArray&
    發(fā)表于 04-28 06:21

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個(gè)系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2624次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時(shí)鐘資源與架構(gòu)解析

    ZYNQ FPGA的PS端IIC設(shè)備接口使用

    zynq系列中的FPGA,都會(huì)自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫(kù)函數(shù),開發(fā)起來方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?2175次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS端IIC設(shè)備接口使用