Vivado提供了多種Synthesis策略和Implementation策略,用戶可以直接使用這些策略。尤其是希望通過(guò)掃描策略的方式實(shí)現(xiàn)時(shí)序收斂時(shí),直接使用這些預(yù)定義的策略會(huì)很方便快捷。本質(zhì)上,策略之間的差異是一些選項(xiàng)的不同造成的。以Implementation為例,這些選項(xiàng)包括每個(gè)子步驟的directive值。
VivadoImplementation包括7個(gè)子步驟:opt_design(設(shè)計(jì)優(yōu)化)power_opt_design(布局前功耗優(yōu)化)place_design(布局)power_opt_design(布局后功耗優(yōu)化)phys_opt_design(布局后物理優(yōu)化)route_design(布線)phys_opt_design(布線后物理優(yōu)化)每個(gè)子步驟都有一些共同的選項(xiàng):tcl.pre、tcl.post、directive和More options,有些選項(xiàng)還有is_enabled。
這些選項(xiàng)不同值的組合就構(gòu)成了Strategy之間的差異。在此基礎(chǔ)上,Vivado還提供了用戶定制策略,以滿足不同需求。那么,如何生成用戶定制的策略呢?我們以Implementation為例說(shuō)明(同樣的方法也適用于Synthesis)。
第一步:打開(kāi)Vivado工程設(shè)置選項(xiàng)Flow Navigator下 -》 Project Manager -》 Settings,會(huì)顯示如下圖所示界面。在Tool Settings下,選中Run Strategies,即圖中標(biāo)記1,同時(shí)將Flow切換為Vivado Implementation 2021,即圖中標(biāo)記2。
第二步:創(chuàng)建策略可以直接創(chuàng)建一個(gè)新策略,也可以復(fù)制一個(gè)已有的策略并重新命名,然后再修改相應(yīng)的選項(xiàng)。上圖中點(diǎn)擊紅色方框即可創(chuàng)建一個(gè)新策略,會(huì)彈出如下圖所示對(duì)話。
第三步:設(shè)置相應(yīng)選項(xiàng)在上一步的基礎(chǔ)上,Vivado會(huì)顯示如下界面,這時(shí)我們的主要工作區(qū)域就是圖中紅色方框標(biāo)記的區(qū)域??梢栽谶@里設(shè)置哪些子步驟是is_enabled,還可以設(shè)置子步驟的directive,或者在More Options里添加其他選項(xiàng)。
至此,創(chuàng)建策略的步驟就完成了。創(chuàng)建一個(gè)新的Design Run,就可以使用這個(gè)新建的Strategy,如下圖所示。很多工程師通常是將某個(gè)Implementation Run的Strategy設(shè)置為預(yù)定義策略,然后修改相應(yīng)的選項(xiàng)。可以看到策略名會(huì)被添加一個(gè)星號(hào),意味著這個(gè)策略的選項(xiàng)被改動(dòng)。這樣做并不利用對(duì)比和復(fù)用。
編輯:金巧
-
Strategy
+關(guān)注
關(guān)注
0文章
11瀏覽量
8209 -
Vivado
+關(guān)注
關(guān)注
19文章
857瀏覽量
71119
原文標(biāo)題:Vivado下如何定制Strategy?
文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
Vivado中IP核被鎖定的解決辦法
Vivado時(shí)序約束中invert參數(shù)的作用和應(yīng)用場(chǎng)景
使用Vivado 2018.2編譯E203的mcs文件,遇到的問(wèn)題求解
Hbirdv2在vivado2018.3上的仿真工作
在Windows10上運(yùn)行vivado使用tcl文件創(chuàng)建E203項(xiàng)目路徑錯(cuò)誤的問(wèn)題
在VIVADO中對(duì)NICE進(jìn)行波形仿真的小問(wèn)題的解決
vcs和vivado聯(lián)合仿真
在vivado上基于二進(jìn)制碼對(duì)指令運(yùn)行狀態(tài)進(jìn)行判斷
Nucleistudio+Vivado協(xié)同仿真教程
AMD Vivado ChipScope助力硬件調(diào)試
vivado仿真時(shí)GSR信號(hào)的影響
Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法
如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果
一文詳解Vivado時(shí)序約束
在Vivado中怎么定制Strategy
評(píng)論