91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA最熱話題:EDA+AI、云、3D IC,大咖們?cè)趺纯矗?/h1>

電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)每年ICCAD上EDA公司都會(huì)帶來最新的技術(shù)產(chǎn)品和洞察,今年也不例外。在中國集成電路設(shè)計(jì)業(yè)2021年會(huì)(ICCAD2021)上,國內(nèi)外EDA企業(yè)談?wù)撟疃嗟脑掝}莫過于EDA的智能化、EDA上云以及如何適應(yīng)芯片異構(gòu)集成、系統(tǒng)公司研發(fā)芯片等趨勢(shì)。數(shù)家EDA公司高管在接受包括電子發(fā)燒友網(wǎng)在內(nèi)的媒體采訪時(shí),就這些話題也進(jìn)行了深入的分析和觀點(diǎn)分享。

AI不是萬能的,但可以加速EDA工具的效率

AI盡管向各行各業(yè)滲透并且?guī)砹烁淖?,不過這并不意味著AI能夠代替人工,在如何推進(jìn)EDA實(shí)現(xiàn)智能化方面,受訪專家們的共識(shí)是EDA應(yīng)用AI是必然趨勢(shì),而AI起到了加速和輔助作用。

新思科技(Synopsys)幾年前推出的推出業(yè)界首個(gè)用于芯片設(shè)計(jì)的自主人工智能應(yīng)用程序DSO.ai,能夠幫助開發(fā)者在芯片設(shè)計(jì)的巨大求解空間里搜索優(yōu)化目標(biāo),該解決方案大規(guī)模擴(kuò)展了對(duì)芯片設(shè)計(jì)流程選項(xiàng)的探索,能夠自主執(zhí)行次要決策,幫助芯片設(shè)計(jì)團(tuán)隊(duì)以專家級(jí)水平進(jìn)行操作,并大幅提高整體生產(chǎn)力。中國區(qū)副總經(jīng)理許偉認(rèn)為,AI正在向EDA設(shè)計(jì)領(lǐng)域滲透,但這不意味著AI可以自主設(shè)計(jì)芯片。AI強(qiáng)大的算力和算法只能作為輔助功能,將一些瑣碎的需要手工反復(fù)操作的環(huán)節(jié)進(jìn)行轉(zhuǎn)化,但在關(guān)鍵選擇與判斷上還是需要人工進(jìn)行。AI解放人的生產(chǎn)力,但不能取代人。

Synopsys 新思科技中國區(qū)副總經(jīng)理許偉


國微思爾芯專注于數(shù)字驗(yàn)證EDA領(lǐng)域,國微思爾芯資深副總裁林鎧鵬表示近幾年AI芯片客戶多,較傳統(tǒng)芯片AI芯片的迭代更快。通過AI進(jìn)行分布式運(yùn)行、矩陣式解決方案,可更快地獲得驗(yàn)證結(jié)果,可以說AI有助于在特定領(lǐng)域快速的獲得結(jié)果,加速數(shù)字驗(yàn)證。另一方面,通過機(jī)器學(xué)習(xí)、AI算法來提升EDA工具和軟件和性能,例如數(shù)據(jù)編輯、數(shù)據(jù)分割、時(shí)序、收斂等。國微思爾芯內(nèi)部的算法專家、科學(xué)家以及在與學(xué)術(shù)界、高校的交流都在推進(jìn)AI為EDA所用。

國微思爾芯資深副總裁林鎧鵬


此外,在這兩年系統(tǒng)更復(fù)雜的大型芯片成為趨勢(shì)下,對(duì)于仿真驗(yàn)證提出更多要求。比如多個(gè)切割構(gòu)建的3D封裝系統(tǒng),多個(gè)NPU、CPU協(xié)作的系統(tǒng),驗(yàn)證的復(fù)雜性和挑戰(zhàn)性變大。就需要通過系統(tǒng)建模、分布式計(jì)算或集群的算法等方式進(jìn)行驗(yàn)證,以此提高驗(yàn)證效率。

成立于2020年初的國產(chǎn)EDA公司芯華章科技,專注前端數(shù)字驗(yàn)證,2021年發(fā)布了四款數(shù)字驗(yàn)證工具,包括前端的邏輯仿真、形式化驗(yàn)證、智能驗(yàn)證以及FPGA原型驗(yàn)證系統(tǒng)這四款產(chǎn)品,芯華章科技立足國內(nèi)市場(chǎng),面向國際,力圖在數(shù)字EDA驗(yàn)證領(lǐng)域做出更多創(chuàng)新。

芯華章產(chǎn)品和業(yè)務(wù)規(guī)劃總監(jiān)楊曄認(rèn)為,芯華章正在朝著EDA2.0階段的平臺(tái)化、智能化的目標(biāo)前進(jìn)。芯華章切入數(shù)字驗(yàn)證EDA產(chǎn)業(yè)鏈,它其實(shí)不是一個(gè)點(diǎn),而是互相之間緊密聯(lián)系的面?!拔覀兺瞥龅漠a(chǎn)品在數(shù)字驗(yàn)證上形成了一個(gè)平臺(tái),例如邏輯仿真和形式化驗(yàn)證是數(shù)字驗(yàn)證當(dāng)中的動(dòng)態(tài)仿真和靜態(tài)仿真這兩個(gè)核心功能,它們互相補(bǔ)充,互相配合。同時(shí),智能化驗(yàn)證工具從需求和架構(gòu)出發(fā),與動(dòng)態(tài)仿真、邏輯仿真工具配合。芯華章的FPGA原型驗(yàn)證系統(tǒng),也是動(dòng)態(tài)仿真和系統(tǒng)級(jí)驗(yàn)證的重要工具?!睏顣媳硎?。

芯華章產(chǎn)品和業(yè)務(wù)規(guī)劃總監(jiān)楊曄


與現(xiàn)有廠商工具不同的是,芯華章本次新發(fā)布的這四款產(chǎn)品以面向未來發(fā)展、面向數(shù)字化系統(tǒng)的智能化設(shè)計(jì)流程為目標(biāo),融合人工智能、云原生等技術(shù),對(duì)EDA軟硬件底層框架進(jìn)行自主創(chuàng)新,從用戶界面、調(diào)試功能到數(shù)據(jù)格式均具備統(tǒng)一性,其底層編譯技術(shù)和對(duì)新型ARMrm架構(gòu)服務(wù)器的支持上也全部采用統(tǒng)一框架。

EDA上云趨勢(shì)所在,需解決商業(yè)模式、信息安全等問題

在新思看來,EDA上云本質(zhì)上是云架構(gòu)與EDA流程的結(jié)合,需要打通PAAS、SAAS和IAAS等不同的架構(gòu)層,讓EDA適用于任何云服務(wù)平臺(tái),且在使用上貫通芯片設(shè)計(jì)的全流程。當(dāng)前的趨勢(shì)是,越來越多的公司從建私有云到建公有云,適應(yīng)大數(shù)據(jù)和算力的設(shè)施部署逐漸增多,新思很早就與微軟展開合作,在微軟Azure上運(yùn)行的IC Validator物理驗(yàn)證解決方案在不到9小時(shí)的時(shí)間內(nèi),完成了對(duì)AMD Radeon Pro VII GPU(包括超過130億個(gè)晶體管)的驗(yàn)證。當(dāng)前,新思也在積極準(zhǔn)備多樣化的產(chǎn)品支持EDA上云,滿足客戶的不同需求。

國微思爾芯林總認(rèn)為,EDA上云對(duì)于中小型芯片設(shè)計(jì)公司將會(huì)有很大的幫助。EDA無論是設(shè)計(jì)或是驗(yàn)證對(duì)算力的需求非常大,中小公司難以承受,通常是以時(shí)間換金錢,如果有更好的云解決方案,例如采用私有云、公有云混搭的方式來提供合理的解決方案,將讓初創(chuàng)公司、中小型芯片公司受益。

不過,信息安全、數(shù)據(jù)安全,以及合理的許可費(fèi)商業(yè)模式,比如按時(shí)間、算力云收費(fèi),是否跟原來以年為單位賣license的商業(yè)模式有沖突呢。這些問題都是EDA上云值得思考的。

楊曄則認(rèn)為,目前出于技術(shù)、工程以及客戶需求等原因,真實(shí)在云上做EDA的并不多。不過,云端對(duì)于EDA工具的彈性算力非常有幫助,因此芯華章未來推出的與上云相關(guān)的工具和服務(wù)也會(huì)幫助客戶更好地利用云端的彈性算力,同時(shí)也幫助云廠商更好地對(duì)接芯片廠商。

對(duì)于國內(nèi)EDA廠商間的協(xié)同,楊曄表示,行業(yè)還是要做得更加開放,需要能夠從數(shù)據(jù)、功能接口、標(biāo)準(zhǔn)化上提出更多自己開放的內(nèi)容與統(tǒng)一標(biāo)準(zhǔn),才能在跨度復(fù)雜的EDA工具鏈上實(shí)現(xiàn)由點(diǎn)到面發(fā)展,給用戶和下游產(chǎn)業(yè)帶來更多的價(jià)值。芯華章的產(chǎn)品正盡量做到開放,例如FPGA平臺(tái)的硬件接口是開放的,用戶可以根據(jù)開放的接口或第三方定制來拓展子卡,這樣的子卡跟芯華章的軟件搭配,可以實(shí)現(xiàn)不同行業(yè)領(lǐng)域的FPGA原型界面系統(tǒng)。軟件上也會(huì)開放更多的數(shù)據(jù)標(biāo)準(zhǔn),對(duì)接現(xiàn)有行業(yè)標(biāo)準(zhǔn)的數(shù)據(jù)格式。同時(shí),芯華章也會(huì)積極參與產(chǎn)業(yè)聯(lián)盟,共同推進(jìn)實(shí)現(xiàn)國產(chǎn)EDA開放和協(xié)同的目標(biāo)。

EDA如何助力3D IC異構(gòu)集成


西門子EDA全球副總裁兼中國區(qū)總經(jīng)理凌琳介紹說,作為全球三大EDA工具廠商之一,西門子最早在臺(tái)積電的CoWoS和InFO封裝技術(shù)中提供解決方案。當(dāng)時(shí)基于板級(jí)或硅基的2.5/3D堆疊,西門子EDA第一時(shí)間延展出相應(yīng)的工具解決新的驗(yàn)證難點(diǎn) 。其中包括Xpedition 系列的 XSI 和XPD,并基于golden signoff Calibre平臺(tái)的3DStack,其后又為3D堆疊測(cè)試推出了 Tessent 3DIC DFT解決方案。

西門子在3D-IC合作上,多次獲得臺(tái)積電Partners of the Year獎(jiǎng)項(xiàng)。今年,三星SAFE (Samsung Advanced Foundry Ecosystem) 獎(jiǎng)項(xiàng),西門子的高密度先進(jìn)封裝(High Density Advanced Packaging) 設(shè)計(jì)流程亦取下了Best Innovation Award。如今,多芯片設(shè)計(jì)越來越重要, EDA工具必須先行先試,在早期就與Foundries合作定義這樣的多芯片異構(gòu)集成EDA參照流程,這樣才能夠?yàn)檎麄€(gè)半導(dǎo)體行業(yè)做出更大的貢獻(xiàn)。

西門子EDA全球副總裁兼中國區(qū)總經(jīng)理凌琳


3D IC也是新思部署的重點(diǎn)。許偉表示,3D IC是延續(xù)摩爾定律有效的途徑之一,過去幾年只停留在戰(zhàn)略宣傳,如今需求已經(jīng)真實(shí)爆發(fā)。它有三大典型場(chǎng)景,一是高性能計(jì)算,目前大量用到高帶寬的HBM存儲(chǔ)芯片,由于它還不是獨(dú)立的芯片因此需要堆疊的替代方案。第二是針對(duì)GPU、NPU這類先進(jìn)的7nm\5nm芯片的接口,基本上在12納米會(huì)有更好的性價(jià)比,因此不同工藝節(jié)點(diǎn)的芯片需要放在一個(gè)封裝當(dāng)中。第三是網(wǎng)絡(luò)芯片規(guī)模大、對(duì)性能和功耗要求高、IP核復(fù)雜等,3D封裝能從系統(tǒng)層面讓芯片方案具備更多的靈活性。

新思從3D IC的單點(diǎn)工具出來,逐漸豐富了架構(gòu)、IP、封裝等技術(shù)工真,形成了統(tǒng)一的計(jì)算平臺(tái)3D IC Compiler,3DIC Compiler基于新思科技的Fusion Design Platform、世界級(jí)引擎和數(shù)據(jù)模型,在單一用戶環(huán)境下提供一個(gè)綜合性的端到端解決方案,具有針對(duì)先進(jìn)多裸晶芯片系統(tǒng)設(shè)計(jì)的全套功能,令芯片設(shè)計(jì)開發(fā)在統(tǒng)一環(huán)境下通過可視化功能展現(xiàn)的2.5D/3D封裝直觀環(huán)境,邊分析邊設(shè)計(jì),以此提高生產(chǎn)力。

在中國市場(chǎng),新思科技與國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè)芯和半導(dǎo)體推出3DIC先進(jìn)封裝設(shè)計(jì)分析全流程”EDA平臺(tái),通過集成新思科技3DIC Compiler與芯和Metis減少3DIC的設(shè)計(jì)迭代并加快收斂速度,幫助封裝設(shè)計(jì)和異構(gòu)集成架構(gòu)設(shè)計(jì)方面不斷實(shí)現(xiàn)創(chuàng)新。

系統(tǒng)級(jí)平臺(tái)是EDA未來方向


我們看到,無論是近幾年西門子EDA不斷的收購,還是新思、Cadence等EDA巨頭對(duì)平臺(tái)資源的整合,他們無一不是進(jìn)行著平臺(tái)化的動(dòng)作,這也預(yù)示著EDA未來的發(fā)展方向。

許偉表示,EDA設(shè)計(jì)的復(fù)雜度體現(xiàn)在從過去的單點(diǎn)物理性能指標(biāo)的優(yōu)化,轉(zhuǎn)移到以系統(tǒng)和應(yīng)用角度出發(fā),對(duì)整個(gè)系統(tǒng)架構(gòu)、軟件、設(shè)計(jì)到設(shè)施甚至生命周期管理的整合,這一設(shè)計(jì)趨勢(shì)讓芯片產(chǎn)業(yè)成為未來數(shù)字產(chǎn)業(yè)的核心技術(shù)。因此,新思在過去幾年對(duì)軟件語言例如像C、C++、Python、Java等都進(jìn)行了投資,如今許多系統(tǒng)級(jí)公司不僅使用新思的EDA、IP,也使用軟件安全和硬件系統(tǒng),也就是通過系統(tǒng)合力來解決應(yīng)用問題。

數(shù)據(jù)顯示,F(xiàn)oundries客戶群體中系統(tǒng)公司每年的年復(fù)合增長率為70%,未來重大的芯片客戶可能不再是傳統(tǒng)的Fabless,而可能是系統(tǒng)公司。凌琳表示,芯片SoC只是系統(tǒng)當(dāng)中的子系統(tǒng)、超級(jí)系統(tǒng)的一部分,因此就需要EDA公司提供更加豐富的平臺(tái)化產(chǎn)品作為支撐。西門子數(shù)字化工業(yè)軟件不僅有EDA,還有生命周期管理工具、流程管理、機(jī)械仿真、熱分析,以及線束線纜等。當(dāng)Fabless客戶需要提供的數(shù)據(jù)算力越來越高,當(dāng)系統(tǒng)公司需要提供的解決方案是SystemofSystems時(shí),軟件工具需要持續(xù)創(chuàng)新以支撐做更復(fù)雜的更多樣化的設(shè)計(jì),這也是西門子一直努力的方向之一。

西門子EDA同時(shí)高度重視高抽象層次的設(shè)計(jì)和驗(yàn)證。凌琳認(rèn)為,傳統(tǒng)上用RTL寫代碼,將來用RTL的佔(zhàn)比會(huì)越來越少,我們盡可能用C、C++、System C這種更高階的語言,更多的RTL工作交給工具和IP供應(yīng)商去完成,通過引入高階綜合方法來做AI算法,它比編碼工程師寫RTL代碼更快。西門子數(shù)字化工業(yè)軟件將會(huì)創(chuàng)新一個(gè)抽象層次更高、更貼近于系統(tǒng)級(jí)高階綜合的平臺(tái)解決方案,以更智能的方法更高效率地為芯片設(shè)計(jì)公司服務(wù)。

在這方面,國內(nèi)EDA公司也有自己的探索。楊曄表示,2021年芯華章打造出具備平臺(tái)化、智能化、云化底層構(gòu)架的解決方案,正式發(fā)布智V驗(yàn)證平臺(tái) (FusionVerify Platform),擁有“協(xié)同、易用、高效”三大優(yōu)勢(shì),能讓工具帶來1+1>2的驗(yàn)證效益,有效地解決產(chǎn)業(yè)正面臨的兼容性挑戰(zhàn),以及數(shù)據(jù)碎片化導(dǎo)致的驗(yàn)證效率挑戰(zhàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 西門子
    +關(guān)注

    關(guān)注

    98

    文章

    3312

    瀏覽量

    120385
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182926
  • 新思
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    30102
  • 芯華章
    +關(guān)注

    關(guān)注

    0

    文章

    195

    瀏覽量

    11982
  • 國微思爾芯
    +關(guān)注

    關(guān)注

    1

    文章

    20

    瀏覽量

    5615
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看EDA的奧秘和EDA發(fā)展

    的籌碼等,波詭云譎的發(fā)展經(jīng)歷。 所以也按照上述劃分,分兩部分結(jié)合自己的一些思考來分享本書的內(nèi)容。 第一部分,主要在第1,2,7章節(jié)介紹,可以先對(duì)比著全球EDA發(fā)展和國內(nèi)EDA發(fā)展的歷程來對(duì)比。 其中
    發(fā)表于 01-21 22:26

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 芯片“卡脖子”引發(fā)對(duì)EDA的重視

    本次來閱讀一下《芯片設(shè)計(jì)基石:EDA產(chǎn)業(yè)全景與未來展望》第1章 芯片之鑰:解鎖EDA的奧秘中1.1 芯片“卡脖子”引發(fā)對(duì)EDA的重視。本節(jié)共3個(gè)小節(jié),主要以國際事件為引,介紹
    發(fā)表于 01-20 20:09

    一文掌握3D IC設(shè)計(jì)中的多物理場(chǎng)效應(yīng)

    EDA半導(dǎo)體行業(yè)正處在一個(gè)關(guān)鍵轉(zhuǎn)折點(diǎn),摩爾定律的極限推動(dòng)著向三維集成電路(3D IC)技術(shù)的轉(zhuǎn)型。通過垂直集成多個(gè)芯粒,3D IC 在性能、
    的頭像 發(fā)表于 12-19 09:12 ?563次閱讀
    一文掌握<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>設(shè)計(jì)中的多物理場(chǎng)效應(yīng)

    華大九天:AI、并購、反內(nèi)卷,國內(nèi)EDA工具全流程更進(jìn)一步

    計(jì)算、AI、企業(yè)并購與產(chǎn)業(yè)協(xié)同等話題。他表示,AI 技術(shù)既可實(shí)現(xiàn)工具間的串聯(lián)協(xié)同,又能加速單個(gè)工具的優(yōu)化迭代,推動(dòng)整個(gè) EDA 產(chǎn)業(yè)效率提升。 ? 圖:華大九天副總經(jīng)理郭繼旺 ? ?
    的頭像 發(fā)表于 12-02 16:16 ?5232次閱讀
    華大九天:<b class='flag-5'>AI</b>、并購、反內(nèi)卷,國內(nèi)<b class='flag-5'>EDA</b>工具全流程更進(jìn)一步

    AI重塑EDA3D-IC成關(guān)鍵戰(zhàn)場(chǎng):Cadence的洞察與應(yīng)變

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)摩爾定律逼近物理極限,3D-IC成為延續(xù)算力指數(shù)級(jí)增長的新選擇;當(dāng)大模型發(fā)展一日千里,AI開始反向定義芯片設(shè)計(jì)與需求。兩條技術(shù)曲線在同一時(shí)空交匯,EDA工具鏈的智能化
    的頭像 發(fā)表于 11-27 08:51 ?7461次閱讀

    伴芯科技重磅亮相!AI智能體重構(gòu)EDA,邁向芯片自主設(shè)計(jì)閉環(huán)

    (以下簡(jiǎn)稱“伴芯科技”或“IC Bench”)正式宣布其使命:通過AI智能體(AI Agent)重構(gòu)電子設(shè)計(jì)自動(dòng)化(EDA)。同期發(fā)布兩款全新產(chǎn)品,旨在打破
    的頭像 發(fā)表于 11-20 09:06 ?1789次閱讀

    硅芯科技:AI算力突破,新型堆疊EDA工具持續(xù)進(jìn)化

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)先進(jìn)封裝是突破算力危機(jī)的核心路徑。2.5D/3D Chiplet異構(gòu)集成可破解內(nèi)存墻、功耗墻與面積墻,但面臨多物理場(chǎng)分析、測(cè)試容錯(cuò)等EDA設(shè)計(jì)挑戰(zhàn)?,F(xiàn)有EDA
    的頭像 發(fā)表于 10-31 09:16 ?1.3w次閱讀
    硅芯科技:<b class='flag-5'>AI</b>算力突破,新型堆疊<b class='flag-5'>EDA</b>工具持續(xù)進(jìn)化

    西門子EDA重塑3D IC設(shè)計(jì):突破高效協(xié)同、可靠驗(yàn)證、散熱及應(yīng)力管理多重門

    隨著摩爾定律逐漸接近物理極限,傳統(tǒng)的二維集成電路技術(shù)在性能提升和芯片密度方面遇到了瓶頸。為了滿足日益增長的高性能計(jì)算、人工智能等應(yīng)用需求,3D IC技術(shù)應(yīng)運(yùn)而生,通過將多個(gè)芯片和器件在垂直方向
    的頭像 發(fā)表于 10-23 14:32 ?6057次閱讀
    西門子<b class='flag-5'>EDA</b>重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>設(shè)計(jì):突破高效協(xié)同、可靠驗(yàn)證、散熱及應(yīng)力管理多重門

    國產(chǎn)EDA又火了,那EDA+AI呢?國產(chǎn)EDAAI融合發(fā)展現(xiàn)狀探析

    關(guān)鍵,AI 數(shù)據(jù)中心設(shè)計(jì)為復(fù)雜系統(tǒng)級(jí)工程,EDA 工具需從單芯片設(shè)計(jì)轉(zhuǎn)向封裝級(jí)、系統(tǒng)級(jí)協(xié)同優(yōu)化,推動(dòng)設(shè)計(jì)范式從 DTCO 升級(jí)至 STCO。 國際?EDA 三大家通過收購布局系統(tǒng)分析 EDA
    的頭像 發(fā)表于 10-16 16:03 ?2890次閱讀
    國產(chǎn)<b class='flag-5'>EDA</b>又火了,那<b class='flag-5'>EDA+AI</b>呢?國產(chǎn)<b class='flag-5'>EDA</b>與<b class='flag-5'>AI</b>融合發(fā)展現(xiàn)狀探析

    EDA+AI For AI,芯和半導(dǎo)體邀請(qǐng)您參加2025用戶大會(huì)

    2025 芯和半導(dǎo)體用戶大會(huì)將以“智驅(qū)設(shè)計(jì),芯構(gòu)智能(AI+EDA FOR AI)”為主題,聚焦 Al 大模型與 EDA深度融合,賦能人工智能時(shí)代“從芯片到系統(tǒng)”的STCO 設(shè)計(jì)創(chuàng)新與生態(tài)共建。大會(huì)
    的頭像 發(fā)表于 10-14 16:32 ?512次閱讀
    <b class='flag-5'>EDA+AI</b> For <b class='flag-5'>AI</b>,芯和半導(dǎo)體邀請(qǐng)您參加2025用戶大會(huì)

    西門子EDA產(chǎn)品組合新增兩大解決方案

    西門子數(shù)字化工業(yè)軟件日前宣布為其電子設(shè)計(jì)自動(dòng)化 (EDA) 產(chǎn)品組合新增兩大解決方案,助力半導(dǎo)體設(shè)計(jì)團(tuán)隊(duì)攻克 2.5D/3D 集成電路 (IC) 設(shè)計(jì)與制造的復(fù)雜挑戰(zhàn)。
    的頭像 發(fā)表于 07-14 16:43 ?3259次閱讀

    EDA是什么,有哪些方面

    規(guī)模擴(kuò)大,EDA工具對(duì)算力和存儲(chǔ)需求極高。 技術(shù)更新快:需緊跟半導(dǎo)體工藝進(jìn)步(如深亞微米設(shè)計(jì))和新興需求(如AI芯片設(shè)計(jì))。 趨勢(shì): AI賦能:AI算法用于自動(dòng)優(yōu)化設(shè)計(jì)參數(shù)和加速驗(yàn)
    發(fā)表于 06-23 07:59

    芯華章以AI+EDA重塑芯片驗(yàn)證效率

    近日,作為國內(nèi)領(lǐng)先的系統(tǒng)級(jí)驗(yàn)證EDA解決方案提供商,芯華章分別攜手飛騰信息技術(shù)、中興微電子在IC設(shè)計(jì)驗(yàn)證領(lǐng)域最具影響力的會(huì)議DVCon China進(jìn)行聯(lián)合演講,針對(duì)各個(gè)場(chǎng)景下驗(yàn)證中的“硬骨頭
    的頭像 發(fā)表于 04-18 14:07 ?1743次閱讀
    芯華章以<b class='flag-5'>AI+EDA</b>重塑芯片驗(yàn)證效率

    西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門子EDA工具以其先進(jìn)的技術(shù)和解決方案,在全球半導(dǎo)體設(shè)計(jì)領(lǐng)域扮演著舉足輕重的角色。本文將從汽車IC、3D ICEDA
    的頭像 發(fā)表于 03-20 11:36 ?2333次閱讀

    IC驗(yàn)證平臺(tái)優(yōu)勢(shì)明顯,這家本土EDA公司如何御風(fēng)先行?

    ? 電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)近年來,EDA發(fā)展迅猛,在技術(shù)、成本、協(xié)作等方面呈現(xiàn)出顯著趨勢(shì)。技術(shù)融合方面,AIEDA 在云端深度結(jié)合,有力推動(dòng)芯片設(shè)計(jì)創(chuàng)新;成本控
    的頭像 發(fā)表于 03-10 08:44 ?2846次閱讀
    <b class='flag-5'>IC</b>驗(yàn)證<b class='flag-5'>云</b>平臺(tái)優(yōu)勢(shì)明顯,這家本土<b class='flag-5'>EDA</b>公司如何御風(fēng)先行?