91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-19 18:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

為什么每次都將時鐘和復(fù)位單獨拿出來講?

對于我們使用Xilinx或其他的成熟IP而言,IP相當(dāng)于一個黑匣子,內(nèi)部實現(xiàn)的邏輯功能我們知道,但是控制不了,只能默認OK;一般而言,成熟IP都是經(jīng)過反復(fù)驗證和使用,確實沒有什么問題。所以,IP能不能用,首先要做的就是確保時鐘和復(fù)位。

如果初始化不成功,我們也只能從這兩個方面入手檢查。

一、Aurora核的時鐘

打開Aurora配置界面,我們可以看到有三個時鐘:

參考時鐘、init clock、DRP CLOCK,如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

對應(yīng)到代碼:

input INIT_CLK_P;

input INIT_CLK_N;

input DRP_CLK_IN;

input GTXQ0_P;

input GTXQ0_N;

1. GT Refclk : 上一篇我們介紹過,Aurora其實是基于GT作為物理層實現(xiàn)的,這個參考時鐘就是GT的參考時鐘,可以翻筆者之前介紹GTX時鐘博文詳細了解。由外部一對差分輸入時鐘而來,具體根據(jù)硬件而定。默認值:125Mhz。

2. INIT CLK :初始化時鐘,之所以要INIT CLK,是因為在GT復(fù)位時,user_clk是停止工作的;Xilinx推薦的配置是INIT CLK時鐘頻率要低于GT參考時鐘。另外,筆者在查看example design的時候,發(fā)現(xiàn)GT復(fù)位是工作在INIT CLK。默認值:50Mhz。

3. DRP CLK : DRP時鐘,動態(tài)重配置,感覺沒怎么用到,默認值:50Mhz。對于UltraScale器件而言,DRP CLK與INIT CLK相連接。

我們再打開example design,看看這幾個時鐘跟Aurora核是怎么連接的:

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

注意到?jīng)],差分時鐘轉(zhuǎn)為單端時鐘,這里用了兩個原語:IBUFDS_GTE2是GT專用;IBUFDS則是一般情況使用。

那么,用戶邏輯時鐘又是多少呢?繼續(xù)上圖:

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

user_clk, 即是用戶邏輯時鐘,我們設(shè)計的用戶接口信號(AXI4-S接口)就是工作在該時鐘域。

而tx_out_clk,其實就是GTX里所講的gt_txoutclk。

這里一頓分析,只為了我們更好的了解Aurora核。如果只是使用,我們只需要按照IP配置界面選定的時鐘頻率給過去就好。

需要注意的是,參考時鐘必須由專用GT差分輸入時鐘得到,而INIT_CLK和DRP_CLK可以由PLL輸出。

二、復(fù)位設(shè)計

先來看下《PG046》文檔對復(fù)位的描述:

復(fù)位信號是用來將 Aurora 8B/10B core置為一個已知的開始狀態(tài)。在復(fù)位時,核停止當(dāng)前所有操作然后重新初始化一個新的channel。

channel:兩個Aurora所建立的鏈路,可以有多條lane,每條lane對應(yīng)一個高速收發(fā)器GT,統(tǒng)稱為channel。

在全雙工模式下,復(fù)位信號對channel的TX和RX都進行復(fù)位。

在單工模式下,tx_system_reset復(fù)位TX鏈路,rx_system_reset復(fù)位RX鏈路。

而gt_reset則是復(fù)位高速收發(fā)器GT,最終也會復(fù)位Aurora核。(這說明GT復(fù)位更加底層,只要GT復(fù)位,就會對核進行復(fù)位,后面代碼也會證實這一點)

再來看兩個case:

CASE 1:全雙工配置下的系統(tǒng)復(fù)位

在全雙工配置模式下,復(fù)位信號應(yīng)至少保持6個時鐘周期(user_clk)。channel_up在3個時鐘周期(user_clk)后拉低,如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

CASE2:全雙工配置下的GT復(fù)位

在全雙工配置模式下,GT復(fù)位信號應(yīng)至少保持6個時鐘周期(init_clk)。復(fù)位的結(jié)果user_clk會在幾個時鐘周期后停止,因為沒有了來自GT的txoutclk。隨后,channel_up也會跟著拉低。跟前文講述一致。如下圖所示:

Xilinx平臺Aurora IP介紹(二)時鐘與復(fù)位

其他的就不再展開了,感興趣的可以詳細查閱《PG046》。

我們再從代碼的角度來看看復(fù)位:

Aurora復(fù)位信號有兩個,一個是系統(tǒng)復(fù)位RESET,一個是GT復(fù)位GT_RESET;復(fù)位邏輯就如同前文描述,具體到代碼,感興趣的可以查閱示例工程的reset_logic.v;這里直接給出結(jié)論:

1. GT復(fù)位更加底層,優(yōu)先級要高于系統(tǒng)復(fù)位RESET;也就是說,若GT復(fù)位,那么系統(tǒng)復(fù)位也拉高;《PG046》對復(fù)位的描述也是如此。

2. 當(dāng)GT復(fù)位沒有拉高時,根據(jù)輸入的系統(tǒng)復(fù)位RESET,使用移位寄存器對其打拍,輸出復(fù)位。

3. GT復(fù)位同步于INIT_CLK,所以先將其同步到user_clk時鐘域,再對Aurora進行復(fù)位。

最后,Xilinx大佬操作來了!

①channel_up : 只要channel_up信號為高,那么說明核初始化完成,且建立了channel,在channel_up拉高之前,lane_up會拉高。我們邏輯設(shè)計可以直接使用該信號,在初始化完成之后,再進行邏輯操作。

②debug流程:具體查看P.105

后記

現(xiàn)在FPGA都集成了高速收發(fā)器硬核,各種協(xié)議的高速接口都是基于GT物理層來實現(xiàn)的。所以,在學(xué)習(xí)這些高速接口IP之前,最好先熟悉GT。后面就會發(fā)現(xiàn)很多東西都是通的。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131151
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1971

    瀏覽量

    135004
  • 復(fù)位
    +關(guān)注

    關(guān)注

    0

    文章

    179

    瀏覽量

    25050
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?2965次閱讀

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、
    的頭像 發(fā)表于 01-13 14:04 ?3426次閱讀
    使用<b class='flag-5'>Aurora</b> 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2542次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議<b class='flag-5'>介紹</b>

    鐵路時鐘系統(tǒng)介紹、時鐘系統(tǒng)、授時服務(wù)器

    時鐘系統(tǒng)
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月12日 17:39:23

    E203移植genesys2(差分時鐘板)生成比特流文件全過程

    (e203_hbirdv2_masterfpgaddr200tsrcsystem.v),并設(shè)置為頂層文件。 3.添加IP核,e203需要兩個平臺相關(guān)的IP核,用于時鐘控制核
    發(fā)表于 10-27 07:16

    用FPGA實現(xiàn)DDR控制模塊介紹

    Xilinx公司MIG(Memory Interface Generators)IP核的基礎(chǔ)上設(shè)計得到的。IG IP核是Xilinx公司針對DDR存儲器開發(fā)的
    發(fā)表于 10-21 08:43

    思嵐科技推出新一代全集成AI空間感知系統(tǒng)Aurora S

    我們非常榮幸地通知大家:思嵐新一代全集成AI空間感知系統(tǒng)——Aurora S正式發(fā)布!
    的頭像 發(fā)表于 10-14 15:39 ?1002次閱讀

    Aurora接口的核心特點和應(yīng)用場景

    AuroraXilinx(賽靈思)推出的一種高速串行接口協(xié)議,主要用于 FPGA 之間或 FPGA 與其他高速設(shè)備(如處理器、ADC/DAC、光模塊等)的高帶寬、低延遲數(shù)據(jù)傳輸。它
    的頭像 發(fā)表于 08-30 14:14 ?3237次閱讀

    GraniStudio零代碼平臺復(fù)位算子支持多少個軸同時復(fù)位,有哪些回零模式?

    GraniStudio平臺在軸復(fù)位的功能上未對同時復(fù)位的軸數(shù)進行硬性限制,理論上支持任意數(shù)量軸同步復(fù)位,需要考慮的是在做多軸同步復(fù)位時要評估
    的頭像 發(fā)表于 07-07 18:02 ?671次閱讀
    GraniStudio零代碼<b class='flag-5'>平臺</b>軸<b class='flag-5'>復(fù)位</b>算子支持多少個軸同時<b class='flag-5'>復(fù)位</b>,有哪些回零模式?

    光庭信息SOME/IP平臺融合解決方案介紹

    隨著汽車EE架構(gòu)向 "中央計算 + 區(qū)域控制 + 以太網(wǎng)" 演進,面向服務(wù)架構(gòu)(SOA)成為主流。作為車載服務(wù)化通信核心組件,SOME/IP 協(xié)議棧的跨平臺兼容性與系統(tǒng)解耦能力,正成為車企應(yīng)對車型快速迭代的關(guān)鍵技術(shù)支點。
    的頭像 發(fā)表于 06-11 15:00 ?1589次閱讀
    光庭信息SOME/<b class='flag-5'>IP</b><b class='flag-5'>平臺</b>融合解決方案<b class='flag-5'>介紹</b>

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?908次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC<b class='flag-5'>平臺</b>的高速AD/DA案例分享

    AS32X601驅(qū)動系列教程 SMU_系統(tǒng)時鐘詳解

    在現(xiàn)代嵌入式系統(tǒng)中,時鐘復(fù)位管理是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵。我們的SMU(系統(tǒng)管理單元)模塊專注于此核心任務(wù),通過精準的時鐘配置和復(fù)位控制,為整個系統(tǒng)提供可靠的時序保障。 SMU模塊的
    的頭像 發(fā)表于 05-23 16:01 ?759次閱讀
    AS32X601驅(qū)動系列教程 SMU_系統(tǒng)<b class='flag-5'>時鐘</b>詳解

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位寄存器(Shift Register)。該
    的頭像 發(fā)表于 05-14 09:36 ?1079次閱讀

    智多晶FIFO_Generator IP介紹

    FIFO_Generator是智多晶設(shè)計的一款通用型FIFO IP。當(dāng)前發(fā)布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比輸入輸出數(shù)據(jù)位寬支持和異步FIFO跨時鐘級數(shù)配置功能。
    的頭像 發(fā)表于 04-25 17:24 ?1820次閱讀
    智多晶FIFO_Generator <b class='flag-5'>IP</b><b class='flag-5'>介紹</b>

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實現(xiàn)構(gòu)建MAC和IP層,這種方式難度會比較大,底層需要完成PHY層的設(shè)計,最終我想通過這種方式實現(xiàn)萬兆以太網(wǎng)的搭建。
    的頭像 發(fā)表于 04-18 15:16 ?1989次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>