91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

半導(dǎo)體行業(yè)如何實(shí)現(xiàn)3D架構(gòu)過程

科技綠洲 ? 來源:泛林集團(tuán) ? 作者:泛林集團(tuán) ? 2022-05-05 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

每隔幾個(gè)月就會有更新?lián)Q代的電子產(chǎn)品問世。它們通常更小、更智能,不僅擁有更快的運(yùn)行速度與更多帶寬,還更加節(jié)能,這一切都要?dú)w功于新一代先進(jìn)的芯片和處理器。

跨入數(shù)字化時(shí)代,我們?nèi)缤嘈盘柮魈煲欢〞鹉菢?,確信新設(shè)備會不斷地推陳出新。而在幕后,則是工程師們積極研究半導(dǎo)體技術(shù)路線圖,以確保新設(shè)備所需的下一代芯片能夠就緒。

很長一段時(shí)間以來,芯片的進(jìn)步都是通過縮小晶體管的尺寸來實(shí)現(xiàn)的,這樣就可以在一片晶圓上制造更多晶體管,從而使晶體管的數(shù)量在每12-24個(gè)月翻一番——這就是眾所周知的“摩爾定律”。多年來,為了跟上時(shí)代的步伐,整個(gè)行業(yè)進(jìn)行了諸多重大的創(chuàng)新,包括銅/低k互連、新型晶體管材料、多重圖形化方案和三維(3D)架構(gòu)。

開發(fā)3D結(jié)構(gòu)的轉(zhuǎn)變帶來了新的挑戰(zhàn),隨著深寬比的增加,挑戰(zhàn)也在加劇。你可能已經(jīng)想到,3D架構(gòu)需要從器件設(shè)計(jì)上做根本性改變,需要新的材料、新的沉積和刻蝕方法來實(shí)現(xiàn)。在本文中,我們將帶大家一起回顧半導(dǎo)體行業(yè)在實(shí)現(xiàn)3D架構(gòu)過程中的重要里程碑。

準(zhǔn)備階段:平面工藝

創(chuàng)建集成電路最初是一個(gè)二維的問題:取一塊平坦的硅片,在表面放置各種結(jié)構(gòu),用導(dǎo)線將它們連接起來。這是通過沉積一層層的材料,利用光刻技術(shù)對其進(jìn)行圖形化處理,并在暴露的區(qū)域刻蝕出必要的特征來完成的。這曾是電子工業(yè)的一個(gè)巨大突破。

隨著技術(shù)需求的不斷發(fā)展,需要在更緊湊的空間中構(gòu)建更多的電路,以支持更小的結(jié)構(gòu)。過去相對直接的過程變得越來越復(fù)雜。

隨著創(chuàng)建2D結(jié)構(gòu)的成本不斷增加,以及在二維平面上進(jìn)行微縮的可行方法逐漸枯竭,3D結(jié)構(gòu)變得越來越有吸引力。半導(dǎo)體行業(yè)早在十多年前就開始開發(fā)早期的選擇性刻蝕應(yīng)用以支持3D技術(shù),并不斷擴(kuò)展,從封裝到非易失性存儲器甚至晶體管本身。

晶體管走向3D

許多電子系統(tǒng)的主力都是晶體管。在過去,晶體管一直是扁平結(jié)構(gòu),其特性由晶體管通道的寬度和長度決定。晶體管性能由放置在通道上的柵極控制,不過這只能提供有限的控制,因?yàn)橥ǖ赖牧硪贿吅偷撞坎皇芸刂啤?/p>

從平面轉(zhuǎn)向3D的第一步是為通道設(shè)計(jì)一個(gè)鰭,它可以由三面的柵極控制。不過,為了實(shí)現(xiàn)最優(yōu)控制,需要接觸到晶體管的所有四面,因而推動了全包圍柵極(GAA)晶體管的發(fā)展。在GAA結(jié)構(gòu)中,多根導(dǎo)線或多個(gè)薄片相互堆棧在一起,柵極材料完全包圍著通道。

閃存提升

向3D的轉(zhuǎn)變早在10年前就被應(yīng)用于NAND閃存,當(dāng)時(shí)內(nèi)存位的水平字符串是向上堆棧的。

垂直結(jié)構(gòu)由交替的薄層材料和盡可能多的工藝層堆棧而成。在構(gòu)建這樣的結(jié)構(gòu)時(shí),至少在兩方面需要特別小心:第一,每一層都必須厚度均勻,并且非常平整,使每層中的位都與其他位具有相同的尺寸;第二,各層必須相互連接——這需要先建構(gòu)一層堆棧并通過刻蝕在堆棧中進(jìn)行鉆孔,然后用適當(dāng)?shù)倪B接材料來填充這些孔,從而完成這樣的結(jié)構(gòu)。這其中,無論是刻蝕還是沉積工藝都極具挑戰(zhàn)性,需要精確的執(zhí)行。

這些挑戰(zhàn)限制了堆棧的層數(shù),因此需要采用新的方法來增加層數(shù)。

展望未來:3D DRAM

動態(tài)隨機(jī)存取存儲器(DRAM) 的物理機(jī)制與3D NAND完全不同,所用的方法也做了徹底的改變。

DRAM需要高容量的電容器,這對于在2D陣列中進(jìn)行精確構(gòu)建是一個(gè)挑戰(zhàn)。垂直堆棧的難度更大,還需要更多研發(fā)以找到經(jīng)濟(jì)的方法來將電介質(zhì)和活性硅堆棧在一起。光刻可能需要同時(shí)影響多層——目前還沒有可量產(chǎn)的工藝。

3D封裝越來越受歡迎

芯片經(jīng)過封裝后被放置在印制電路板(PCB)上。在過去,封裝只是為了保護(hù)脆弱的硅芯片,并將其連接到電路板上。如今,封裝通常包含多個(gè)芯片,隨著縮小芯片占用空間的需求提升,封裝也開始轉(zhuǎn)向3D。

3D封裝要求芯片被堆棧起來,這涉及到芯片之間的密集連接——這種連接可以提高信號速度,因?yàn)樗鼈兌痰枚啵挚梢酝瑫r(shí)傳輸更多信號。然而,在兩個(gè)以上芯片的堆棧中,其中一些信號還需要通過傳導(dǎo)通道連接到堆棧更高的芯片,這些通道被稱為“硅通孔”(TSVs)。

3D芯片堆棧重要的終端市場應(yīng)用一直在內(nèi)存領(lǐng)域——高帶寬內(nèi)存 (HBM) 是最為常見的。內(nèi)存芯片還可以被堆棧到CPU或其他邏輯芯片上,以加快從內(nèi)存中獲取數(shù)據(jù)的速度。

如今,3D是微縮的必要條件

在解決半導(dǎo)體制造中的所有微縮限制時(shí),考慮3D已成為標(biāo)準(zhǔn)做法。雖然3D可能不是解決所有問題的選擇,但它在上述應(yīng)用中特別有用。

每一個(gè)新的應(yīng)用都伴隨著如何構(gòu)建的難題,這需要?jiǎng)?chuàng)新的思維和硅工藝領(lǐng)域的持續(xù)發(fā)展,半導(dǎo)體制造設(shè)備就是芯片行業(yè)不斷實(shí)現(xiàn)3D結(jié)構(gòu)的主要推動者。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 3D
    3D
    +關(guān)注

    關(guān)注

    9

    文章

    3014

    瀏覽量

    115220
  • 帶寬
    +關(guān)注

    關(guān)注

    3

    文章

    1042

    瀏覽量

    43443
  • 半導(dǎo)體行業(yè)

    關(guān)注

    10

    文章

    404

    瀏覽量

    41941
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    3D IC設(shè)計(jì)中的信號完整性與電源完整性分析

    對更高性能和更強(qiáng)功能的不懈追求,推動半導(dǎo)體行業(yè)經(jīng)歷了多個(gè)變革時(shí)代。最新的轉(zhuǎn)變是從傳統(tǒng)的單片SoC轉(zhuǎn)向異構(gòu)集成先進(jìn)封裝IC,包括3D IC。這項(xiàng)新興技術(shù)有望助力半導(dǎo)體公司延續(xù)摩爾定律。
    的頭像 發(fā)表于 02-03 08:13 ?1.3w次閱讀
    <b class='flag-5'>3D</b> IC設(shè)計(jì)中的信號完整性與電源完整性分析

    3D雷達(dá)料位計(jì)應(yīng)用行業(yè)有哪些

    銳達(dá)3D雷達(dá)料位計(jì)憑借其抗干擾能力強(qiáng)、測量精度高、適應(yīng)惡劣工況的核心優(yōu)勢,搭配三維成像與智能數(shù)據(jù)管理功能,已廣泛應(yīng)用于各類需要對固體物料(或部分特殊液體)料位、體積進(jìn)行精準(zhǔn)監(jiān)測的行業(yè)。其應(yīng)用場景覆蓋
    的頭像 發(fā)表于 12-29 16:37 ?327次閱讀

    簡單認(rèn)識3D SOI集成電路技術(shù)

    半導(dǎo)體技術(shù)邁向“后摩爾時(shí)代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?665次閱讀
    簡單認(rèn)識<b class='flag-5'>3D</b> SOI集成電路技術(shù)

    華大九天Argus 3D重塑3D IC全鏈路PV驗(yàn)證新格局

    隨著摩爾定律逐步逼近物理極限,半導(dǎo)體行業(yè)正轉(zhuǎn)向三維垂直拓展的技術(shù)路徑,以延續(xù)迭代節(jié)奏、實(shí)現(xiàn)“超越摩爾”目標(biāo)。Chiplet為核心的先進(jìn)封裝技術(shù),通過將不同工藝、功能的裸片(Die)異構(gòu)集成,大幅提升
    的頭像 發(fā)表于 12-24 17:05 ?3107次閱讀
    華大九天Argus <b class='flag-5'>3D</b>重塑<b class='flag-5'>3D</b> IC全鏈路PV驗(yàn)證新格局

    一文掌握3D IC設(shè)計(jì)中的多物理場效應(yīng)

    EDA半導(dǎo)體行業(yè)正處在一個(gè)關(guān)鍵轉(zhuǎn)折點(diǎn),摩爾定律的極限推動著向三維集成電路(3D IC)技術(shù)的轉(zhuǎn)型。通過垂直集成多個(gè)芯粒,3D IC 在性能、功能性和能效方面
    的頭像 發(fā)表于 12-19 09:12 ?589次閱讀
    一文掌握<b class='flag-5'>3D</b> IC設(shè)計(jì)中的多物理場效應(yīng)

    大疆,帶給3D打印行業(yè)一場“成人禮”

    大疆布局3D打印是行業(yè)周期的回應(yīng),巨頭未入局凸顯行業(yè)需成熟,消費(fèi)級市場快速增長。
    的頭像 發(fā)表于 11-21 10:11 ?1685次閱讀

    半導(dǎo)體“HBM和3D Stacked Memory”技術(shù)的詳解

    3D Stacked Memory是“技術(shù)方法”,而HBM是“用這種方法解決特定問題的產(chǎn)品”。
    的頭像 發(fā)表于 11-07 19:39 ?6233次閱讀
    <b class='flag-5'>半導(dǎo)體</b>“HBM和<b class='flag-5'>3D</b> Stacked Memory”技術(shù)的詳解

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片對芯片集成、封裝對封裝集成和異構(gòu)集成三大類,分別采用TSV、TCB和混合鍵合等先進(jìn)工藝實(shí)現(xiàn)高密度互連。
    的頭像 發(fā)表于 10-16 16:23 ?1953次閱讀
    <b class='flag-5'>3D</b>封裝<b class='flag-5'>架構(gòu)</b>的分類和定義

    【海翔科技】玻璃晶圓 TTV 厚度對 3D 集成封裝可靠性的影響評估

    一、引言 隨著半導(dǎo)體技術(shù)向小型化、高性能化發(fā)展,3D 集成封裝技術(shù)憑借其能有效提高芯片集成度、縮短信號傳輸距離等優(yōu)勢,成為行業(yè)發(fā)展的重要方向 。玻璃晶圓因其良好的光學(xué)透明性、化學(xué)穩(wěn)定性及機(jī)械強(qiáng)度
    的頭像 發(fā)表于 10-14 15:24 ?496次閱讀
    【海翔科技】玻璃晶圓 TTV 厚度對 <b class='flag-5'>3D</b> 集成封裝可靠性的影響評估

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    的解決漏電流問題,在源極和漏極之間的電流路徑的溝道中控制平面的數(shù)量被增加到3個(gè),以抑制漏電流。 GAA:結(jié)構(gòu)中有4個(gè)控制平面,與FinFET相比,漏電流問題進(jìn)一步減小,在先進(jìn)的邏輯半導(dǎo)體實(shí)現(xiàn)高效率
    發(fā)表于 09-15 14:50

    TechWiz LCD 3D應(yīng)用:局部液晶配向

    ,本案例使用TechWiz LCD 3D進(jìn)行局部摩擦的設(shè)置。 1. 建模任務(wù) 1.1進(jìn)行局部摩擦配置 2. 建模過程 以下是建模過程中部分重要步驟的說明 2.1在TechWiz Layout中創(chuàng)建結(jié)構(gòu)
    發(fā)表于 06-16 08:46

    3D測量-PCB板(星納微科技)

    ,3D輪廓儀,等一系列精密儀器設(shè)備及解決方案。公司的產(chǎn)品及方案廣泛地應(yīng)用于各個(gè)行業(yè):醫(yī)療器械、生命科學(xué)、半導(dǎo)體和集成電路、激光加工、光電、自動化、數(shù)據(jù)存儲、航天航空
    的頭像 發(fā)表于 06-10 15:53 ?3162次閱讀
    <b class='flag-5'>3D</b>測量-PCB板(星納微科技)

    3D AD庫文件

    3D庫文件
    發(fā)表于 05-28 13:57 ?6次下載

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    3D封裝與系統(tǒng)級封裝概述 一、引言:先進(jìn)封裝技術(shù)的演進(jìn)背景 隨著摩爾定律逐漸逼近物理極限,半導(dǎo)體行業(yè)開始從單純依賴制程微縮轉(zhuǎn)向封裝技術(shù)創(chuàng)新。3D封裝和系統(tǒng)級封裝(SiP)作為突破傳統(tǒng)2
    的頭像 發(fā)表于 03-22 09:42 ?2176次閱讀
    <b class='flag-5'>3D</b>封裝與系統(tǒng)級封裝的背景體系解析介紹

    下一代3D晶體管技術(shù)突破,半導(dǎo)體行業(yè)迎新曙光!

    新的晶體管技術(shù)。加州大學(xué)圣巴巴拉分校的研究人員在這一領(lǐng)域邁出了重要一步,他們利用二維(2D半導(dǎo)體技術(shù),成功研發(fā)出新型三維(3D)晶體管,為半導(dǎo)體技術(shù)的發(fā)展開啟了新的篇
    的頭像 發(fā)表于 03-20 15:30 ?1247次閱讀
    下一代<b class='flag-5'>3D</b>晶體管技術(shù)突破,<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>行業(yè)</b>迎新曙光!