91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MASTECS開發(fā)認證就緒的多核時序分析解決方案

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Tiera Oliver ? 2022-05-31 14:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

第一個能夠處理多核處理器復雜性的認證就緒時序分析解決方案,將被歐洲行業(yè)用于支持先進的關鍵軟件開發(fā)和認證。

MASTECS 項目(用于嵌入式關鍵系統(tǒng)的多核分析服務和工具)開發(fā)了第一個能夠處理安全關鍵多核系統(tǒng)復雜性的認證就緒時序分析解決方案。該項目中開發(fā)和整合的技術現在可以在航空航天和汽車領域使用多核處理器。

該項目幫助開發(fā)了支持航空電子和汽車領域的工具和方法,這兩個領域都非常關注適用的安全標準和新興的認證要求。

多核時序分析工作流程建立在使用專門的微基準之上,這些微基準會對多核處理器產生干擾,并展示這種干擾可能對軟件產生的影響。該工作流還具有一個任務爭用模型,可提供對任務所遭受的爭用延遲的早期估計。還開發(fā)了一種 7 步設計方法,以充分了解和表征干擾對時序行為的影響。

MASTECS 項目幫助開發(fā)了一種明確的方法,以滿足航空航天和汽車領域的安全認證要求,使用多核處理器實現高級軟件功能,支持更廣泛的好處,例如:

提高汽車和航空電子領域的安全性,

減少不同類型車輛的二氧化碳排放量,

新的飛行技術,包括使商業(yè)航班和進一步的移動解決方案更容易獲得的個人飛行器。

“盡管發(fā)生了大流行,但 MASTECS 已經實現了將多核技術成熟到現在可以商用的狀態(tài)的目標。這將幫助歐盟公司在其產品中采用多核處理器,從而為航空電子和汽車等領域的公司帶來巨大的利益?!?Francisco J. Cazorla,MASTECS 項目協(xié)調員和巴塞羅那超級計算中心 (BSC) 的操作系統(tǒng)組經理。

根據公司的說法,MASTECS 技術已通過案例研究進行評估和證明。其中包括柯林斯航空航天應用研究與技術 (Collins ART) 提供的民用認證車輛管理計算機技術的使用,以及 Marelli Europe 分別在航空電子和汽車領域對車輛域控制模塊 (VDCM) 的分析。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20256

    瀏覽量

    252511
  • 操作系統(tǒng)

    關注

    37

    文章

    7402

    瀏覽量

    129349
  • 航空電子
    +關注

    關注

    15

    文章

    499

    瀏覽量

    46816
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MAX77874:16A高性能四相降壓調節(jié)器,引領多核心處理器電源解決方案

    MAX77874:16A高性能四相降壓調節(jié)器,引領多核心處理器電源解決方案 在電子設備飛速發(fā)展的今天,多核心CPU和GPU處理器對電源的要求越來越高。高性能、高效率且小尺寸的電源解決方案
    的頭像 發(fā)表于 03-06 16:40 ?963次閱讀

    Microchip 推出生產就緒型全棧邊緣 AI 解決方案,賦能MCU和MPU實現 智能實時決策

    當今工業(yè)、汽車、數據中心及消費級物聯(lián)網(IoT)網絡對實時推理與決策應用的需求。Microchip Technology (微芯科技公司)推出全棧解決方案擴展其邊緣AI產品線,利用單片機(MCU)和微處理器(MPU)簡化生產就緒型應用的
    的頭像 發(fā)表于 02-25 10:03 ?2.3w次閱讀
    Microchip 推出生產<b class='flag-5'>就緒</b>型全棧邊緣 AI <b class='flag-5'>解決方案</b>,賦能MCU和MPU實現 智能實時決策

    Microchip推出生產就緒型全棧邊緣AI解決方案

    Technology (微芯科技公司)推出全棧解決方案擴展其邊緣AI產品線,利用單片機(MCU)和微處理器(MPU)簡化生產就緒型應用的開發(fā)。這些器件最接近位于邊緣的眾多傳感器,可收集傳感器數據、控制電機、觸發(fā)警報和執(zhí)行器等。
    的頭像 發(fā)表于 02-24 17:01 ?825次閱讀

    瑞薩RA與RX系列的IEC61508認證工業(yè)自動化功能安全解決方案

    ,大大減輕了客戶的開發(fā)負擔,助力構建安全的工業(yè)環(huán)境。下面就為大家詳細介紹這些解決方案。 文件下載: Renesas Electronics IA功能安全參考板.pdf 瑞薩功能安全解決方案概述 瑞薩的功能安全
    的頭像 發(fā)表于 12-29 15:10 ?482次閱讀

    基于i.MX RT106V跨界MCU的智能語音UI邊緣就緒解決方案

    UI邊緣就緒解決方案,為開發(fā)者提供了一個高效、便捷的語音控制開發(fā)平臺。本文將詳細介紹該解決方案的特點、目標應用、軟硬件架構等方面。 文件下載
    的頭像 發(fā)表于 12-24 17:15 ?669次閱讀

    vivado時序分析相關經驗

    vivado綜合后時序為例主要是有兩種原因導致: 1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    新思科技旗下Ansys仿真和分析解決方案產品組合已通過臺積公司認證

    新思科技近日宣布,其旗下的Ansys仿真和分析解決方案產品組合已通過臺積公司認證,支持對面向臺積公司最先進制造工藝(包括臺積公司N3C、N3P、N2P和A16)的芯片設計進行準確的最終驗證檢查。兩家
    的頭像 發(fā)表于 10-21 10:11 ?616次閱讀

    電磁兼容分析與評估軟件系統(tǒng)解決方案

    電磁兼容分析與評估軟件系統(tǒng)解決方案
    的頭像 發(fā)表于 09-11 11:13 ?623次閱讀
    電磁兼容<b class='flag-5'>分析</b>與評估軟件系統(tǒng)<b class='flag-5'>解決方案</b>

    電磁兼容分析與評估軟件系統(tǒng)解決方案

    電磁兼容分析與評估軟件系統(tǒng)解決方案
    的頭像 發(fā)表于 09-11 11:11 ?780次閱讀

    DALI數字照明控制的解決方案

    NDA102 DALI數字照明控制解決方案基于數字照明接口聯(lián)盟(DiiA)開發(fā)的數字可尋址照明接口(DALI)技術。該解決方案包括新唐構建的IEC 62386庫。新唐是DiiA準會員,擁有DALI
    發(fā)表于 09-08 06:29

    如何排除 USB 協(xié)議分析儀測試中的干擾源?

    強制降級為USB 2.0模式,減少高速信號對低速設備的干擾。 2. 時序錯誤 現象:SETUP包、DATA包或ACK包時序偏差導致握手失敗。 解決方案: 校準協(xié)議分析儀時鐘:確保
    發(fā)表于 08-01 15:00

    一體化解決方案Jama Software,如何支持醫(yī)療設備開發(fā)中的需求管理、風險管理與驗證?

    醫(yī)療設備開發(fā)中的需求管理太復雜?試試一體化解決方案Jama Connect——支持ISO 1497等關鍵標準的合規(guī)認證、FMEA分析、端到端可追溯性與變更管理等。
    的頭像 發(fā)表于 06-25 11:36 ?595次閱讀
    一體化<b class='flag-5'>解決方案</b>Jama Software,如何支持醫(yī)療設備<b class='flag-5'>開發(fā)</b>中的需求管理、風險管理與驗證?

    ADE7953ACPZ-RL:單相電能計量的高精度防竊電解決方案

    解決方案 優(yōu)勢 竊電行為難追溯 零線電流實時比對 + REVP反向功率記錄 篡改識別率提升90% 傳感器兼容性差 內置PGA×22 + 雙積分器(支持羅氏線圈) 無需外部運放,BOM成本降15% 認證
    發(fā)表于 06-23 12:40

    FPGA時序約束之設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?1372次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設置時鐘組

    IAR推動嵌入式開發(fā):云就緒、可擴展的CI/CD和可持續(xù)自動化

    IAR正式發(fā)布全新云就緒平臺,為嵌入式開發(fā)團隊提供企業(yè)級的可擴展性、安全性和自動化能力。
    的頭像 發(fā)表于 04-07 11:21 ?696次閱讀