91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用分層DFT技術(shù)克服測試大型SoC設(shè)計(jì)的問題

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Sunil Bhatt,Chintan ? 2022-06-20 14:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

先進(jìn)的測試設(shè)計(jì) (DFT)技術(shù)提供了高效的測試解決方案,通過提高順序觸發(fā)器的可控性和可觀察性來處理更高的測試成本、更高的功耗、更高的測試面積和更小尺寸的引腳數(shù)。反過來,這提高了 SoC 的良率??煽啃院涂蓽y試性是當(dāng)今 ASIC 世界的重要因素。

SoC 只不過是在單個硅襯底上集成多個處理器內(nèi)核、微控制器、接口、DSP數(shù)字信號處理器)和存儲器的集成電路。在這個時代,它是任何數(shù)字系統(tǒng)中最重要的部分之一,因?yàn)樗兄诠?jié)省電力、成本和空間。

內(nèi)核只不過是 SoC 設(shè)計(jì)公司的知識產(chǎn)權(quán)或 IP 內(nèi)核。SoC 設(shè)計(jì)公司為內(nèi)核提供測試,而 SoC 設(shè)計(jì)人員提供對嵌入在芯片上的內(nèi)核的測試訪問。它是通過插入帶有測試邏輯的包裝器結(jié)構(gòu)來插入包裝器鏈的層次結(jié)構(gòu)。我們可以最大限度地減少核心測試問題,并可以減少 SoC 的頂層管腳數(shù)。

本文簡要介紹了分層 DFT 技術(shù)的重要性,該技術(shù)利用包裝鏈來克服測試大型 SoC 設(shè)計(jì)的問題。它顯著減少了 ATPG 測試時間、內(nèi)存占用和引腳數(shù)。最終,它縮短了上市時間。

測試核心包裝器

對于 DFT,可以在 SoC 級集成之前單獨(dú)測試每個內(nèi)核。在進(jìn)行集成時,當(dāng)它們配置為內(nèi)部測試模式時,可以單獨(dú)或分組測試內(nèi)核的內(nèi)部邏輯。但是,當(dāng)配置為外部測試模式時,可以測試內(nèi)核的周邊邏輯。通過這樣做,我們主要關(guān)心的是在不同的配置中劃分 SoC 測試,以大大減少模式生成工作,進(jìn)而減少測試時間。

包裝細(xì)胞結(jié)構(gòu)

pYYBAGKwGKSAC6R8AAB9lVaEjAQ047.png

測試包裝模式

向內(nèi)或 INTEST 模式

在 INTEST 模式下,通過驅(qū)動輸入包裝單元的輸入,我們測試分區(qū)并通過輸出包裝單元捕獲輸出。這是通過禁用內(nèi)核外部的掃描鏈來完成的。它有助于使用 ATPG 對分區(qū)核心進(jìn)行隔離測試。在捕獲期間,輸入包裝器單元使用單獨(dú)的輸入包裝器掃描啟用信號進(jìn)行移位,這避免了從分區(qū)外部捕獲 x。而輸出包裝單元捕獲分區(qū)的內(nèi)部狀態(tài)。

pYYBAGKwGKuALu0iAABZloOQ3_I905.png

(圖[2]:向內(nèi)(測試)模式)

外向或 EXTEST 模式

在 EXTEST 模式下,封裝器被啟用并配置為驅(qū)動和捕獲設(shè)計(jì)之外的數(shù)據(jù)。它本質(zhì)上通過在這種模式下繞過它來禁用內(nèi)部鏈。因此,它也減少了 ATPG 測試時間。要測試分區(qū)和展開邏輯之間的頂層邏輯,我們可以使用這種模式。在捕獲階段,值被分區(qū)外的輸入包裝單元捕獲,并且輸出包裝單元在捕獲期間移動,以避免從分區(qū)的未驅(qū)動的內(nèi)部掃描鏈中捕獲 x。

poYBAGKwGLKAMRfIAABWH09_bJQ786.png

(圖[3]:外向(外部)模式)

分層 DFT 方法

pYYBAGKwGLmAYZkcAACrvOwQxr0817.png

(圖[4]:分層DFT實(shí)現(xiàn)(從核心到芯片級))

大型設(shè)計(jì)問題,如工具內(nèi)存、大 ATPG 運(yùn)行時間和引腳限制,可以通過分層 DFT 技術(shù)解決。在這種方法中,芯片可以被分成多個更小的塊或內(nèi)核,可以有效地訪問和處理。由于在核心級別生成模式,它會減少引腳數(shù)、內(nèi)存和測試運(yùn)行時間。也可以并行運(yùn)行內(nèi)核。

每當(dāng)內(nèi)核配置為內(nèi)部模式時,輸入包裝器就會啟動到內(nèi)核中,并且輸出包裝器會觀察內(nèi)核輸出。在這種情況下,將測試包裝器邊界內(nèi)的核心邏輯。所有鏈都連接到壓縮器,它生成可以重新定位到頂層的核心級別模式。它還有助于合并多個核心的模式。對于外部模式,所有包裝鏈都連接到核心邊界,并為頂層生成模式。當(dāng)涉及到全芯片級時,所有包裝器鏈和頂級鏈都連接到頂級壓縮器。

分層 DFT 流

pYYBAGKwGMCARNwlAAEKQfBzC6s640.png

(圖[5]:測試訪問機(jī)制)

圖 5 顯示了頂層管腳在各個內(nèi)核層壓縮器邏輯和頂層壓縮器邏輯之間共享。它導(dǎo)致執(zhí)行分層 DFT 的頂層芯片管腳減少??梢詥为?dú)測試單個內(nèi)核,也可以并行測試以減少測試時間。掃描插入到塊級別。當(dāng)塊在頂層組裝時,鏈可以通過以下兩種方式之一連接:連接或直接連接到 I/O。在級聯(lián)掃描鏈方法中,來自一個塊的掃描鏈與來自另一個塊的鏈級聯(lián)。

分層 DFT 的優(yōu)點(diǎn)/缺點(diǎn):

使用分層 DFT 的一些優(yōu)點(diǎn)是:

通過使用自動化工具,我們可以在 SoC 級別組裝核心級別的鏈。

如果核心層級鏈?zhǔn)瞧胶獾?,那么工具就很容易平?SOC 層級鏈。

通過保持有限數(shù)量的用于掃描鏈的引腳是可以管理的。

它提供了更多的核心級渠道。

ATPG 運(yùn)行時間更短,需要更少的內(nèi)存,從而顯著減少了測試時間。

一些缺點(diǎn)是:

當(dāng)設(shè)計(jì)包含多個時鐘邊沿并在掃描鏈穿過內(nèi)核時在上升沿和下降沿之間來回遍歷時導(dǎo)致移位問題時觸發(fā)觸發(fā)器。

為了避免時序問題,我們必須通過使用鎖定鎖存器來處理內(nèi)核級別和 SoC 級別的不同時鐘域。

萬一,在單核級別出現(xiàn)的時序問題可能會損壞所有其他內(nèi)核,因?yàn)殒溤诙鄠€內(nèi)核中使用。

在本文中,我們探討了包裝器的重要性和包裝器單元的類型。如上所述,包裝器的特征和功能訪問以及包裝器對不同塊的訪問。我們已經(jīng)看到了使用包裝器的分層 DFT 方法以及圍繞核心邏輯的包裝器單元的互連。最后,我們提到了包裝器的生成以及如何使用包裝器核心來最小化面積和性能影響。分層核心包裝器具有廣泛的工業(yè)用途,我們已經(jīng)展示了使用包裝器單元的結(jié)果。eInfochips為大型 SoC 使用分層 DFT 實(shí)施成功地為其大多數(shù)客戶 提供DFT 解決方案。

作者:Sunil Bhatt,Chintan Panchal,B. Ashok Kumar

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    8427

    瀏覽量

    164884
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20282

    瀏覽量

    253092
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4581

    瀏覽量

    229422
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師 上海&成都

    職位概述 負(fù)責(zé)芯片后端物理實(shí)現(xiàn),與前端設(shè)計(jì)團(tuán)隊(duì)緊密協(xié)作優(yōu)化芯片的功耗(Power)、性能(Performance)和面積(Area),同時支持DFT設(shè)計(jì)對接,確保芯片測試性和高質(zhì)量交付。 主要職責(zé)
    發(fā)表于 03-14 17:55

    【高端人才招聘】格見半導(dǎo)體 資深數(shù)字后端工程師

    職位概述 負(fù)責(zé)芯片后端物理實(shí)現(xiàn),與前端設(shè)計(jì)團(tuán)隊(duì)緊密協(xié)作優(yōu)化芯片的功耗(Power)、性能(Performance)和面積(Area),同時支持DFT設(shè)計(jì)對接,確保芯片測試性和高質(zhì)量交付。 主要職責(zé)
    發(fā)表于 03-14 17:52

    射頻干簧繼電器如何為SoC測試“開路”?

    通過深入理解SoC測試面臨的電氣與機(jī)械挑戰(zhàn),并圍繞這些限制條件進(jìn)行繼電器設(shè)計(jì),斯丹電子和旗下Sanyu品牌提供了射頻干簧繼電器解決方案,能夠在廣泛的應(yīng)用領(lǐng)域中實(shí)現(xiàn)精確、可重復(fù)且高吞吐量的半導(dǎo)體測試。
    的頭像 發(fā)表于 03-09 16:21 ?8281次閱讀
    射頻干簧繼電器如何為<b class='flag-5'>SoC</b><b class='flag-5'>測試</b>“開路”?

    大型設(shè)備結(jié)冰測試的關(guān)鍵技術(shù)、標(biāo)準(zhǔn)與設(shè)施選擇

    大型設(shè)備結(jié)冰測試,是驗(yàn)證航空器、風(fēng)力發(fā)電機(jī)、雷達(dá)天線、輸電線路、特種車輛等大型裝備在低溫高濕或凍雨環(huán)境中抗結(jié)冰能力與運(yùn)行可靠性的關(guān)鍵環(huán)境試驗(yàn)。它不僅關(guān)乎性能,更直接關(guān)聯(lián)安全——例如飛機(jī)機(jī)翼結(jié)冰可導(dǎo)致
    的頭像 發(fā)表于 03-05 16:20 ?117次閱讀
    <b class='flag-5'>大型</b>設(shè)備結(jié)冰<b class='flag-5'>測試</b>的關(guān)鍵<b class='flag-5'>技術(shù)</b>、標(biāo)準(zhǔn)與設(shè)施選擇

    芯片測試覆蓋率99%就夠了嗎?給DFT設(shè)計(jì)提個醒

    充分。必須將硅后驗(yàn)證向量導(dǎo)入ATPG工具進(jìn)行覆蓋率分析,否則會形成測試盲區(qū)。 二、從測試困境到DFT設(shè)計(jì)反饋 測試工程師的挑戰(zhàn)應(yīng)前置于設(shè)計(jì)階段解決。 可測性設(shè)計(jì)(
    發(fā)表于 02-06 11:06

    TDE1708DFT智能功率開關(guān):特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    TDE1708DFT智能功率開關(guān):特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在電子工程師的日常設(shè)計(jì)工作中,功率開關(guān)是不可或缺的元件。今天,我們就來詳細(xì)探討一下TDE1708DFT智能功率開關(guān),了解它的特性、應(yīng)用場景以及
    的頭像 發(fā)表于 01-28 10:05 ?238次閱讀

    肖克利 | 雙層 9m3步入式高低溫試驗(yàn)箱—工業(yè)級環(huán)測核心設(shè)備

    在動力電池、航天材料、汽車零部件等高端制造領(lǐng)域,產(chǎn)品環(huán)境適應(yīng)性直接決定其安全性能、使用壽命與市場競爭力。肖克利雙層9m3步入式高低溫試驗(yàn)箱,以核心技術(shù)突破大型產(chǎn)品測試瓶頸,成為多行業(yè)可靠性試驗(yàn)優(yōu)選
    的頭像 發(fā)表于 12-02 15:48 ?342次閱讀
    肖克利 | 雙層 9m3步入式高低溫試驗(yàn)箱—工業(yè)級環(huán)測核心設(shè)備

    利用蜂鳥E203搭建SoC【4】——DDR200T內(nèi)存擴(kuò)展

    由于FPGA內(nèi)部存儲資源有限,很多時候不能滿足需求,因此可以利用DDR對系統(tǒng)進(jìn)行存儲擴(kuò)展。由于DDR3內(nèi)部控制十分復(fù)雜,因此可以基于AXI總線,利用Vivado提供的MIG IP對DDR3進(jìn)行控制
    發(fā)表于 10-29 07:16

    AUDIO SoC的解決方案

    SoC(片上系統(tǒng))是一種系統(tǒng)級集成電路。新唐科技的單芯片音頻系統(tǒng)音頻 SoC采用皮質(zhì)-M0/M4內(nèi)核,并采用Arm 皮質(zhì)-M系列處理器的基本創(chuàng)新技術(shù),包括∑△ADC、CODEC、OP、Class D
    發(fā)表于 09-05 08:26

    利用MCU/SoC的工作范圍實(shí)現(xiàn)低功耗

    想進(jìn)一步降低功耗!但又不想犧牲產(chǎn)品性能……特瑞仕針對此問題的解決方案是“充分利用MCU/SoC的工作范圍進(jìn)行功耗優(yōu)化”。
    的頭像 發(fā)表于 08-04 11:22 ?1186次閱讀
    <b class='flag-5'>利用</b>MCU/<b class='flag-5'>SoC</b>的工作范圍實(shí)現(xiàn)低功耗

    DFT算法與FFT算法的優(yōu)劣分析

    一概述 在諧波分析儀中,我們常常提到的兩個詞語,就是DFT算法與FFT算法,那么一款功率分析儀/諧波分析儀采用DFT算法或者FFT算法,用戶往往關(guān)注的是能否達(dá)到所要分析諧波次數(shù)的目的,而并未考慮兩種
    的頭像 發(fā)表于 08-04 09:30 ?1537次閱讀

    VirtualLab Fusion:分層介質(zhì)元件

    摘要 分層介質(zhì)組件用于對均質(zhì)(各向同性或各向異性)介質(zhì)的平面層序列進(jìn)行嚴(yán)格而快速的分析。這種結(jié)構(gòu)在涂層應(yīng)用中特別有意義。在此用例中,我們將展示如何在VirtualLab Fusion中定義此類結(jié)構(gòu)
    發(fā)表于 06-11 08:48

    借助DFT技術(shù)實(shí)現(xiàn)競爭力最大化

    通過改進(jìn)和優(yōu)化設(shè)計(jì)與制造的各個方面,半導(dǎo)體行業(yè)已經(jīng)能夠?qū)崿F(xiàn) IC 能力的巨大進(jìn)步???b class='flag-5'>測試性設(shè)計(jì) (DFT)——涵蓋從在 RTL 中插入測試邏輯,到對現(xiàn)場退回產(chǎn)品進(jìn)行失效分析等全流程,是半導(dǎo)體企業(yè)獲得
    的頭像 發(fā)表于 05-22 15:16 ?1033次閱讀

    PCB分層爆板的成因和預(yù)防措施

    在電子設(shè)備中,高性能印刷電路板(PCB)就如同精密的 “千層蛋糕”,然而,當(dāng)出現(xiàn)層間黏合失效,也就是 “分層爆板” 問題時,輕則導(dǎo)致信號失真,重則使整板報(bào)廢。接下來,SGS帶您深入了解分層爆板的成因、檢測技術(shù)以及預(yù)防措施。
    的頭像 發(fā)表于 05-17 13:53 ?3070次閱讀

    從開槽到分層切割:劃片機(jī)階梯式進(jìn)刀技術(shù)對刀具磨損的影響分析

    劃片機(jī)分層劃切工藝介紹?一、?定義與核心原理?分層劃切工藝是一種針對硬脆材料(如硅晶圓、陶瓷)的精密切割技術(shù),通過分階段控制切割深度和進(jìn)給速度,減少材料損傷并提高切割質(zhì)量。其核心原理是通過“階梯式
    的頭像 發(fā)表于 04-21 16:09 ?1014次閱讀
    從開槽到<b class='flag-5'>分層</b>切割:劃片機(jī)階梯式進(jìn)刀<b class='flag-5'>技術(shù)</b>對刀具磨損的影響分析