91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

片上系統(tǒng)設(shè)計和開發(fā)注意事項

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Roland Chochoiek ? 2022-06-22 16:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最佳方法導(dǎo)致成功

大型 FPGA 設(shè)計的先決條件通常包括客戶、開發(fā)人員、PCB 制造商、電路板制造商和 FPGA 制造商之間的密切合作和深入的信息交流。為了執(zhí)行這些任務(wù),HEITEC 定義了一種方法,該方法非常強調(diào)明確的定義、全面的文檔和持續(xù)的審查,尤其是在項目的早期階段。必須從頭開始指定概念,并且必須明確定義所需的功能和架構(gòu),以便開發(fā)過程可以有效地進行,而無需進行大量的重新設(shè)計。詳細記錄項目的每個階段尤為重要。與客戶的初步討論是基于需求的設(shè)計的基礎(chǔ)。目標是需求規(guī)范,即 通過制定要求表,包括功能和性能參數(shù),以及電氣、機械和熱性能。接下來的步驟是概念規(guī)范、功能規(guī)范、開發(fā)和實施以及使用系統(tǒng)仿真驗證和確認功能。

概念規(guī)格

第一步是概念規(guī)范,它定義了所有要求、實現(xiàn)概念、FPGA 選擇和數(shù)據(jù)傳輸模型。對于高度復(fù)雜的項目,這可能會持續(xù)數(shù)周甚至數(shù)月,并產(chǎn)生包含有時超過 100 頁的描述、高級塊圖像和表格的詳細文檔。在這個階段,功能劃分是確定的,即定義哪些功能在硬件或軟件中實現(xiàn),以及使用哪些硬件組件(CPU、FPGA、ASIC、SoC)。對于不同的解決方案,會創(chuàng)建一個決策矩陣來選擇基本組件,例如 CPU、SoC、高速 I/O 接口、內(nèi)存接口等。

在這里,也確定將使用哪些 IP。例如,可能需要將用于控制和調(diào)試任務(wù)的處理器集成到 FPGA 中,因為在高速下,芯片上的常規(guī)測量有時不再可能,并且必須通過適當?shù)能浖湍J缴善鲌?zhí)行內(nèi)部自檢。 相應(yīng)的狀態(tài)寄存器、錯誤計數(shù)器、錯誤位等可用于確定是否已實現(xiàn)所需功能并能夠逐步糾正故障。在概念階段,系統(tǒng)性能和實時能力以及電氣、機械和熱性能也正在評估中。在這個階段特別重要的是整個項目的時間和成本估算,包括規(guī)格、FPGA和電路板開發(fā),

功能規(guī)范

功能規(guī)范定義了硬件和固件設(shè)計規(guī)范。硬件設(shè)計規(guī)范涉及 FPGA 以及板上的所有基本組件。它包括定義 FPGA 架構(gòu)、選擇和描述 FPGA 組件、估計電路板和 FPGA 的電源和電壓要求、詳細的功能框圖、模塊描述、流程圖、映射 FPGA I/O 引腳、時鐘和復(fù)位概念,硬件和軟件接口以及所需的測試環(huán)境。

作為固件設(shè)計規(guī)范的結(jié)果,提供了詳細的流程圖、操作系統(tǒng)的選擇、引導(dǎo)概念以及低級驅(qū)動程序和測試例程的定義。此外,它還規(guī)定了交互測試、應(yīng)用程序詳細信息、固件/軟件接口、診斷支持和錯誤處理。

質(zhì)量保證

隨著實際設(shè)計的開始,為質(zhì)量保證采取進一步的綜合措施至關(guān)重要。仔細審查是合適的方法,因為這已經(jīng)識別出規(guī)范和代碼中的許多錯誤。這可能看起來很麻煩,但它非常有效并且可以在早期階段提高質(zhì)量。開發(fā)人員之間通過審查和檢查交流經(jīng)驗自動意味著在項目的各個階段增加開發(fā)知識。這些措施得到了廣泛的清單和一致的版本管理的補充。Mentor HDL Designer 等高級設(shè)計輸入工具用于實施,

經(jīng)驗證的 ASIC 設(shè)計概念

ASIC 成功開發(fā)的關(guān)鍵在于,在將數(shù)據(jù)移交給 ASIC 制造商之前,設(shè)計的整體功能已經(jīng)過全面驗證。最終設(shè)計中的故障非常困難,最重要的是,由于口罩的精心生產(chǎn),修復(fù)起來非常昂貴。相比之下,F(xiàn)PGA 在修復(fù)設(shè)計缺陷和實現(xiàn)功能更改方面具有更大的靈活性。然而,為了能夠滿足高度復(fù)雜的 FPGA 設(shè)計通常緊縮的時間表和成本框架,這里描述的設(shè)計方法是必不可少的。

這是避免回顧性的唯一方法,通常只能進行復(fù)雜的可實施功能更改以及冗長且昂貴的故障分析。此外,從早期設(shè)計階段的一開始,就可以在概念、FPGA 架構(gòu)、I/O 引腳和 VHDL 編碼中嚴格考慮高速方面。良好的編碼指南以及熟練的流水線和注冊在后期綜合和 P&R 期間獲得回報。

因此,HEITEC 開發(fā)人員也始終如一地利用他們在 ASIC 設(shè)計方面的多年經(jīng)驗來設(shè)計高速 FPGA 解決方案。

最初,開發(fā)團隊分析了系統(tǒng)規(guī)格。在具有 Arria 10 的系統(tǒng)中,F(xiàn)PGA 通常在整個系統(tǒng)中發(fā)揮重要作用,并影響系統(tǒng)設(shè)計的其余部分。通過為系統(tǒng)和 FPGA 創(chuàng)建詳細的設(shè)計規(guī)范,并通過定義與系統(tǒng)其余部分的 FPGA 輸入和輸出接口,盡可能透明地說明設(shè)計過程非常重要。

密集的數(shù)據(jù)處理包括多個發(fā)送和接收路徑,其中大量數(shù)據(jù)處理可能導(dǎo)致數(shù)值輸出的高動態(tài)性。指定的發(fā)送和接收路徑越多,當然要求就越高。硬浮點功能對此非常有幫助,提供了更高的穩(wěn)定性,并且在 1.5 GHz 時比以前的技術(shù)更強大。

借助 Arria 10 中的硬浮點 DSP 模塊,F(xiàn)PGA 系統(tǒng)能夠克服許多性能限制挑戰(zhàn)并顯著降低功耗。該架構(gòu)消除了 100% 通常使用 FPGA 資源實現(xiàn)的 IEEE 754 浮點邏輯。首先,所有必要的要求都記錄在硬化的 DSP 模塊中。這消除了使用寶貴的 FPGA 資源創(chuàng)建非規(guī)范化和規(guī)范化邏輯的需要。過去,硬件實施不可能立即實現(xiàn)。通常,該算法必須分幾個步驟轉(zhuǎn)換為最適合 FPGA 架構(gòu)的定點實現(xiàn)。簡化的實現(xiàn)消除了復(fù)雜的調(diào)試并顯著縮短了開發(fā)時間。

在設(shè)計過程中,各種考慮因素發(fā)揮了特殊作用:指定 FPGA 的 I/O 接口、識別不同的時鐘域、定義基本設(shè)計功能的框圖、集成 IP 塊、制定功能的驗證/測試計劃整個團隊(可制造性設(shè)計)。此外,通用設(shè)計目錄結(jié)構(gòu)是有益的,因為它促進了不同級別的集成。這個概念的目標是通過 JTAG 端口進行 FPGA 編程,并通過 GUI-PC 以太網(wǎng)接口加載 FPGA 配置的更新以及 HPS CPU 軟件。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8250

    瀏覽量

    367004
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22431

    瀏覽量

    637063
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    6030

    瀏覽量

    181050
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問CW32F030的硬件注意事項有哪些?

    CW32F030的硬件注意事項有哪些
    發(fā)表于 12-25 08:20

    請問IAP功能升級流程中有哪些注意事項

    IAP 功能升級流程中有哪些注意事項?
    發(fā)表于 12-23 07:55

    迅為RK3588開發(fā)板Android系統(tǒng)燒寫及注意事項

    迅為RK3588開發(fā)板Android系統(tǒng)燒寫及注意事項
    的頭像 發(fā)表于 12-03 15:17 ?7204次閱讀
    迅為RK3588<b class='flag-5'>開發(fā)</b>板Android<b class='flag-5'>系統(tǒng)</b>燒寫及<b class='flag-5'>注意事項</b>

    驅(qū)動板PCB布線的注意事項

    PCB Layout 注意事項 1)布局注意事項: ●● 整體布局遵循功率回路與小信號控制回路分開布局原則,功率部分和控制部分的 GND 分開回流到輸入 GND。 ●● 芯片的放置方向優(yōu)先考慮驅(qū)動
    發(fā)表于 12-02 07:40

    集裝箱儲能系統(tǒng)標準解析系列(四)|IEC TS 62933-5-1并網(wǎng)EES系統(tǒng)的安全注意事項

    IEC TS 62933-5-1電能存儲(EES)系統(tǒng) - 第5-1部分:并網(wǎng)EES系統(tǒng)的安全注意事項 - 通用規(guī)范
    的頭像 發(fā)表于 11-25 14:54 ?3053次閱讀
    集裝箱儲能<b class='flag-5'>系統(tǒng)</b>標準解析系列(四)|IEC TS 62933-5-1并網(wǎng)EES<b class='flag-5'>系統(tǒng)</b>的安全<b class='flag-5'>注意事項</b>

    CW32F030在使用中的注意事項有哪些?

    CW32F030在使用中的注意事項有哪些?
    發(fā)表于 11-18 06:20

    emWin AppWizard 開發(fā)注意事項有哪些?

    emWin AppWizard 開發(fā)注意事項
    發(fā)表于 09-04 06:18

    智多晶PLL使用注意事項

    在FPGA設(shè)計中,PLL(鎖相環(huán))模塊作為核心時鐘管理單元,通過靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時鐘信號。它不僅解決了時序同步問題,還能有效消除時鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實際應(yīng)用中的關(guān)鍵
    的頭像 發(fā)表于 06-13 16:37 ?1621次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項</b>

    請問從哪里可以獲取CCG5 軟件開發(fā)及Layout注意事項?

    我們準備開發(fā)一款雷電4的拓展塢 請問從哪里可以獲取CCG5 軟件開發(fā)及Layout注意事項
    發(fā)表于 05-30 06:21

    CYPD5225-96BZXI設(shè)計需要哪些注意事項

    時, TBT4 type-c接上USB外設(shè),主板就不啟動,而拔掉USB外設(shè),主板能正常啟動; 所以想了解下, 1、CYPD5225-96BZXI設(shè)計需要哪些注意事項; 2、CYPD5225-96BZXI
    發(fā)表于 05-23 08:03

    美國Odyssey奧德賽電池充電注意事項全解析

    Odyssey奧德賽電池充電注意事項全解析 奧德賽電池作為高性能的深循環(huán)鉛酸電池,廣泛應(yīng)用于汽車啟動、摩托車、船舶以及備用電源系統(tǒng)中。正確的充電方法不僅能夠延長電池壽命,還能保障其性能穩(wěn)定發(fā)揮
    的頭像 發(fā)表于 05-19 16:31 ?1135次閱讀
    美國Odyssey奧德賽電池充電<b class='flag-5'>注意事項</b>全解析

    IGBT器件的防靜電注意事項

    IGBT作為功率半導(dǎo)體器件,對靜電極為敏感。我將從其靜電敏感性原理入手,詳細闡述使用過程中防靜電的具體注意事項與防護措施,確保其安全穩(wěn)定運行。
    的頭像 發(fā)表于 05-15 14:55 ?1882次閱讀

    設(shè)置射頻網(wǎng)絡(luò)分析儀的測試條件有哪些注意事項

    射頻網(wǎng)絡(luò)分析儀(VNA)的測試條件設(shè)置直接影響測量結(jié)果的準確性和可靠性。以下從儀器配置、被測器件(DUT)特性、環(huán)境干擾、校準與驗證四個維度,系統(tǒng)梳理關(guān)鍵注意事項及解決方案。一、儀器配置與參數(shù)設(shè)置
    發(fā)表于 05-06 16:02

    掃描電鏡的日常維護有哪些注意事項?

    掃描電鏡日常維護的注意事項。
    的頭像 發(fā)表于 03-24 11:38 ?1210次閱讀
    掃描電鏡的日常維護有哪些<b class='flag-5'>注意事項</b>?

    依托raksmart服務(wù)器在多種系統(tǒng)本地部署deepseek注意事項

    在RAKsmart服務(wù)器本地部署DeepSeek時,需根據(jù)不同的操作系統(tǒng)和環(huán)境做好全面適配。以下是關(guān)鍵注意事項及分步指南,主機推薦小編為您整理發(fā)布依托raksmart服務(wù)器在多種系統(tǒng)
    的頭像 發(fā)表于 03-19 11:25 ?933次閱讀