91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Arria 10 SoC的控制模塊設(shè)計(jì)和開(kāi)發(fā)注意事項(xiàng)

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者: Roland Chochoiek ? 2022-08-15 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

除了可用性、價(jià)格/性能和占地面積等明顯的選擇標(biāo)準(zhǔn)外,其他方面對(duì)于設(shè)計(jì)過(guò)程也很重要:

設(shè)計(jì)工具

HEITEC 開(kāi)發(fā)團(tuán)隊(duì)對(duì)供應(yīng)商特定工具有非常好的經(jīng)驗(yàn),因?yàn)殚_(kāi)發(fā)環(huán)境直觀可用且成熟。英特爾 Quartus Prime 軟件套件具有英特爾 SoC FPGA 開(kāi)發(fā)所需的一切功能。它是一個(gè)完整的開(kāi)發(fā)包,配備了用戶(hù)友好的用戶(hù)界面和有助于實(shí)施的技術(shù)。市場(chǎng)上提供的工具非常全面,包括評(píng)估套件、對(duì)各種協(xié)議、數(shù)據(jù)速率和應(yīng)用程序的支持、大量文檔以及利用 ARM 生態(tài)系統(tǒng)優(yōu)勢(shì)的 ARM 兼容軟件。軟件和適當(dāng)?shù)墓ぞ呦蛳潞拖蛏霞嫒?。除了開(kāi)源 Linux 之外,還有許多操作系統(tǒng)、開(kāi)發(fā)工具、合作伙伴的IP核和專(zhuān)業(yè)服務(wù)。通過(guò)利用現(xiàn)有資源,可以產(chǎn)生協(xié)同效應(yīng)并利用現(xiàn)有經(jīng)驗(yàn),從而降低風(fēng)險(xiǎn)、實(shí)現(xiàn)遷移并加快上市時(shí)間。

領(lǐng)先的英特爾 DSP 設(shè)計(jì)工具包括面向硬件設(shè)計(jì)的英特爾 FPGA 的 DSP 構(gòu)建器和面向軟件程序員的 OpenCL SDK。硬化浮點(diǎn)模塊在算法設(shè)計(jì)期間自動(dòng)映射,使用 FPGA 的 DSP 構(gòu)建器或 OpenCL 的 SDK 并在軟件中實(shí)例化浮點(diǎn)數(shù)據(jù)類(lèi)型。對(duì)于較小的設(shè)計(jì)任務(wù),可以使用單獨(dú)的 FPGA IP 功能和宏功能。英特爾設(shè)計(jì)工具可自動(dòng)優(yōu)化和使用浮點(diǎn)模塊以及抽象以硬件為中心的設(shè)計(jì)挑戰(zhàn),例如轉(zhuǎn)換為定點(diǎn)和模塊拓?fù)?、流水線(xiàn)和時(shí)間復(fù)用的知識(shí)。

固定

除了 ECC 和更好的存儲(chǔ)連接之外,Arria10 SoC 還受到引腳可用性的青睞,以創(chuàng)建提高安全性和降低功耗的設(shè)計(jì)。54 個(gè)可編程 I/O 可用于一般用途。要占用 PLL 或時(shí)鐘管腳,英特爾 Quartus Prime 軟件用于設(shè)置 I/O 分配。為數(shù)據(jù)輸出和輸入提供了特殊的高速引腳。其他多用途引腳可用作單端 I/O 或外部反饋引腳;此外,I/O 引腳可用作兩個(gè)單端時(shí)鐘輸出或差分時(shí)鐘輸出。因此,I/O 引腳的布局可能性提供了非常高的靈活性。

提高安全性和加密

對(duì)于更大和更關(guān)鍵的系統(tǒng)組件,保護(hù)設(shè)計(jì)免受未經(jīng)授權(quán)的復(fù)制、逆向工程和操縱非常重要。英特爾 FPGA 通過(guò)使用高級(jí) POF 加密標(biāo)準(zhǔn) (AES) 加密其配置比特流并定義或限制可訪(fǎng)問(wèn)區(qū)域來(lái)考慮這一點(diǎn)?;跈E圓曲線(xiàn)數(shù)字簽名認(rèn)證 (EC DSA) 和清晰的公鑰基礎(chǔ)設(shè)施支持安全啟動(dòng)。只接受來(lái)自已知和可靠來(lái)源的代碼。

20-nm FPGA 包括額外的安全特性,可以通過(guò)使用獨(dú)立的 Qcrypt 工具或 Intel Quartus Prime Convert Programming File 來(lái)激活。篡改保護(hù)和 JTAG 安全模式可以在 20-nm FPGA 中單獨(dú)激活,JTAG 可以禁用或防止重讀。ECC 進(jìn)入緩存的安全性確保了可靠的錯(cuò)誤檢測(cè)。實(shí)現(xiàn)了七個(gè)通用定時(shí)器和四個(gè)看門(mén)狗定時(shí)器。各種控制機(jī)制能夠防止過(guò)熱或欠壓。

通過(guò)優(yōu)化電源提高能源效率

SoC 包括一個(gè)電源排序選項(xiàng),以實(shí)現(xiàn)優(yōu)化的功耗。SmartVoltage ID 功能使 FPGA 能夠以相同的功率和更低的電壓運(yùn)行。因此,整個(gè)裝置的平均功耗也可以降低,并且由于低電感可以實(shí)現(xiàn)更高頻率的去耦??删幊?a target="_blank">電源技術(shù)可加快速度關(guān)鍵操作,同時(shí)減少非關(guān)鍵操作。

在最終實(shí)現(xiàn)的概念中,SoC FPGA,包括嵌入式 CPU,連接到應(yīng)用程序的控制板,并運(yùn)行嵌入式 Linux 操作系統(tǒng)。主板具有連接到 GUI PC 的 Gig-E 接口和連接到系統(tǒng)所有其他部分的數(shù)據(jù)接口。GUI PC 千兆以太網(wǎng)接口生成的樣本吞吐量包含本地路徑命令列表形式的控制信息,包括應(yīng)用程序的脈沖能量、脈沖速率、所需位置和速度的設(shè)置。通過(guò)腳踏開(kāi)關(guān)啟動(dòng)過(guò)程后,控制板完全自主執(zhí)行指令并同時(shí)監(jiān)控所有操作。此外,還會(huì)檢查連接設(shè)備的所有故障條件、溫度和電壓以及能量水平。后者是通過(guò)比較電源和頻率的設(shè)定值和實(shí)際值來(lái)完成的。如果出現(xiàn)故障信號(hào),系統(tǒng)將關(guān)閉。

概括

開(kāi)發(fā)具有強(qiáng)大架構(gòu)的產(chǎn)品是確保系統(tǒng)設(shè)計(jì)滿(mǎn)足現(xiàn)在和未來(lái)性能要求的關(guān)鍵。借助用于嵌入式系統(tǒng)的 SoC,設(shè)計(jì)立足于堅(jiān)實(shí)的基礎(chǔ)。用于中型應(yīng)用的 FPGA 可顯著節(jié)省空間并在功耗、成本和性能之間取得良好平衡。Arria 10 SoC就是這樣一個(gè)典型代表。

借助 Arria 10 SoC,您可以通過(guò)將 GHz 級(jí)處理器、FPGA 邏輯和數(shù)字信號(hào)處理 (DSP) 集成到單個(gè)可定制的片上系統(tǒng)中來(lái)減小電路板尺寸,同時(shí)提高性能。Arria 10 SoC 提供了廣泛的 FPGA 邏輯密度,并且硬化浮點(diǎn) DSP 實(shí)現(xiàn)為浮點(diǎn)設(shè)計(jì)提供了全新的可能性。這些器件提供最高的浮點(diǎn)性能、能效和精度,同時(shí)縮短了開(kāi)發(fā)時(shí)間。

具有硬化浮點(diǎn) DSP 模塊的 FPGA 在中端 Arria 10 構(gòu)建模塊中提供 160 到 1,500 GFLOPS 的容量。這些峰值 GFLOPS 指標(biāo)的計(jì)算基于 CPU、GPU 和 DSP 上使用的相同透明方法。這種方法為設(shè)計(jì)人員提供了一種可靠的技術(shù),用于基本比較基于非常不同架構(gòu)的構(gòu)建塊的峰值浮點(diǎn)計(jì)算能力。通過(guò)硬化浮點(diǎn) DSP 實(shí)施,F(xiàn)PGA 現(xiàn)在可用于越來(lái)越多的數(shù)據(jù)密集型應(yīng)用,例如高性能計(jì)算 (HPC)、雷達(dá)和醫(yī)學(xué)成像,從而以更低的總系統(tǒng)成本(總擁有成本)實(shí)現(xiàn)更高的性能。 基于所獲得的經(jīng)驗(yàn),HEITEC 開(kāi)發(fā)團(tuán)隊(duì)可以相應(yīng)地為幾乎任何應(yīng)用實(shí)現(xiàn)具有 FPGA 功能的 SoC。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8248

    瀏覽量

    366793
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22421

    瀏覽量

    636627
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11285

    瀏覽量

    225122
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    預(yù)端接光配線(xiàn)架的安裝與維護(hù)注意事項(xiàng)有哪些?

    預(yù)端接光配線(xiàn)架憑借其模塊化、高密度和即插即用的特性,廣泛應(yīng)用于數(shù)據(jù)中心、企業(yè)園區(qū)等場(chǎng)景。為確保其性能穩(wěn)定、延長(zhǎng)使用壽命,安裝與維護(hù)需嚴(yán)格遵循規(guī)范。以下是具體注意事項(xiàng): 一、安裝注意事項(xiàng) 1.
    的頭像 發(fā)表于 12-30 10:26 ?248次閱讀

    請(qǐng)問(wèn)CW32F030的硬件注意事項(xiàng)有哪些?

    CW32F030的硬件注意事項(xiàng)有哪些
    發(fā)表于 12-25 08:20

    請(qǐng)問(wèn)IAP功能升級(jí)流程中有哪些注意事項(xiàng)?

    IAP 功能升級(jí)流程中有哪些注意事項(xiàng)?
    發(fā)表于 12-23 07:55

    迅為RK3588開(kāi)發(fā)板Android系統(tǒng)燒寫(xiě)及注意事項(xiàng)

    迅為RK3588開(kāi)發(fā)板Android系統(tǒng)燒寫(xiě)及注意事項(xiàng)
    的頭像 發(fā)表于 12-03 15:17 ?7189次閱讀
    迅為RK3588<b class='flag-5'>開(kāi)發(fā)</b>板Android系統(tǒng)燒寫(xiě)及<b class='flag-5'>注意事項(xiàng)</b>

    驅(qū)動(dòng)板PCB布線(xiàn)的注意事項(xiàng)

    PCB Layout 注意事項(xiàng) 1)布局注意事項(xiàng): ●● 整體布局遵循功率回路與小信號(hào)控制回路分開(kāi)布局原則,功率部分和控制部分的 GND 分開(kāi)回流到輸入 GND。 ●● 芯片的放置方向
    發(fā)表于 12-02 07:40

    CW32F030在使用中的注意事項(xiàng)有哪些?

    CW32F030在使用中的注意事項(xiàng)有哪些?
    發(fā)表于 11-18 06:20

    信號(hào)調(diào)理設(shè)備的接地和環(huán)境適配有哪些注意事項(xiàng)?

    “接地規(guī)范” 和 “環(huán)境適配” 兩大模塊拆解,每點(diǎn)均結(jié)合實(shí)操場(chǎng)景說(shuō)明: 一、接地注意事項(xiàng):核心是 “單點(diǎn)接地 + 隔離干擾” 接地的核心目標(biāo)是 “統(tǒng)一電位、消除地環(huán)路干擾”,避免電網(wǎng)電磁干擾(如變頻器、高壓設(shè)備)通過(guò)地線(xiàn)串
    的頭像 發(fā)表于 11-14 16:15 ?3633次閱讀
    信號(hào)調(diào)理設(shè)備的接地和環(huán)境適配有哪些<b class='flag-5'>注意事項(xiàng)</b>?

    emWin AppWizard 開(kāi)發(fā)注意事項(xiàng)有哪些?

    emWin AppWizard 開(kāi)發(fā)注意事項(xiàng)
    發(fā)表于 09-04 06:18

    別讓這些細(xì)節(jié)毀了PCBA!焊接注意事項(xiàng)清單

    一站式PCBA加工廠家今天為大家講講PCBA加工中電子元器件焊接注意事項(xiàng)有哪些?PCBA加工中電子元器件焊接注意事項(xiàng)。 電子元器件焊接關(guān)鍵注意事項(xiàng) 在PCBA加工中,焊接工藝直接影響電路板的可靠性
    的頭像 發(fā)表于 07-23 09:26 ?1229次閱讀

    智多晶PLL使用注意事項(xiàng)

    在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過(guò)靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號(hào)。它不僅解決了時(shí)序同步問(wèn)題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中的關(guān)鍵注意事項(xiàng),幫助工程師規(guī)避常見(jiàn)設(shè)計(jì)風(fēng)險(xiǎn)。
    的頭像 發(fā)表于 06-13 16:37 ?1600次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項(xiàng)</b>

    請(qǐng)問(wèn)從哪里可以獲取CCG5 軟件開(kāi)發(fā)及Layout注意事項(xiàng)?

    我們準(zhǔn)備開(kāi)發(fā)一款雷電4的拓展塢 請(qǐng)問(wèn)從哪里可以獲取CCG5 軟件開(kāi)發(fā)及Layout注意事項(xiàng)
    發(fā)表于 05-30 06:21

    CYPD5225-96BZXI設(shè)計(jì)需要哪些注意事項(xiàng)?

    時(shí), TBT4 type-c接上USB外設(shè),主板就不啟動(dòng),而拔掉USB外設(shè),主板能正常啟動(dòng); 所以想了解下, 1、CYPD5225-96BZXI設(shè)計(jì)需要哪些注意事項(xiàng); 2、CYPD5225-96BZXI
    發(fā)表于 05-23 08:03

    IGBT器件的防靜電注意事項(xiàng)

    IGBT作為功率半導(dǎo)體器件,對(duì)靜電極為敏感。我將從其靜電敏感性原理入手,詳細(xì)闡述使用過(guò)程中防靜電的具體注意事項(xiàng)與防護(hù)措施,確保其安全穩(wěn)定運(yùn)行。
    的頭像 發(fā)表于 05-15 14:55 ?1846次閱讀

    設(shè)置射頻網(wǎng)絡(luò)分析儀的測(cè)試條件有哪些注意事項(xiàng)

    )。 優(yōu)化建議: 使用屏蔽箱(如ETS-Lindgren 3164系列)將環(huán)境噪聲降低至-120dBm以下。 2. 溫濕度控制 注意事項(xiàng): 溫度每升高10℃,連接器損耗增加0.02dB(如3.5mm連接器
    發(fā)表于 05-06 16:02

    掃描電鏡的日常維護(hù)有哪些注意事項(xiàng)?

    掃描電鏡日常維護(hù)的注意事項(xiàng)。
    的頭像 發(fā)表于 03-24 11:38 ?1191次閱讀
    掃描電鏡的日常維護(hù)有哪些<b class='flag-5'>注意事項(xiàng)</b>?