91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HPC系統(tǒng)的電源控制器,RISC-V也來插一腳?

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2022-08-16 08:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/周凱揚)對于近幾年推出的HPC系統(tǒng)來說,高能效已經(jīng)成了大家無法規(guī)避的話題,就連TOP500上的超算,比如排名第一的超級計算機,美國能源部下屬國家實驗室的Frontier系統(tǒng),也憑借單機柜原型機在GREEN500能效榜上拿下第一,整個系統(tǒng)拿下了第二的成績。與十多年前的那些HPC系統(tǒng)相比,現(xiàn)在的設(shè)計不僅是在性能上不可同日而語,連能效比也提升了百倍以上。

能做到如此高的能效,除了CPU、GPU本身的設(shè)計外,也要歸功于先進的冷卻系統(tǒng)和電源管理。對于已經(jīng)走向多核異構(gòu)時代的HPC系統(tǒng)而言,系統(tǒng)級別的電源與熱管理尤為重要,而且還得做到精心調(diào)校、針對負載進行智能調(diào)整的動態(tài)電源管理。

已有的電源控制器方案

針對不同的CPU系統(tǒng),市面上已經(jīng)有了不少商用電源控制器,比如英特爾的CPU有用于C-States管理的電源控制單元(PCU),ARM有幫助應(yīng)用處理器卸載電源與系統(tǒng)管理任務(wù)的系統(tǒng)控制處理器(SCP)和可管理控制處理器(MCP),AMD有采集傳感數(shù)據(jù)進行快速調(diào)整的系統(tǒng)管理單元(SMU),IBM的Power處理器有片上控制器(OCC)等。

然而,不少已有的方案都是基于單核心的MCU打造的,在面對單片核心數(shù)越來越多以及逐漸普及的Chiplet設(shè)計時,這些方案就因為缺乏擴展性而顯得力不從心了。除此之外,主辦的尺寸、布局和成本的因素,進一步限制了HPC處理器本身的片上電源管理。正因如此,在擁有龐大核心數(shù)量的HPC系統(tǒng)上,我們需要一個可擴展的控制器方案。

在這些要求下,瑞士蘇黎世聯(lián)邦理工學(xué)院(ETH)的集成系統(tǒng)實驗室就基于開源的RISC-V架構(gòu),打造了這樣一個擁有并行控制規(guī)則計算加速的電源控制器IP——ControlPULP。

可擴展的電源控制器

ControlPULP采用了九核的設(shè)計,一個單核管理器核心,和8核的加速器簇來加速電源控制固件的工作負載,而這九個核心全部基于CV32E40P,這是一個32位4級流水線的RISC-V開源核心,由瑞士蘇黎世聯(lián)邦理工學(xué)院和意大利博羅尼亞大學(xué)合作的PULP平臺維護,他們也將CV32E40P捐獻給了開放硬件聯(lián)盟OpenHW。
CleanShot 2022-08-12 at 15.40.51@2x
ControlPULP架構(gòu) / 瑞士蘇黎世聯(lián)邦理工學(xué)院

此外,ControlPULP集成了一個直接內(nèi)存訪問引擎,用于獲取片上傳感器的數(shù)據(jù),還有一個uDMA引擎,用于支持基于標準電源管理接口(比如電壓調(diào)節(jié)總線AVSBUS/PMBUS)的片外外圍設(shè)備以及通過I2C或MTCP協(xié)議的BMC通信。至于底層控制策略的調(diào)度,則靠PULP平臺自己開發(fā)的開源FreeRTOS來實現(xiàn)。

在其電源控制策略中,ControlPULP主要負責兩大主要控制任務(wù),一個是定期控制任務(wù),一個是電源控制任務(wù)。定期控制任務(wù)結(jié)合溫度傳感器、功耗傳感器內(nèi)的數(shù)據(jù),以及目標頻率、預(yù)期負載和總功耗預(yù)算等數(shù)據(jù),來進行電源調(diào)度和熱管理。電源控制任務(wù)則是通過PMBUS/AVSBUS獲得的電壓軌功耗和BMC通信來完成快速電源控制。

根據(jù)他們測試的結(jié)果,這種多核加速器簇的結(jié)構(gòu)相較過去的單核方案來說,在控制策略的執(zhí)行速度上快了5倍,而且集成在HPC處理器中并不會占用多大的面積。他們在格芯的GF22FDX工藝下得到的綜合結(jié)果中,ControlPULP所占處理器面積甚至不到百分之一。

開源電源控制器的未來

ControlPULP作為一個軟硬件完全開源的集成IP方案,不少人擔心是否真的會有人將其投入商用,事實上,這樣的案例已經(jīng)快要面世了。根據(jù)ETH透露,歐洲處理器計劃(EPI)的先行者,法國企業(yè)SiPearl的E級HPC芯片,72核的Rhea處理器就將集成ControlPULP。
CleanShot 2022-08-12 at 15.43.18@2x
在Rhea原型主板上進行FPGA仿真驗證 / 瑞士蘇黎世聯(lián)邦理工學(xué)院

不過,這還只是ControlPULP邁出的第一步,未來PULP團隊還計算完成65nm的流片來進一步開展硬件驗證,并探索更先進的預(yù)測性電源控制策略。但不管怎么說,這都是首個RISC-V的HPC電源控制器方案,RISC-V在HPC市場也需要更多的亮相,而不僅僅只是作為加速器。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源控制器
    +關(guān)注

    關(guān)注

    0

    文章

    177

    瀏覽量

    34321
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    346

    瀏覽量

    24988
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2888

    瀏覽量

    53050
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Renesas R9A02G021:32位RISC-V MCU的全方位解析

    Renesas R9A02G021:32位RISC-V MCU的全方位解析 作為名電子工程師,在日常的硬件設(shè)計開發(fā)中,選擇合適的微控制器(MCU)至關(guān)重要。今天,我們就來深入探討
    的頭像 發(fā)表于 12-29 09:50 ?364次閱讀

    RISC-V怎么實現(xiàn)核間中斷?核心本地中斷控制器(CLINT)深度解析

    全稱為Core Local Interruptor(核心本地中斷控制器),是 RISC-V 特權(quán)架構(gòu)規(guī)范(Privileged Architecture Specification)中明確定義的內(nèi)建
    的頭像 發(fā)表于 12-13 14:06 ?2441次閱讀
    <b class='flag-5'>RISC-V</b>怎么實現(xiàn)核間中斷?核心本地中斷<b class='flag-5'>控制器</b>(CLINT)深度解析

    探索RISC-V在機器人領(lǐng)域的潛力

    的硬件配置給人留下了深刻的第印象: ? 核心處理: 搭載了進迭時空的K1系列高性能RISC-V處理,具備強大的通用計算能力和AI加速特性。 ? 內(nèi)存與存儲: 板載LPDDR4
    發(fā)表于 12-03 14:40

    易靈思Sapphire SoC中RISC-V平臺級中斷控制器深度解析

    隨著 RISC -V處理在 FPGA 領(lǐng)域的廣泛應(yīng)用,易靈思 FPGA 的 Sapphire RISC-V 內(nèi)核憑借軟硬核的靈活支持,為開發(fā)者提供多樣選擇。本文深入探討 Sapph
    的頭像 發(fā)表于 11-08 09:35 ?7836次閱讀
    易靈思Sapphire SoC中<b class='flag-5'>RISC-V</b>平臺級中斷<b class='flag-5'>控制器</b>深度解析

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理
    的頭像 發(fā)表于 11-07 10:09 ?1611次閱讀

    提高RISC-V在Drystone測試中得分的方法

    性能:內(nèi)存的讀寫速度、延遲和帶寬等都會影響到 Drystone 的性能。 指令集優(yōu)化:對RISC-V指令集的優(yōu)化會影響性能。例如,對于特定的應(yīng)用或計算任務(wù),可以通過定制指令集提高性能。 編譯
    發(fā)表于 10-21 13:58

    RISC-V B擴展介紹及實現(xiàn)

    某個方向移位并將結(jié)果存儲在目標寄存中;后者則用于為個值生成個位掩碼。 此外,B擴展還增加了組壓縮指令,可以使指令占用更少的內(nèi)存空間,從而提高
    發(fā)表于 10-21 13:01

    2025新思科技RISC-V科技日活動圓滿結(jié)束

    新思科技深度參與2025 RISC-V中國峰會并于2025年7月16日舉辦同期活動“新思科技RISC-V科技日”技術(shù)論壇,聚焦“從芯片到系統(tǒng)重構(gòu)RISC-V創(chuàng)新”主題,議題覆蓋當前最前
    的頭像 發(fā)表于 07-25 17:31 ?1420次閱讀

    RISC-V 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進展

    ,硬件情況有了改善,紅帽成為最早支持 RISC-V 系統(tǒng)的企業(yè)之,當時已能搭建支持桌面的系統(tǒng),這在當時是很大的突
    發(fā)表于 07-18 10:55 ?4081次閱讀
    <b class='flag-5'>RISC-V</b> 發(fā)展態(tài)勢與紅帽<b class='flag-5'>系統(tǒng)</b>適配進展

    RISC-V International CEO:RISC-V 應(yīng)用全面開花,2031 年滲透率將達 25.7%

    and RISC-V Adoption in 2025》。 ? 當前,RISC-V 的成功已從嵌入式計算領(lǐng)域加速向存儲技術(shù)與高性能計算(HPC)領(lǐng)域滲透,展現(xiàn)出跨行業(yè)的顛覆性潛力。Andrea Gallo 分享了 The SH
    發(fā)表于 07-17 10:28 ?3701次閱讀
    <b class='flag-5'>RISC-V</b> International CEO:<b class='flag-5'>RISC-V</b> 應(yīng)用全面開花,2031 年滲透率將達 25.7%

    【好書推薦】RT-Thread第18本相關(guān)書籍!RISC-V嵌入式系統(tǒng)設(shè)計 | 技術(shù)集結(jié)

    內(nèi)容簡介《RISC-V嵌入式系統(tǒng)設(shè)計》是本專為嵌入式系統(tǒng)初學(xué)者編寫的實用入門教材,圍繞當前熱門的國產(chǎn)RISC-V
    的頭像 發(fā)表于 07-11 17:05 ?915次閱讀
    【好書推薦】RT-Thread第18本相關(guān)書籍!<b class='flag-5'>RISC-V</b>嵌入式<b class='flag-5'>系統(tǒng)</b>設(shè)計  | 技術(shù)集結(jié)

    RISC-V和ARM有何區(qū)別?

    RISC-VARM是種精簡指令集(RISC),以該指令集為基礎(chǔ)的處理通常被稱為ARM芯片,它在全球范圍內(nèi)得到了極為廣泛的應(yīng)用。而RISC-V
    的頭像 發(fā)表于 06-24 11:38 ?2032次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理

    HPM5E31IGN單核 32 位 RISC-V 處理在當今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的
    發(fā)表于 05-29 09:23

    FPGA與RISC-V淺談

    RISC-V處理的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢 RISC-V種全新的
    發(fā)表于 04-11 13:53 ?682次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理IP及解決方案公司芯科技與杭州芯芒科技深入合作,共同研發(fā)推出芯全系列RISC-V CPU
    的頭像 發(fā)表于 03-19 14:36 ?1738次閱讀