91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎么看見和定量分析驗(yàn)證平臺(tái)的時(shí)間呢

工程師鄧生 ? 來源:杰瑞IC驗(yàn)證 ? 作者:Jerry ? 2022-08-30 09:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們說的“提速”到底提的是什么時(shí)間?

1、驗(yàn)證仿真中的“3個(gè)時(shí)間”

在驗(yàn)證仿真過程中,我們腦中需要閃過至少3個(gè)概念:

墻上時(shí)鐘時(shí)間(wall clock time)

cpu時(shí)間(cpu time)

仿真時(shí)間(simulation time)

他們都是什么呢?

1.墻上時(shí)鐘時(shí)間(wall clock time):

顧名思義,它是“掛在墻上的時(shí)鐘”的時(shí)間,這個(gè)時(shí)間也就是我們真實(shí)世界真正“走過的時(shí)間”。

你跑一個(gè)case,對(duì)于linux系統(tǒng)來說,就是一個(gè)或多個(gè)進(jìn)程,而這個(gè)wall clock time,它是進(jìn)程運(yùn)行的時(shí)鐘總量。它除了包括cpu真正的運(yùn)行時(shí)間之外,還包括了如:

就緒時(shí)間:

進(jìn)程具備運(yùn)行條件,但是還沒有CPU資源可用。例如你提交了一個(gè)case,但是半天提不上去跑不起來,可能因?yàn)槠渌说腸ase太多,導(dǎo)致機(jī)器滿載了,等別人釋放了之后你的case才真正獲得cpu資源運(yùn)行起來。

阻塞時(shí)間:

例如你的case已經(jīng)跑起來了,發(fā)現(xiàn)某個(gè)vip lisence不夠了,“卡”到那里了。

或者例如你編譯運(yùn)行過程中因?yàn)榇疟P不太充足出現(xiàn)的卡頓現(xiàn)象等。

2.cpu時(shí)間(cpu time):

當(dāng)進(jìn)程運(yùn)行起來之后,占用cpu進(jìn)行計(jì)算花費(fèi)的時(shí)間。同樣是代碼在cpu上運(yùn)行,依據(jù)代碼類別不同,cpu時(shí)間也分為用戶cpu時(shí)間和系統(tǒng)cpu時(shí)間。

用戶cpu時(shí)間是代碼在用戶態(tài)(User Mode)運(yùn)行的時(shí)間。

系統(tǒng)cpu時(shí)間是代碼在內(nèi)核態(tài)(Kernel Mode)運(yùn)行的時(shí)間。

我們可以簡(jiǎn)單理解:依據(jù)代碼權(quán)限不同,用戶態(tài)執(zhí)行用戶代碼,內(nèi)核態(tài)執(zhí)行的是操作系統(tǒng)代碼。這里不深入展開了,感興趣的朋友可以查閱一些資料(為什么這里要多引申提一下這個(gè)概念,主要幫沒有聽過這些概念的朋友,在仿真性能分析報(bào)告中如果碰到相關(guān)詞匯,至少可以有一個(gè)簡(jiǎn)單的感性認(rèn)知)。

此外,從前面的wall clock time解釋可以看出,比如你的case被阻塞了、掛起了是不占用cpu時(shí)間的,但是真實(shí)時(shí)間還是繼續(xù)走的。有兄弟可能會(huì)問:“照這么說,wall clock time是不是肯定是大于cpu time?”

答案是:不一定。

如果是多核處理器機(jī)器上,cpu總時(shí)間是所有不同線程或進(jìn)程cpu時(shí)間之和,此時(shí)wall clock time時(shí)間就會(huì)比cpu總時(shí)間小了。其實(shí)依據(jù)wall clock time和cpu總時(shí)間的關(guān)系,也把進(jìn)程分為計(jì)算密集型(wall clock time小于cpu time,有多核并行的優(yōu)勢(shì))和I/O密集型(wall clock time大于cpu time,沒有多核優(yōu)勢(shì),很多等待時(shí)間)。

舉一個(gè)例子,如下截圖,VCS軟件對(duì)于verilog設(shè)計(jì)部分的編譯過程中,允許通過-j選項(xiàng)指定并行數(shù)量。在選擇合適的并行數(shù)量的情況下,相關(guān)部分編譯的wall clock time就會(huì)小于cpu time哦~

189de864-27e1-11ed-ba43-dac502259ad0.png

3.仿真時(shí)間(Simulation time)

仿真時(shí)間是仿真器維護(hù)的時(shí)間,就是我們波形中看到的那個(gè)多少ns多少ps那個(gè)時(shí)間,它顯然不是仿真過程中真實(shí)的時(shí)間。這個(gè)時(shí)間是為了表示實(shí)際電路的運(yùn)行時(shí)間,給電路仿真建模用的一個(gè)“數(shù)字”。

我們知道SystemVerilog是在值的更新、計(jì)算等一個(gè)個(gè)離散事件的相互觸發(fā)“推著”往前走的(推著走的單位就是也就是我們之前講過的global time precision,也就是timeslot)。

所以仿真時(shí)間長(zhǎng)短和運(yùn)行時(shí)間長(zhǎng)短、仿真速度沒什么關(guān)系,主要是看“步子”有多少。在其他所有因素都一樣的情況下,誰的事件少、推的步子少誰仿真的速度也就更快。

再舉個(gè)例子:`timescale 1ns/1ps 和`timescale 10ns/10ps,它們的time unit和time precision都同時(shí)擴(kuò)大了10倍,但它們的比值是一樣的,即“步子”數(shù)量是一樣的。在其他背景完全一樣的相同仿真單位度量情況下(這里指的不帶具體單位,如,#1;前者代表運(yùn)行1ns后者表示運(yùn)行10ns),仿真速度是一樣的。

Tips:我們說平臺(tái)提速到底要提哪個(gè)時(shí)間?

剛才Jerry給大家拋出了驗(yàn)證仿真的“3個(gè)時(shí)間”,我們回到本系列文章“驗(yàn)證仿真提速”主題,拋出一下最底層的問題:我們追求“提速”,根本目標(biāo)是想要減少哪個(gè)時(shí)間?

沒錯(cuò),我們追求的最根本目標(biāo)是減少墻上時(shí)鐘時(shí)間(wall clock time),即我們需要的是減少自己浪費(fèi)的真實(shí)世界的時(shí)間,多跑幾輪case或者早點(diǎn)跑出結(jié)果早下班。如果你費(fèi)盡心思減少cpu time、仿真時(shí)間,最后wall clock time沒有降下來對(duì)于我們有個(gè)毛線意義??雖然如前面有提到這3個(gè)時(shí)間有相關(guān)性,但是希望大家心中一定要明確我們的根本目標(biāo)。

2、怎么看見和定量分析驗(yàn)證平臺(tái)的時(shí)間?

有了前面的認(rèn)知鋪墊,我們回到實(shí)戰(zhàn)。如何定量分析驗(yàn)證平臺(tái)的時(shí)間和資源,我們以VCS工具為例(其他家工具大家自行探索),一般可以有兩種抓取性能信息的方式,一種是以“輕量級(jí)”的方式輸出編譯和運(yùn)行仿真過程中的性能匯總信息,一種是相對(duì)“重量級(jí)”的方式進(jìn)一步詳細(xì)分析仿真運(yùn)行性能信息。第二種為什么說比較“重量級(jí)”呢?主要原因是它本身就會(huì)造成很大的時(shí)間消耗。我們都簡(jiǎn)要介紹一下:

1.以“輕量級(jí)”的方式輸出編譯和運(yùn)行仿真過程中的性能匯總信息。

增加vcs編譯選項(xiàng): -reportstats

增加simv仿真選項(xiàng):-reportstats

工具將會(huì)直接把編譯和運(yùn)行的匯總性能報(bào)告直接打印在屏幕上,我們示意性跑出來的一組截圖如下:

18cd3cc2-27e1-11ed-ba43-dac502259ad0.png

18db4484-27e1-11ed-ba43-dac502259ad0.png

上面的主要細(xì)節(jié)vcs手冊(cè)解釋原文如下:

? VCS start time

? Elapsed real time: wall clock time from VCS start to VCS end

? CPU time: Accumulated user time + system time from all

processes spawned from VCS

? Peak virtual memory size summarized from all the contributing

processes at specific time points

? Sum of resident set size from all the contributing processes at

specific time points

? Sum of shared memory from all the contributing processes at

specific time points

? Sum of private memory from all the contributing processes at

specific time points

? Major fault accumulated from all processes spawned from VCS

我們本篇主要關(guān)心時(shí)間,有了前文的鋪墊相信這里可以看得比較清楚了。

從上面的解釋可知:Elapsed real time就是編譯或運(yùn)行階段的墻上時(shí)鐘時(shí)間(wall clock time),cpu time是vcs產(chǎn)生所有進(jìn)程的用戶cpu時(shí)間和系統(tǒng)cpu時(shí)間總和。

順便,從這個(gè)舉例的截圖報(bào)告也可以明顯看出wall clock time大于cpu time,沒有任何多核優(yōu)勢(shì),屬于I/O密集型。

這里提一個(gè)點(diǎn),我們前面討論3種時(shí)間的時(shí)候可以了解到:即使是跑同樣的case,用同樣的種子,跑出來的時(shí)間統(tǒng)計(jì)信息也一定會(huì)因?yàn)榇疟P狀態(tài)等原因而不同。所以對(duì)于測(cè)試某種手段是否減少了總時(shí)間花費(fèi),是否有收益(尤其是不太明顯的手段),單純的通過前后兩次跑同樣的case,對(duì)比統(tǒng)計(jì)結(jié)果是不足以判別的,如果不是明顯的提速手段,可能會(huì)出現(xiàn)使用后wall clock time和cpu time反而比使用前花費(fèi)更多時(shí)間。但是如果基于相同的服務(wù)器等因素的狀態(tài),或基于統(tǒng)計(jì)的方式多次測(cè)試評(píng)估,就可以看出總體速度的提升趨勢(shì)。

2.以相對(duì)“重量級(jí)”的方式進(jìn)一步詳細(xì)分析仿真運(yùn)行的性能信息。

增加vcs編譯選項(xiàng) -lca -simprofile

增加simv仿真選項(xiàng) -simprofile time

(這個(gè)仿真選項(xiàng)后面除了跟time觀測(cè)仿真時(shí)間信息還可以加:如mem收集服務(wù)器內(nèi)存消耗信息等,當(dāng)然也可以如time+mem同時(shí)收集) 這些選項(xiàng)加了之后,工具會(huì)生成如下帶“profile”關(guān)鍵詞的文件和文件夾,我們主要看profileReport.html文件。

18ef5d8e-27e1-11ed-ba43-dac502259ad0.png

html文件打開后會(huì)發(fā)現(xiàn)分左右兩個(gè)區(qū)域,通過左邊區(qū)域可以控制出現(xiàn)在右邊區(qū)域你想要看到的性能信息,示意圖如下:

19116212-27e1-11ed-ba43-dac502259ad0.png

Jerry通過time+mem的選項(xiàng),隨意跑了一個(gè)case,相關(guān)的summary示意圖如下:

192c6418-27e1-11ed-ba43-dac502259ad0.png

我們還是關(guān)心time,主要貼下time的相關(guān)copmponent的含義(下面有的條目在上圖例子中不涉及,別的case也許就會(huì)有):

?CONSTRAINT

The CPU time needed to solve and simulate the SystemVerilog constraint blocks.

?KERNEL

The CPU time needed by the VCS kernel. This CPU time is separate from the CPU time needed to simulated your Verilog or SystemVerilog, VHDL, SystemC, or C or C++ code for your design and testbench.

?VERILOG

The CPU time needed by VCS to simulate this example’s SystemVerilog code, which is a program block. For Verilog and SystemVerilog there are sub-components.

?DEBUG

The CPU time needed by VCS to simulate this example with the debugging capabilities of Verdi and the UCLI or to write a simulation history VCD or FSDB file.

?Value Change Dumping

The CPU time needed by VCS to write a simulation history VCD or VPD file.

?VHDL

For VCS only, the CPU time needed to simulate the VHDL code design.

?PLI/DPI/DirectC

The CPU time needed by VCS to simulate the C/C++ in a PLI, DPI, or DirectC application.

?HSIM (Hybrid Simulation)

This is about the CPU time used by HSOPT (Hybrid Simulation Optimization). The HSIM bucket indicates the CPU time consumption of design constructs that are optimized by HSOPT. It has become prominent in GLS design/RTL. The HSIM cost is more with GLS design because most constructs are optimized by HSOPT. But it cannot be zero because there are some global HSIM activities.

?COVERAGE

The CPU time needed for functional coverage (testbench and assertion coverage). Code coverage is not part of this component.

?SystemC

The CPU time needed for SystemC simulation.

通過調(diào)節(jié)前面提到html左邊區(qū)域選項(xiàng),還可以看到更多的信息,如進(jìn)一步查看仿真過程中rtl和tb各個(gè)模塊層級(jí)花費(fèi)的時(shí)間信息,這里就不多贅述了,其他的玩法大家感興趣可以自己研究。

這種“重量級(jí)”的方式,雖然會(huì)拖慢仿真時(shí)間,但一個(gè)優(yōu)勢(shì)是收集的信息更加詳細(xì),可以更直觀的看到各部分資源消耗百分比,更好的協(xié)助我們找到消耗時(shí)間的性能瓶頸,提供優(yōu)化方向和縮小優(yōu)化范圍。

結(jié)語

我們今天圍繞“時(shí)間”這個(gè)主題,首先討論了驗(yàn)證仿真中的“3個(gè)時(shí)間”建立了基礎(chǔ)認(rèn)知,接著明確了平臺(tái)提速到底要提哪個(gè)時(shí)間?最后以vcs工具舉例了怎么收集和分析相關(guān)信息。



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11294

    瀏覽量

    225339
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1983

    瀏覽量

    135082
  • 多核處理器
    +關(guān)注

    關(guān)注

    0

    文章

    110

    瀏覽量

    20768

原文標(biāo)題:驗(yàn)證仿真提速系列--認(rèn)識(shí)“時(shí)間”與平臺(tái)速度定量分析

文章出處:【微信號(hào):處芯積律,微信公眾號(hào):處芯積律】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    熱重分析儀在纖維材料的測(cè)試應(yīng)用

    理解。熱重分析儀成為纖維材料研究中重要的分析工具。熱重分析儀在纖維材料哪些方面的應(yīng)用1、纖維材料成分定量分析。熱重分析儀在復(fù)合纖維及纖維共混
    的頭像 發(fā)表于 03-05 15:11 ?103次閱讀
    熱重<b class='flag-5'>分析</b>儀在纖維材料的測(cè)試應(yīng)用

    RDMA設(shè)計(jì)35:基于 SV 的驗(yàn)證平臺(tái)

    的整體架構(gòu)圖. 驗(yàn)證平臺(tái)驗(yàn)證環(huán)境、DUT、AXI BRAM IP 和 RDMA 子系統(tǒng)模型組成。其中驗(yàn)證環(huán)境包括接口(Interface)、激勵(lì)、監(jiān)測(cè)、測(cè)試用例和結(jié)果
    發(fā)表于 02-01 13:14

    高壓放大器在激勵(lì)低頻可重構(gòu)磁電天線中的應(yīng)用

    。基于磁電天線的振蕩理論,還構(gòu)建了相應(yīng)的等效電路模型,并定量分析了磁電天線的多維調(diào)諧方法。最后,制作了原型機(jī),分別在機(jī)械域和電磁域測(cè)試了磁電天線的可重構(gòu)特性,驗(yàn)證了機(jī)械調(diào)諧方法的可行性和有效性。
    的頭像 發(fā)表于 01-16 16:32 ?144次閱讀
    高壓放大器在激勵(lì)低頻可重構(gòu)磁電天線中的應(yīng)用

    仿真分析儀表放大器共模抑制比

    放大器選型與電路設(shè)計(jì)階段,有必要通過仿真手段對(duì)其 CMRR 特性進(jìn)行定量分析驗(yàn)證。下面以 AD8422 儀表放大器為例,介紹其共模抑制比的仿真分析方法。 圖 2-29 所示為 AD8422 的 CMRR 仿真原理圖。左上角電路
    的頭像 發(fā)表于 12-25 07:41 ?483次閱讀
    仿真<b class='flag-5'>分析</b>儀表放大器共模抑制比

    普發(fā)真空GSD 350在線質(zhì)譜儀在關(guān)鍵領(lǐng)域的應(yīng)用價(jià)值

    在催化、半導(dǎo)體、電池及材料處理等領(lǐng)域,對(duì)工藝過程中的氣體成分進(jìn)行實(shí)時(shí)、準(zhǔn)確的定性與定量分析,是優(yōu)化工藝、保障產(chǎn)品質(zhì)量的關(guān)鍵。普發(fā)真空 GSD 350 OmniStar / ThermoStar 在線氣體分析系統(tǒng),為這類分析需求提
    的頭像 發(fā)表于 11-14 09:18 ?659次閱讀

    機(jī)器視覺系統(tǒng)中工業(yè)相機(jī)的常用術(shù)語解讀

    1、機(jī)器視覺系統(tǒng)機(jī)器視覺系統(tǒng)machinevisionsystem是通過對(duì)聲波、電磁輻射等時(shí)空模式進(jìn)行探測(cè)及感知,對(duì)所獲取的圖像進(jìn)行自動(dòng)處理、分析和測(cè)量,做出定性解釋和定量分析,得到有關(guān)目標(biāo)物體
    的頭像 發(fā)表于 10-31 17:34 ?1269次閱讀
    機(jī)器視覺系統(tǒng)中工業(yè)相機(jī)的常用術(shù)語解讀

    傾佳電子寬禁帶時(shí)代下的效率優(yōu)化:SiC MOSFET橋式拓?fù)渲型秸骷夹g(shù)的必然性與精確定量分析

    傾佳電子寬禁帶時(shí)代下的效率優(yōu)化:SiC MOSFET橋式拓?fù)渲型秸骷夹g(shù)的必然性與精確定量分析 ? ? ? ? 傾佳電子(Changer Tech)是一家專注于功率半導(dǎo)體和新能源汽車連接器的分銷商
    的頭像 發(fā)表于 10-14 15:07 ?1058次閱讀
    傾佳電子寬禁帶時(shí)代下的效率優(yōu)化:SiC MOSFET橋式拓?fù)渲型秸骷夹g(shù)的必然性與精確<b class='flag-5'>定量分析</b>

    電能質(zhì)量分析軟件可以提供哪些數(shù)據(jù)分析功能?

    電能質(zhì)量分析軟件通過對(duì)電力系統(tǒng)的實(shí)時(shí)數(shù)據(jù)采集和深度算法處理,可提供覆蓋 “穩(wěn)態(tài)指標(biāo)評(píng)估、暫態(tài)事件溯源、故障預(yù)測(cè)診斷、合規(guī)性驗(yàn)證” 全鏈條的數(shù)據(jù)分析功能。以下結(jié)合行業(yè)標(biāo)準(zhǔn)與前沿工具(如福祿克、華盛昌
    的頭像 發(fā)表于 10-10 17:12 ?845次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 08-26 09:49

    3D 共聚焦顯微鏡 | 芯片制造光刻工藝的表征應(yīng)用

    接觸式三維成像、亞微米級(jí)分辨率和快速定量分析能力,成為光刻工藝全流程質(zhì)量控制的關(guān)鍵工具,本文將闡述其在光刻膠涂層檢測(cè)、圖案結(jié)構(gòu)分析、層間對(duì)準(zhǔn)驗(yàn)證等核心環(huán)節(jié)的應(yīng)用。芯
    的頭像 發(fā)表于 08-05 17:46 ?1278次閱讀
    3D 共聚焦顯微鏡 | 芯片制造光刻工藝的表征應(yīng)用

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 07-31 16:39

    稀土永磁同步電動(dòng)機(jī)失磁對(duì)電機(jī)損耗的影響

    故障的狀態(tài),對(duì)失磁放障狀態(tài)下電機(jī)的鋼耗和鐵耗進(jìn)行定量分析,研究稀土永磁同步電動(dòng)機(jī)失磁程度與電機(jī)損耗的動(dòng)態(tài)關(guān)系。這些研究表明在電機(jī)設(shè)計(jì)和運(yùn)行過程中采取措施降低其不可逆失磁是非常重要的。 純分享帖,點(diǎn)擊
    發(fā)表于 07-15 14:35

    時(shí)間間隔測(cè)量分析儀特點(diǎn)總結(jié)

    時(shí)間頻率行業(yè),時(shí)間間隔測(cè)量是不可缺少的一部分,選擇一款合適的時(shí)間間隔測(cè)量?jī)x就會(huì)顯得尤為重要,今天我們來分析一下時(shí)間間隔
    的頭像 發(fā)表于 05-08 11:29 ?561次閱讀
    <b class='flag-5'>時(shí)間</b>間隔測(cè)<b class='flag-5'>量分析</b>儀特點(diǎn)總結(jié)

    Fluke福祿克435電能質(zhì)量分析儀B通道電流測(cè)試不準(zhǔn)維修過程分享

    近期某客戶送修一臺(tái)福祿克電能質(zhì)量分析儀435,報(bào)修故障是B通道電流測(cè)試不準(zhǔn)。對(duì)儀器進(jìn)行初步檢測(cè),驗(yàn)證和客戶描述一致。
    的頭像 發(fā)表于 04-25 17:23 ?1107次閱讀
    Fluke福祿克435電能質(zhì)<b class='flag-5'>量分析</b>儀B通道電流測(cè)試不準(zhǔn)維修過程分享

    飛行時(shí)間質(zhì)譜儀數(shù)據(jù)讀出解決方案

    01背景介紹質(zhì)譜儀是一種高靈敏度、高分辨率的分析儀器,能夠?qū)崿F(xiàn)復(fù)雜樣品的快速、精準(zhǔn)定性及定量分析,被廣泛應(yīng)用于生命科學(xué)、地質(zhì)科學(xué)、藥物分析、環(huán)境監(jiān)測(cè)、食品安全和法醫(yī)鑒定等領(lǐng)域。質(zhì)譜儀按質(zhì)量分析
    的頭像 發(fā)表于 04-07 16:04 ?1248次閱讀
    飛行<b class='flag-5'>時(shí)間</b>質(zhì)譜儀數(shù)據(jù)讀出解決方案