91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CXL在PCIe 5.0的基礎(chǔ)上復(fù)用三種類型的協(xié)議

安芯教育科技 ? 來源:安芯教育科技 ? 作者:安芯教育科技 ? 2022-09-06 10:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

CXL的全名是Compute eXpressLink。CXL是Intel在2019年提出的,希望用CXL來實現(xiàn)計算、內(nèi)存、存儲和網(wǎng)絡(luò)的解耦,并在CXL總線上提供持久內(nèi)存。

CXL發(fā)展到現(xiàn)在已經(jīng)有幾十家的會員。目前CXL協(xié)議共有個版本,分別是1.0,1.1,2.0和剛剛發(fā)布的3.0,協(xié)議規(guī)范可以在官網(wǎng)上下載(https://www.computeexpresslink.org/)。關(guān)于CXL,協(xié)議里面是這樣說的“CXL is alow-latency, high-bandwidth link that supports dynamic protocol muxing ofcoherency, memory access, and IO protocols, thus enabling attachment ofcoherent accelerators or memory devices”。從協(xié)議給出的定義可以看出,CXL是一種低延時,高帶寬的連接技術(shù),主要支持一致性緩存,內(nèi)存和IO擴(kuò)展。

CXL是基于PCIe 5.0實現(xiàn)的連接技術(shù),復(fù)用了很多PCIe協(xié)議的東西,這一點上與CCIX比較像,但又不完全一樣。說起CCIX和CXL,難免要相互對比。其實與其說是兩種技術(shù)對比,不如說是ARM和Intel兩大陣營的對抗。Intel具有一定的技術(shù)優(yōu)勢(至少在PCIe上);但是ARM如日中天,客戶群體巨大。本文旨在一窺CXL協(xié)議,無意探討CCIX和CXL的路線之爭。相信大家經(jīng)過學(xué)習(xí),會對兩種技術(shù)有自己的認(rèn)識。孰優(yōu)孰劣,誰會笑到最后,那是大佬們的事情。

滄海一聲笑,滔滔兩岸潮

浮沉隨浪,只記今朝

蒼天笑,紛紛世上潮

誰負(fù)誰勝出,天知曉

扯完閑話,書歸正傳。接下來的內(nèi)容是基于CXL 2.0協(xié)議的學(xué)習(xí)筆記。由于是第一次刷CXL協(xié)議,就還是按照協(xié)議的章節(jié)來。內(nèi)容主要是三方面,一是對協(xié)議的翻譯,由于英語水平和技術(shù)水平都有限,有些地方會不通順;二是自己的理解,直白說就是中翻中,把不通順的或者難懂的描述轉(zhuǎn)成大白話,這里可能會有一些不太準(zhǔn)確;三是一些基礎(chǔ)知識的補(bǔ)充,前面提到,CXL是在PCIe的基礎(chǔ)上發(fā)展而來,因此有不少復(fù)用PCIe協(xié)議的地方,但是CXL協(xié)議里面又不會闡述這些。我把暫時看不懂或者不太關(guān)心的部分都略過了,尤其是后半部分章節(jié),日后如果有需要,二刷三刷的時候再補(bǔ)上。

背景知識之PCIe:

既然CXL是以PCIe 5.0為基礎(chǔ),我們還是有必要先簡單了解一下PCIe協(xié)議。

PCIe是點到點的傳輸,采用的是低壓差分技術(shù),一條通道(Lane)在發(fā)送(TX)和接收(RX)方向上共有四條信號線。PCIe 5.0的最大傳輸速率是32GT/s,也就是說單通道的最大速率是32Gb/s。如果想要提高PCIe的帶寬,就需要多條通道,就像高速公路要提高交通流量就需要擴(kuò)展更多的車道。所以經(jīng)常會看到x32,x16,x8這些描述,后面的數(shù)字就代表通道數(shù)。通道數(shù)不是隨意的,PCIe 5.0支持x1,x2,x4,x8,x12,x16和x32。簡單計算可以得知,PCIe5.0最大的帶寬是32*32/8=128GB/s,但這只是理論值,實際應(yīng)用中需要考慮編碼,數(shù)據(jù)包頭等開銷,有效帶寬肯定要小于理論值。

PCIe的拓?fù)浣Y(jié)構(gòu)如下圖。

2ebbec9a-2d86-11ed-ba43-dac502259ad0.png

Rootcomplex:簡稱RC,root complex主要負(fù)責(zé)PCIe報文的解析和生成。RC接受來自CPU的IO指令,生成對應(yīng)的PCIe報文,或者接受來自設(shè)備的PCIe TLP報文,解析數(shù)據(jù)傳輸給CPU或者內(nèi)存。

Endpoint:簡稱EP,PCIe終端設(shè)備,是PCIe樹形結(jié)構(gòu)的葉子節(jié)點。EP可以分為三類,legacy endpoint,PCI Express endpoint和Root Complex IntegratedEndpoints (RCiEPs)。

Switch:PCIe的轉(zhuǎn)接器設(shè)備,提供擴(kuò)展或聚合能力,并允許更多的設(shè)備連接到一個PCle端口。它們充當(dāng)包路由器,根據(jù)地址或其他路由信息識別給定包需要走哪條路徑。

PCIe可以分為三個獨立的邏輯層:事務(wù)層(TransactionLayer),數(shù)據(jù)鏈路層(Data Link Layer)和物理層(Physical Layer)。

2edc0a02-2d86-11ed-ba43-dac502259ad0.png

在發(fā)送端,PCIe傳輸?shù)臄?shù)據(jù)從上到下,都是以數(shù)據(jù)包(packet)的形式傳輸?shù)模總€都是有其固定的格式的。事務(wù)層負(fù)責(zé)創(chuàng)建TLP(Transaction Layer packet);數(shù)據(jù)鏈路層接收事務(wù)層發(fā)來的TLP并創(chuàng)建DLLP(Data LinkLayer packet);物理層接收DLLP,然后加上幀頭和幀尾,把數(shù)據(jù)分發(fā)到各個Lane傳輸。在接收端,物理層接收Lane上傳輸?shù)臄?shù)據(jù),去掉幀頭和幀尾信息,發(fā)給數(shù)據(jù)鏈路層;數(shù)據(jù)鏈路層提取出TLP發(fā)給事務(wù)層;事務(wù)層解析TLP,取出有效負(fù)載數(shù)據(jù)。

2eeae5ea-2d86-11ed-ba43-dac502259ad0.png

這些是PCIe最基本的知識,后面用到啥再介紹。

第一章 介紹 1.1– 1.2 略。

1.3參考文檔

PCI Express Base Specification Revision 5.0 or later

ACPI Specification 6.3 or later

UEFI Specification 2.8 or later

PCI Firmware Specification 3.2 or later

MCTP Base Specification (DSP0236) 1.3.1 or later

Security Protocol and Data Model Specification 1.1.0 or later

1.4 概述 1.4.1 CXL

CXL在PCIe 5.0的基礎(chǔ)上復(fù)用三種類型的協(xié)議,分別 CXL.io,CXL.cache,CXL.memory。CXL.io用來發(fā)現(xiàn),配置,寄存器訪問、錯誤報告,主機(jī)物理地址(Host Physical Address,HPA)查找,中斷等。CXL.cache用來擴(kuò)展系統(tǒng)緩存。CXL.memory 用來擴(kuò)展系統(tǒng)存儲。其中CXL.cache和CXL.memory是備選的。三種 CXL 協(xié)議分別對應(yīng)一個接口。

2efb3aa8-2d86-11ed-ba43-dac502259ad0.png

如上圖中,右側(cè)的主機(jī)可以通過CXL連接左側(cè)的加速芯片,其中CXL.io擴(kuò)展外部I/O設(shè)備,CXL.cache擴(kuò)展緩存,CXL.memory擴(kuò)展存儲。

CXL2.0支持熱插拔、安全增強(qiáng)、持久內(nèi)存支持、內(nèi)存錯誤報告和遙測。CXL 2.0還支持多扇出(Fan-out)單級交換,以及跨多個虛擬層次結(jié)構(gòu)共享設(shè)備的能力,包括對內(nèi)存設(shè)備的多域支持。如下圖,每種顏色標(biāo)識一個虛擬層次結(jié)構(gòu)。其中的MLD是多邏輯設(shè)備(Multi-Logic Device),是一個Type 3的設(shè)備,后面會講什么是Type 3設(shè)備。

2f0c663e-2d86-11ed-ba43-dac502259ad0.png

1.4.2Flex Bus

關(guān)于Flex Bus,協(xié)議里面的原話是這樣說的“A Flex Bus port allowsdesigns to choose between providing native PCIe protocol or CXL over ahigh-bandwidth, off-package link; the selection happens during link trainingvia alternate protocol negotiation and depends on the device that is pluggedinto the slot.“

CXL也采用的是PCIe的物理層,所以對于同一個插槽上的設(shè)備,到底是CXL設(shè)備還是傳統(tǒng)PCIe設(shè)備呢?在上電啟動時,主機(jī)識別出是PCIe設(shè)備還是CXL設(shè)備,之后FlexBus就像是一個二選一,選擇采用哪個協(xié)議。這樣插槽就可以兼容CXL卡或是PCIe卡。在CPU和設(shè)備之間可以插入一個或兩個可選的重定時器(Retimer),以延長通道長度。下圖是Flex Bus的示意電路。

插播一句,關(guān)于PCIe Retimer。隨著PCIe協(xié)議的不斷升級,頻率越來越高,對數(shù)據(jù)在線路中的傳輸長度提出了強(qiáng)烈挑戰(zhàn)。為了解決這一問題,PCIe協(xié)議在4.0版本中提出了Retimer。Retimer實際上是一種協(xié)議感知設(shè)備,能更好地將信號傳輸?shù)礁h(yuǎn)。

2f2f43de-2d86-11ed-ba43-dac502259ad0.png

下圖中顯示,通過此端口可將一致性加速器或智能I/O設(shè)備連接到主機(jī)處理器。

2f3e5bee-2d86-11ed-ba43-dac502259ad0.png

下圖顯示了如何通過Flex Bus.CXL來擴(kuò)展內(nèi)存系統(tǒng)。

2f583140-2d86-11ed-ba43-dac502259ad0.png

下圖顯示了CXL下游端口(Downstream Port)支持的連接。

2f69f40c-2d86-11ed-ba43-dac502259ad0.png

1.5 Flex Bus鏈接功能

FlexBus提供了一種點對點互連,可以傳輸原始PCIe協(xié)議或動態(tài)多協(xié)議CXL,以支持I/O、緩存和內(nèi)存協(xié)議。主要的鏈接屬性包括對以下功能的支持:

原始的PCIe模式,支持PCIe協(xié)議的全部功能

CXL模式

PCIe或CXL配置

信號速率32GT/s,降級速率16GT/s和8GT/s(CXL模式)

CXL鏈路寬度x16,x8,x4,x2(降級模式)和x1(降級模式)

CXL模式下對x4的分叉支持

1.6 Flex Bus 分層概述

CXL事務(wù)(協(xié)議)層分為兩個部分:處理CXL.io的邏輯和處理CXL.cahce和CXL.mem的邏輯。CXL鏈路層以相同的方式細(xì)分。如下圖所示,CXL.io近似PCIe協(xié)議的事務(wù)層和鏈路層,但是CXL.cache和CXL.mem走的是自己單獨的事務(wù)層與鏈路層(這是CXL延遲低的原因之一)。CXL ARB/MUX接口將來自兩個通路的流量交織。

2f84532e-2d86-11ed-ba43-dac502259ad0.png

此外,CXL可以選擇是否實現(xiàn)PCIe事務(wù)層和數(shù)據(jù)鏈路層,如果實現(xiàn),則允許分別與CXL.io事務(wù)層和鏈路層聚合。作為鏈路training過程的結(jié)果,事務(wù)層和鏈路層被配置為在PCIe模式或CXL模式下運(yùn)行。

1.7 文檔范圍 略。

本章總結(jié):這一章介紹了CXL的基本概念,CXL協(xié)議可以分為三個部分,分別是CXL.io,CXL.cache和CXL.mem。從Flex Bus分層結(jié)構(gòu)能夠看出來,CXL也是在PCIe的分層架構(gòu)上做了擴(kuò)展。但是和CCIX不同,CXL為CXL.cache和CXL.mem增添了新的事務(wù)層(Transaction Layer)和鏈路層(Link Layer),所以也可以認(rèn)為CXL.cache和CXL.mem是兩個全新的協(xié)議。

【待續(xù)】

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    3040

    瀏覽量

    91667
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88429

原文標(biāo)題:技術(shù)分享 | CXL學(xué)習(xí)(一)

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    瀾起科技發(fā)布PCIe 6.x/CXL 3.x AEC解決方案

    瀾起科技今日宣布,率先在國內(nèi)推出基于PCIe 6.x/CXL 3.x標(biāo)準(zhǔn)的高性能有源電纜(AEC,Active Electrical Cable)解決方案。該方案面向數(shù)據(jù)中心從單機(jī)架向多機(jī)架復(fù)雜架構(gòu)
    的頭像 發(fā)表于 01-27 14:15 ?319次閱讀

    【MCP】同時支持stdio,streamableHttpless和sse三種協(xié)議的MCP服務(wù)框架

    項目說明 這是一個同時支持stdio,streamableHttpless和sse三種協(xié)議的MCP-Server的框架(ts語言)。 為什么我想做這個框架呢?因為隨著AI發(fā)展,現(xiàn)在越來越多業(yè)務(wù)需要
    的頭像 發(fā)表于 01-21 18:26 ?172次閱讀
    【MCP】同時支持stdio,streamableHttpless和sse<b class='flag-5'>三種</b><b class='flag-5'>協(xié)議</b>的MCP服務(wù)框架

    VIAVI Xgig 5P16推出全新功能,完善PCIe5.0測試需求

    VIAVI Xgig 5P16推出全新功能,完善了PCIe5.0測試需求。Xgig 5P16分析儀/協(xié)議訓(xùn)練器提供16通道全速數(shù)據(jù)捕獲和錯誤注入,可對PCIe協(xié)議進(jìn)行詳細(xì)的功能和性能分
    的頭像 發(fā)表于 12-17 16:25 ?324次閱讀
    VIAVI Xgig 5P16推出全新功能,完善<b class='flag-5'>PCIe5.0</b>測試需求

    解析DS320PR822:PCIe 5.0CXL 1.1的高性能線性轉(zhuǎn)接驅(qū)動器

    解析DS320PR822:PCIe 5.0CXL 1.1的高性能線性轉(zhuǎn)接驅(qū)動器 高速數(shù)據(jù)傳輸領(lǐng)域,PCIe
    的頭像 發(fā)表于 12-16 14:15 ?401次閱讀

    DS320PR410:支持PCIe? 5.0、CXL 2.0的四通道線性轉(zhuǎn)接驅(qū)動器

    DS320PR410:支持PCIe? 5.0CXL 2.0的四通道線性轉(zhuǎn)接驅(qū)動器 高速數(shù)據(jù)傳輸?shù)念I(lǐng)域中,信號的完整性和傳輸距離一直是工程師們關(guān)注的重點。DS320PR410作為一款
    的頭像 發(fā)表于 12-16 10:35 ?418次閱讀

    三種類型內(nèi)存的使用

    的,因為底層數(shù)據(jù)會被默默刪除。自動存儲通常被稱為“棧”。 分配的存儲:運(yùn)行malloc() 會返回的內(nèi)存類型,這種內(nèi)存會一直保留,直到被 free() 函數(shù)釋放,所以可以被傳遞到任何地方,包括返回
    發(fā)表于 12-12 06:43

    PCIe 5.0 8TB SSD挺進(jìn)消費級市場

    固態(tài)硬盤9100 PRO系列。星 9100 PRO 8TB采用了 PCIe 5.0 x4 接口設(shè)計,支持 NVMe 2.0 協(xié)議,搭配
    的頭像 發(fā)表于 11-22 08:05 ?4887次閱讀

    【干貨】一文帶你了解CAN、Modbus與LoRa三種通信協(xié)議的區(qū)別

    工業(yè)自動化與物聯(lián)網(wǎng)領(lǐng)域,CAN、Modbus和LoRa是三種主流通信技術(shù)。而億佰特在該行業(yè)具有豐富的產(chǎn)品供客戶選擇與使用,幫助客戶進(jìn)一步確定需求,本文將結(jié)合技術(shù)細(xì)節(jié)與實際案例解析其核心區(qū)別。一
    的頭像 發(fā)表于 08-28 19:32 ?2139次閱讀
    【干貨】一文帶你了解CAN、Modbus與LoRa<b class='flag-5'>三種</b>通信<b class='flag-5'>協(xié)議</b>的區(qū)別

    DS320PR1601 PCIe 5.0 32Gbps線性轉(zhuǎn)接驅(qū)動器技術(shù)解析與應(yīng)用指南

    Texas Instruments DS320PR1601 PCIe 5.0 32Gbps線性轉(zhuǎn)接驅(qū)動器是一款32通道(每個方向16通道)或x16(16通道)低功耗高性能線性中繼器或轉(zhuǎn)接驅(qū)動器。設(shè)計用于支持PCIe
    的頭像 發(fā)表于 08-21 10:15 ?989次閱讀
    DS320PR1601 <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> 32Gbps線性轉(zhuǎn)接驅(qū)動器技術(shù)解析與應(yīng)用指南

    Xgig E3 EDSFF 16通道內(nèi)插器

    Express 5.0 設(shè)計的高性能測試工具,主要針對高密度存儲服務(wù)器環(huán)境,適用于 NVMe SSD 的開發(fā)、調(diào)試與性能優(yōu)化,能夠以 32GTps 的速度獲取 16 通道上雙向的PCIe 5.0
    發(fā)表于 08-01 09:07

    PCIe協(xié)議分析儀能測試哪些設(shè)備?

    PCIe協(xié)議分析儀能測試多種依賴PCIe總線進(jìn)行高速數(shù)據(jù)傳輸?shù)脑O(shè)備,其測試范圍覆蓋計算、存儲、網(wǎng)絡(luò)及異構(gòu)計算等多個領(lǐng)域,具體設(shè)備類型及測試場景如下:一、核心計算設(shè)備 GPU(圖形處理器
    發(fā)表于 07-25 14:09

    HarmonyOS基礎(chǔ)組件:Button三種類型的使用

    中的Button相較于Android原生來說,功能比較豐富,擴(kuò)展性高,減少了開發(fā)者的代碼數(shù)量,簡化了使用方式。不僅可以自定義圓角還支持三種樣式。 常用屬性 名稱 參數(shù)類型 描述 type
    的頭像 發(fā)表于 06-09 15:48 ?2614次閱讀
    HarmonyOS基礎(chǔ)組件:Button<b class='flag-5'>三種類型</b>的使用

    nvme IP開發(fā)之PCIe

    數(shù)據(jù),Posted類型的事務(wù)請求不需要使用 完成報文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲器讀寫和I/O讀寫TLP采用基于地
    發(fā)表于 05-18 00:48

    nvme IP開發(fā)之PCIe

    PCIe 體系結(jié)構(gòu) 常見的PCIe總線系統(tǒng)結(jié)構(gòu)如圖1所示,其中主要包含三種設(shè)備,分別是根復(fù)合體(RootComplex,RC)、Switch 和終端設(shè)備(EndPoint,EP)。 圖1 PC
    發(fā)表于 05-17 14:54

    redis三種集群方案詳解

    Redis中提供的集群方案總共有三種(一般一個redis節(jié)點不超過10G內(nèi)存)。
    的頭像 發(fā)表于 03-31 10:46 ?1535次閱讀
    redis<b class='flag-5'>三種</b>集群方案詳解