91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件和軟件一起完成的集成電路設(shè)計

半導(dǎo)體行業(yè)相關(guān) ? 來源:半導(dǎo)體行業(yè)相關(guān) ? 作者:半導(dǎo)體行業(yè)相關(guān) ? 2022-09-08 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路(integrated circuit)是一種微型電子器件或部件。采用一定的工藝,把一個電路中所需的晶體管、電阻、電容和電感等元件及布線互連一起,制作在一小塊或幾小塊半導(dǎo)體晶片或介質(zhì)基片上,然后封裝在一個管殼內(nèi),成為具有所需電路功能的微型結(jié)構(gòu);其中所有元件在結(jié)構(gòu)上已組成一個整體,使電子元件向著微小型化、低功耗、智能化和高可靠性方面邁進(jìn)了一大步。它在電路中用字母“IC”表示。

集成電路設(shè)計的流程一般先要進(jìn)行軟硬件劃分,將設(shè)計基本分為兩部分:芯片硬件設(shè)計和軟件協(xié)同設(shè)計。

芯片硬件設(shè)計包括:

1.功能設(shè)計階段。

設(shè)計人員產(chǎn)品的應(yīng)用場合,設(shè)定一些諸如功能、操作速度、接口規(guī)格、環(huán)境溫度及消耗功率等規(guī)格,以做為將來電路設(shè)計時的依據(jù)。更可進(jìn)一步規(guī)劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于 SOC 內(nèi),哪些功能可以設(shè)計在電路板上。

2.設(shè)計描述和行為級驗證

功能設(shè)計完成后,可以依據(jù)功能將 SOC 劃分為若干功能模塊,并決定實現(xiàn)這些功能將要使用的 IP 核。此階段間接影響了 SOC 內(nèi)部的架構(gòu)及各模塊間互動的訊號,及未來產(chǎn)品的可靠性。

決定模塊之后,可以用 VHDL 或 Verilog 等硬件描述語言實現(xiàn)各模塊的設(shè)計。接著,利用 VHDL 或 Verilog 的電路仿真器,對設(shè)計進(jìn)行功能驗證(functionsimulation,或行為驗證 behavioral simulation)。

3.邏輯綜合

確定設(shè)計描述正確后,可以使用邏輯綜合工具(synthesizer)進(jìn)行綜合。綜合過程中,需要選擇適當(dāng)?shù)倪壿嬈骷?logic cell library),作為合成邏輯電路時的參考依據(jù)。

硬件語言設(shè)計描述文件的編寫風(fēng)格是決定綜合工具執(zhí)行效率的一個重要因素。事實上,綜合工具支持的 HDL 語法均是有限的,一些過于抽象的語法只適于作為系統(tǒng)評估時的仿真模型,而不能被綜合工具接受。邏輯綜合得到門級網(wǎng)表。

4.門級驗證(Gate-Level Netlist Verification)

門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認(rèn)經(jīng)綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。注意,此階段仿真需要考慮門電路的延遲。

5.布局和布線

布局指將設(shè)計好的功能模塊合理地安排在芯片上,規(guī)劃好它們的位置。布線則指完成各模塊之間互連的連線。注意,各模塊之間的連線通常比較長,因此,產(chǎn)生的延遲會嚴(yán)重影響 SOC 的性能,尤其在 0.25 微米制程以上,這種現(xiàn)象更為顯著。

軟件協(xié)同設(shè)計包括:

1. 電路設(shè)計 依據(jù)電路功能完成電路的設(shè)計。

2. 前仿真 電路功能的仿真,包括功耗,電流,電壓,溫度,壓擺幅,輸入輸出特性等參數(shù)的仿真。

3. 版圖設(shè)計(Layout) 依據(jù)所設(shè)計的電路畫版圖。一般使用 Cadence 軟件。

4. 后仿真 對所畫的版圖進(jìn)行仿真,并與前仿真比較,若達(dá)不到要求需修改或重新設(shè)計版圖。

5. 后續(xù)處理 將版圖文件生成 GDSII 文件交予 Foundry 流片。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54004

    瀏覽量

    465822
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12568

    瀏覽量

    374483
  • 硬件設(shè)計
    +關(guān)注

    關(guān)注

    18

    文章

    459

    瀏覽量

    45611
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    回望2025:與162萬開發(fā)者一起,讓AI硬件觸手可及

    設(shè)備中。今天,我們想和大家一起回顧這年的成長,也分享我們對未來的期待。2025,我們跟開發(fā)者一起完成了1、開發(fā)者生態(tài)持續(xù)壯大截至四季度末,涂鴉平臺累計注冊開發(fā)者超
    的頭像 發(fā)表于 02-12 18:59 ?157次閱讀
    回望2025:與162萬開發(fā)者<b class='flag-5'>一起</b>,讓AI<b class='flag-5'>硬件</b>觸手可及

    集成電路版圖設(shè)計的核心組成與關(guān)鍵步驟

    集成電路設(shè)計中,版圖(Layout)是芯片設(shè)計的核心環(huán)節(jié)之,指芯片電路的物理實現(xiàn)圖。它描述了電路中所有元器件(如晶體管、電阻、電容等)及其連接方式在硅片上的具體布局。版圖是將
    的頭像 發(fā)表于 12-26 15:12 ?699次閱讀
    <b class='flag-5'>集成電路</b>版圖設(shè)計的核心組成與關(guān)鍵步驟

    東莞理工學(xué)院“小眼睛科技杯”第四屆集成電路設(shè)計與創(chuàng)新應(yīng)用競賽圓滿落幕

    BASEDINNOVATION“小眼睛科技杯”集成電路設(shè)計與創(chuàng)新應(yīng)用競賽2025年11月23日,東莞理工學(xué)院第四屆集成電路設(shè)計與創(chuàng)新應(yīng)用競賽于學(xué)術(shù)會議中心圓滿落幕。本屆競賽由校團委、學(xué)生工作部
    的頭像 發(fā)表于 12-08 08:03 ?411次閱讀
    東莞理工學(xué)院“小眼睛科技杯”第四屆<b class='flag-5'>集成電路設(shè)計</b>與創(chuàng)新應(yīng)用競賽圓滿落幕

    收入突破2500億!1-7月我國集成電路設(shè)計收入同比增長18.5%

    上半年提升0.6個百分點。其中,集成電路設(shè)計收入表現(xiàn)尤為突出,信息技術(shù)服務(wù)收入達(dá)57246億元,同比增長13.4%,占全行業(yè)收入的68.8%,持續(xù)發(fā)揮核心支撐作用。 作為信息技術(shù)服務(wù)的核心領(lǐng)域,云計算、大數(shù)據(jù)、集成電路設(shè)計及電子商務(wù)平臺技術(shù)等細(xì)分行業(yè)
    的頭像 發(fā)表于 09-08 17:52 ?718次閱讀

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計套件)是集成電路設(shè)計流程中的重要工具包,它為設(shè)計團隊提供了與特定制造工藝節(jié)點相關(guān)的設(shè)計信息。PDK 是集成電路設(shè)計和制造之間的橋梁,設(shè)計團隊依賴 PDK 來確保設(shè)計能夠在晶圓廠的工藝流程中正確制造。
    的頭像 發(fā)表于 09-08 09:56 ?2409次閱讀

    電機驅(qū)動與控制專用集成電路及應(yīng)用

    個芯片上有些同時還包括檢測、控制、保護等功能電路,稱之為智能功率集成電路。有些更大規(guī)模的功率集成電路把整個控制器和驅(qū)動器都集成
    發(fā)表于 04-24 21:30

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏?/div>
    發(fā)表于 04-21 16:33

    基于運算放大器和模擬集成電路電路設(shè)計(第3版)

    內(nèi)容介紹: 本文全面闡述以運算放大器和模擬集成電路為主要器件構(gòu)成的電路原理、設(shè)計方法和實際應(yīng)用。電路設(shè)計以實際器件為背景,對實現(xiàn)中的許多實際問題尤為關(guān)注。全書共分13章,包含三大部分。第
    發(fā)表于 04-16 14:34

    概倫電子集成電路工藝與設(shè)計驗證評估平臺ME-Pro介紹

    ME-Pro是概倫電子自主研發(fā)的用于聯(lián)動集成電路工藝與設(shè)計的創(chuàng)新性驗證評估平臺,為集成電路設(shè)計、CAD、工藝開發(fā)、SPICE模型和PDK專業(yè)從業(yè)人員提供了個共用平臺。
    的頭像 發(fā)表于 04-16 09:34 ?1864次閱讀
    概倫電子<b class='flag-5'>集成電路</b>工藝與設(shè)計驗證評估平臺ME-Pro介紹

    法動科技EMOptimizer解決模擬/射頻集成電路設(shè)計難題

    直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術(shù)的模擬/射頻電路快速設(shè)計優(yōu)化軟件EMOptimizer革命性地改變和突破!
    的頭像 發(fā)表于 04-08 14:07 ?1502次閱讀
    法動科技EMOptimizer解決模擬/射頻<b class='flag-5'>集成電路設(shè)計</b>難題

    學(xué)硬件好還是學(xué)軟件好?

    ,如電路板、處理器、內(nèi)存等。硬件工程師通常負(fù)責(zé)設(shè)計、測試和維護這些設(shè)備。如果你對電子工程、物理或集成電路設(shè)計等領(lǐng)域感興趣,那么學(xué)習(xí)硬件可能是
    發(fā)表于 04-07 15:27

    MOS集成電路設(shè)計中的等比例縮小規(guī)則

    本文介紹了MOS集成電路中的等比例縮小規(guī)則和超大規(guī)模集成電路的可靠性問題。
    的頭像 發(fā)表于 04-02 14:09 ?2253次閱讀
    MOS<b class='flag-5'>集成電路設(shè)計</b>中的等比例縮小規(guī)則

    集成電路版圖設(shè)計的基本概念和關(guān)鍵步驟

    集成電路設(shè)計中,版圖(Layout)是芯片設(shè)計的核心之,通常是指芯片電路的物理實現(xiàn)圖。它描述了電路中所有元器件(如晶體管、電阻、電容等)及其連接方式在硅片上的具體布局。版圖是將
    的頭像 發(fā)表于 04-02 14:07 ?3162次閱讀

    淺談集成電路設(shè)計中的標(biāo)準(zhǔn)單元

    本文介紹了集成電路設(shè)計中Standard Cell(標(biāo)準(zhǔn)單元)的概念、作用、優(yōu)勢和設(shè)計方法等。
    的頭像 發(fā)表于 03-12 15:19 ?1944次閱讀

    集成電路產(chǎn)業(yè)新地標(biāo) 集成電路設(shè)計園二期推動產(chǎn)業(yè)創(chuàng)新能級提升

    其中之。 據(jù)了解,集成電路設(shè)計園二期由海淀區(qū)政府和中關(guān)村發(fā)展集團聯(lián)合打造,ICPARK運營服務(wù)。作為北京集成電路產(chǎn)業(yè)的核心承載區(qū),集成電路設(shè)計園二期揭牌啟動,標(biāo)志著海淀區(qū)在推動產(chǎn)業(yè)創(chuàng)
    的頭像 發(fā)表于 03-12 10:18 ?979次閱讀