91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA首次集成光子芯片,即將送樣

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-10-20 11:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能計(jì)算需要高性能I/O。一段時(shí)間以來,業(yè)界一直在努力改進(jìn)高帶寬的遠(yuǎn)程解決方案。去年Intel和Xilinx都推出了56G I/O的FPGA。長距離112G SerDes PHY已經(jīng)公布,隨著即將推出的5納米節(jié)點(diǎn)的出現(xiàn),狀態(tài)可能會(huì)更好。再往前看,超過112G的行業(yè)路線圖充滿了不確定性。對于跨度幾十米或更長的距離,將使用光通信代替電信號通信。不幸的是,這些產(chǎn)品往往是反向相關(guān)的。距離物理裸片越遠(yuǎn),傳輸?shù)某杀揪驮礁?。同樣,較高的數(shù)據(jù)傳輸速率通常會(huì)犧牲密度,因此單片硅光子芯片被視為信息處理的更好的解決方案。

在過去的十年中,大量實(shí)現(xiàn)高集成度的方法被大量商業(yè)引入。諸如TSMC CoWoS和Samsung I-Cube之類的硅中介層以及諸如Intel的EMIB,這些封裝技術(shù)可將多個(gè)管芯緊密地集成在同一芯片上。市場上的首批產(chǎn)品通過將DRAM芯片直接封裝在CPU旁邊,從而提高了帶寬并降低了功耗,進(jìn)而實(shí)現(xiàn)了高帶寬DRAM。除了內(nèi)存之外,還需要付出巨大的努力來支持將多個(gè)利基用途的芯片(在這種情況下更合適地稱為小芯片)結(jié)合在一起在封裝上,以增強(qiáng)芯片的功能。盡管今天,大多數(shù)基于小芯片的設(shè)計(jì)僅涉及自己開發(fā)的小芯片,未來的設(shè)計(jì)可能會(huì)合并多個(gè)公司的裸片。此類工作中最早的就是英特爾的Stratix 10 FPGA系列,該系列由包含多個(gè)AIB鏈接的單片F(xiàn)PGA芯片組成。英特爾能夠提供多種具有不同功能的小芯片。最近,OCP宣布成立自己的工作組,以推動(dòng)整個(gè)行業(yè)的小芯片標(biāo)準(zhǔn)。

Ayar Labs是一家位于加利福尼亞州的硅光子學(xué)初創(chuàng)公司。該公司在A輪融資中籌集了2400萬美元。Ayar采取了不尋常的方法來追求處理器市場而不是網(wǎng)絡(luò)。他們的前提很簡單–將光學(xué)器件盡可能靠近計(jì)算芯片,以實(shí)現(xiàn)更好的帶寬和能效。換句話說,要實(shí)現(xiàn)近乎單片的光子集成,獲得與其他封裝組件相當(dāng)?shù)拿勘忍貍鬏斈芰啃?,同時(shí)實(shí)現(xiàn)可以跨越幾十到幾百米的遠(yuǎn)程通信。

TeraPHY

Terabit PHY,簡稱TeraPHY,是Ayar實(shí)驗(yàn)室的第一款產(chǎn)品。這是一個(gè)原型光子學(xué)芯片,它被設(shè)計(jì)成與CPU、GPU或FPGA一起集成在包中的系統(tǒng)中。re只是一個(gè)小問題——光學(xué)和電子并不完全相互通信。秘訣是什么?Ayar的設(shè)計(jì)利用了GlobalFoundries的45nm RF SOI(絕緣體上的射頻硅)工藝,該工藝允許他們開發(fā)集成光學(xué)元件和光學(xué)器件周圍的復(fù)雜電路的單片集成設(shè)計(jì)。簡而言之:這使他們可以在一側(cè)提供電氣I / O接口,在另一側(cè)提供光接口。

bb123ad2-49c4-11ed-a3b6-dac502259ad0.png

英特爾已經(jīng)開發(fā)了一個(gè)廣泛的芯片架構(gòu)圍繞其層10 FPGA家族。但所有這些芯片都是內(nèi)部研發(fā)的。好消息是,該架構(gòu)使用AIB接口在主FPGA芯片和各種芯片之間進(jìn)行通信。作為DARPA ERI項(xiàng)目的一部分,該接口也被作為開放標(biāo)準(zhǔn)開放,因此它不再是英特爾或EMIB的專利。Stratix 10多芯片體系結(jié)構(gòu)使其本身具有TeraPHY提供的功能——用TeraPHY小芯片替換掉一個(gè)電子收發(fā)器模塊,只要接口是兼容的,就可以了。這是Ayar Labs選定的路線。


電信號接口

對于TeraPHY,Ayar集成了AIB接口的24個(gè)通道。實(shí)際上,每列允許的最大通道數(shù)為24個(gè)通道(以及AUX塊)。每個(gè)通道代表一組信號。在當(dāng)前的凸點(diǎn)間距為55微米時(shí),這意味著二十個(gè)發(fā)送數(shù)據(jù)信號和二十個(gè)接收數(shù)據(jù)信號。其運(yùn)行速度高達(dá)2GT/ s。Ayar說,對于他們的TeraPHY小芯片,總接口帶寬為960Gbps,這表明他們使用的是1GT/s AIB基本規(guī)格,而不是2GT/s AIB Plus規(guī)格。

由于AIB接口使用的凸點(diǎn)間距很小,因此可以在硅上使用。在Stratix 10案例中,這意味著使用英特爾的EMIB技術(shù)。在下面未完成的封裝中,大型Stratix 10 FPGA芯片的右側(cè)有兩個(gè)TeraPHY小芯片。

bb2549b0-49c4-11ed-a3b6-dac502259ad0.jpg

EMIB的位置在所有管芯的邊緣清晰可見。請注意,F(xiàn)PGA的另一端可能還有其他小芯片。

光信號I/F

位于AIB接口和光接口之間的是可配置的交叉膠連邏輯,該邏輯將AIB通道映射到光通道。交叉開關(guān)允許一對多連接。單個(gè)電信號通道可以通過多個(gè)光接口發(fā)送,反之亦然。TeraPHY小芯片集成了十個(gè)光子宏對,一個(gè)宏用于發(fā)送,一個(gè)宏用于接收。

bb4e376c-49c4-11ed-a3b6-dac502259ad0.jpg

芯片內(nèi)的光穿過波導(dǎo)。由于光的特性,多種波長的光可以沿著同一波導(dǎo)傳播而不會(huì)互相干擾。波分復(fù)用(WDM)技術(shù)用于將多個(gè)這樣的波長引入到波導(dǎo)中,以增加可以在同一光纖鏈路上傳輸?shù)臄?shù)據(jù)量。為了實(shí)現(xiàn)這一目標(biāo),Ayar在同一波導(dǎo)上使用了多個(gè)微環(huán)形諧振器,使用來自波導(dǎo)的不同波長將數(shù)據(jù)與光或電進(jìn)行數(shù)據(jù)轉(zhuǎn)換。各個(gè)低功率硅光子環(huán)形諧振器鎖定在它們工作的特定波長上。這些環(huán)形諧振器由CMOS驅(qū)動(dòng)器驅(qū)動(dòng),該驅(qū)動(dòng)器與管芯上的數(shù)字邏輯的復(fù)位相接口。

bb5cbc6a-49c4-11ed-a3b6-dac502259ad0.png

每個(gè)宏對中包含一組PLL,TRXSlice和其他使它們?nèi)抗ぷ魉璧倪壿嫛H绻榭碐DSII截圖,則可以得出八個(gè)TRX切片,每個(gè)波長一個(gè)。設(shè)計(jì)每個(gè)宏中的各種PLL,以便可以將數(shù)據(jù)速率配置為高達(dá)2x的增量。當(dāng)前的TeraPHY小芯片允許的數(shù)據(jù)速率為16 Gbps,25.6 Gbps和最高32Gbps。由于每個(gè)波導(dǎo)有八個(gè)波長,因此您正在查看每個(gè)宏的128 Gbps至256 Gbps的可配置聚合帶寬。

bb665e82-49c4-11ed-a3b6-dac502259ad0.jpg

當(dāng)前的TeraPHY小芯片包含10個(gè)宏對。這意味著它能夠在所有光學(xué)宏上提供高達(dá)2.56 Tb/s的聚合帶寬。這比AIB鏈接上的所有功能要多得多。目前尚不清楚它們?yōu)槭裁慈绱瞬黄胶猓怯捎诳梢詫蝹€(gè)AIB信道路由到多個(gè)光信道,因此在進(jìn)行此類通信時(shí)可能存在拓?fù)?。例如,一個(gè)SoC將流量路由到其他兩個(gè)SoC。值得補(bǔ)充的是,由于在接收端不需要糾錯(cuò),因此它在光通道上使用NRZ調(diào)制格式。

bb6fc954-49c4-11ed-a3b6-dac502259ad0.jpg

為了與英特爾建立伙伴關(guān)系,將兩個(gè)TeraPHY集成到Stratix 10 FPGA中。這意味著每個(gè)FPGA的總光帶寬為5.12 Tbps。兩個(gè)小于50平方毫米的小芯片令人印象深刻!

那么,如何從芯片上物理地取出它呢?輸入或輸出波導(dǎo)終止于光柵耦合器,光柵耦合器是在其頂表面上具有脊和凹槽的設(shè)備,允許光以某個(gè)特定角度從波導(dǎo)中散射出去。在這里,將光纖拉到足夠近的距離,使其能夠收集散射的光。

bb957942-49c4-11ed-a3b6-dac502259ad0.jpg

對于Intel Stratix 10 FPGA,光線從頂部散出。換句話說,TeraPHY組件涉及通過芯片背面對齊和粘合光纖。光纖連接器從蓋子頂部直接穿過一個(gè)開口,直達(dá)TeraPHY小芯片。

英特爾FPGA產(chǎn)品戰(zhàn)略與創(chuàng)新副總裁文斯·胡(Vince Hu)表示:“我們看到的數(shù)據(jù)中心工作負(fù)載激增,它們對帶寬的需求不滿足,而且需要在機(jī)架級距離上連接設(shè)備?!薄白龅竭@一點(diǎn)的最佳方法是使用光學(xué)互連,并使用Ayar Labs小芯片,我們可以在低延遲和低功耗的情況下實(shí)現(xiàn)很高的帶寬?!?/p>

由于AIB的延遲極低,僅為3ns左右,因此通過AIB到TeraPHY并通過AIB的往返通信的延遲不到10 ns,而每米的延遲大約為5 ns。光纖(取決于整個(gè)系統(tǒng)的配置),最長可達(dá)2公里。TeraPHY的總能源效率略低于5 pJ / bit。該數(shù)字包含AIB接口,交叉開關(guān)和光學(xué)宏塊。

SuperNova激光

值得一提的是該芯片的工作溫度。由于FPGA的功率高達(dá)300瓦,而TeraPHY又增加了4.7W,因此該芯片的熱量可能會(huì)很高– Ayar報(bào)告的數(shù)字可能高達(dá)90攝氏度。GlobalFoundries 45 RF SOI已經(jīng)滿足1級(-40oC至+125oC)和Ayar自己的TeraPHY小芯片的要求,該設(shè)計(jì)通過能夠跟蹤和管理熱量變化的額外控制調(diào)諧邏輯來承受這些溫度。不幸的是,對于光源(激光器),它可能會(huì)遭受這些溫度的影響,這可能會(huì)影響設(shè)備的可靠性。

bb9be64c-49c4-11ed-a3b6-dac502259ad0.jpg

為此原因,Ayar Labs還開發(fā)了一種稱為SuperNova的外部激光器。SuperNova當(dāng)前支持八個(gè)和十六個(gè)波長。波長被多路復(fù)用并放大到八個(gè)或十六個(gè)輸出端口上。換句話說,Ayar當(dāng)前的SuperNova激光器總共支持256個(gè)通道,總帶寬為8.192 Tbps。激光的功率效率為1-2 pJ / bit。

潛在的路線圖改進(jìn)

Ayar Labs TeraPHY小芯片顯示出集成光子學(xué)的潛力。對于同類產(chǎn)品而言,這一數(shù)字令人印象深刻。Stratix 10上的第一代AIB接口在第一代EMIB的55微米微凸點(diǎn)間距上的能效約為0.85pJ / bit。英特爾最近談?wù)摿撕芏嘤?jì)劃,將這個(gè)數(shù)字降低多達(dá)0.5 pJ / bit或更多。能源效率的提高與更高密度的微型凸塊相結(jié)合,應(yīng)該能夠以與當(dāng)前原型機(jī)相似的功率獲得更高的帶寬。此外,Ayar當(dāng)前的TeraPHY小芯片利用WDM以便在同一波導(dǎo)上以八個(gè)波長發(fā)送八個(gè)比特。即使我們假設(shè)他們不會(huì)再添加任何渠道,它們實(shí)際上可以使TeraPHY小芯片上的波長數(shù)量增加一倍,從而使光I/O帶寬增加一倍。Ayar的SuperNova激光器已經(jīng)支持16種波長。在Supercomputing 2019上,Ayar Lab宣稱將于于2020年第一季度開始送樣。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20255

    瀏覽量

    252309
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466110
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9521

    瀏覽量

    157040

原文標(biāo)題:帶寬高達(dá)5.12 Tbps!FPGA首次集成光子芯片,即將送樣

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【封裝技術(shù)】幾種常用硅光芯片光纖耦合方案

    本文翻譯節(jié)選自meisuoptics網(wǎng)站。 硅光子芯片是利用CMOS半導(dǎo)體工藝,將波導(dǎo)、調(diào)制器、探測器、多路復(fù)用器和解復(fù)用器等光子器件集成在硅平臺上。與傳統(tǒng)的分立器件方案相比,硅
    發(fā)表于 03-04 16:42

    陀螺形體材料,突破光子芯片瓶頸

    電子發(fā)燒友網(wǎng)綜合報(bào)道 在人工智能、物聯(lián)網(wǎng)與大數(shù)據(jù)技術(shù)驅(qū)動(dòng)下,全球數(shù)據(jù)量正以指數(shù)級速度增長。傳統(tǒng)電子芯片受限于電子傳輸?shù)奈锢砥款i,已難以滿足未來計(jì)算對速度與能效的嚴(yán)苛需求。在此背景下,以光子為信息載體
    的頭像 發(fā)表于 11-23 07:14 ?1w次閱讀
    陀螺形體材料,突破<b class='flag-5'>光子</b><b class='flag-5'>芯片</b>瓶頸

    芯馳科技高端車規(guī)MCU E3620B開啟

    全場景智能車芯引領(lǐng)者芯馳科技宣布,其高端車規(guī)MCU芯片E3620B已開啟客戶,該產(chǎn)品覆蓋區(qū)域控制、車身域控、智駕域控等應(yīng)用場景,可支持車身+動(dòng)力+底盤的跨域控制融合,重點(diǎn)面向10-15萬價(jià)格區(qū)間海量車型,賦能先進(jìn)汽車電子電氣
    的頭像 發(fā)表于 11-20 15:05 ?2127次閱讀
    芯馳科技高端車規(guī)MCU E3620B開啟<b class='flag-5'>送</b><b class='flag-5'>樣</b>

    全球首款可編程光子芯片問世

    電子發(fā)燒友網(wǎng)綜合報(bào)道 10月9日消息,日本電信巨頭NTT聯(lián)合康奈爾大學(xué)、斯坦福大學(xué)宣布成功研發(fā)全球首款可編程非線性光子芯片,相關(guān)成果發(fā)表于《自然》雜志。這一突破不僅標(biāo)志著光子芯片技術(shù)從
    的頭像 發(fā)表于 10-13 08:35 ?1.2w次閱讀
    全球首款可編程<b class='flag-5'>光子</b><b class='flag-5'>芯片</b>問世

    先進(jìn)PIC光子集成工藝

    摘要 光子芯片集成封裝是一種極具潛力的技術(shù),它將光學(xué)元件集成到器件中,實(shí)現(xiàn)高速數(shù)據(jù)傳輸、 寬帶寬、低延遲和高能效,有望突破傳統(tǒng)電子元件技術(shù)的局限。尤其是近年來,高性能半導(dǎo) 體、量子計(jì)算
    的頭像 發(fā)表于 09-18 11:10 ?1033次閱讀
    先進(jìn)PIC<b class='flag-5'>光子集成</b>工藝

    Moku:Lab應(yīng)用于基于有機(jī)納米步進(jìn)光學(xué)致動(dòng)器的可重構(gòu)集成光子電路

    進(jìn)行供能驅(qū)動(dòng)和軌跡調(diào)控,從而在光芯片上實(shí)現(xiàn)直行、轉(zhuǎn)彎、跨越波導(dǎo)運(yùn)動(dòng),進(jìn)一步實(shí)現(xiàn)對片上微結(jié)構(gòu)的組裝和操控?;诖耍芯繄F(tuán)隊(duì)首次光子芯片上實(shí)現(xiàn)了對微環(huán)諧振腔共振頻率
    的頭像 發(fā)表于 09-16 16:31 ?808次閱讀
    Moku:Lab應(yīng)用于基于有機(jī)納米步進(jìn)光學(xué)致動(dòng)器的可重構(gòu)<b class='flag-5'>集成</b><b class='flag-5'>光子</b>電路

    「封裝技術(shù)」PIC光子集成封裝-從樣機(jī)到量產(chǎn)

    翻譯自 Lee Carroll在 2016年發(fā)表的文章 摘要 晶圓廠提供的光子集成電路PIC的多項(xiàng)目晶圓(MPW)服務(wù),使得研究人員和中小型企業(yè)(SMEs)能夠低成本完成硅光子芯片的設(shè)計(jì)和制造。盡管
    的頭像 發(fā)表于 08-28 10:11 ?1356次閱讀
    「封裝技術(shù)」PIC<b class='flag-5'>光子集成</b>封裝-從樣機(jī)到量產(chǎn)

    超值福利!HC32F0653 芯片免費(fèi)+SDK板限時(shí)申領(lǐng)

    芯片
    上海芯圣電子股份有限公司
    發(fā)布于 :2025年08月22日 15:52:45

    從材料到集成光子芯片技術(shù)創(chuàng)新,突破算力瓶頸

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)在全球科技競爭的浪潮中,光子芯片作為突破電子芯片性能瓶頸的核心技術(shù),正逐漸成為各方矚目的焦點(diǎn)。它以光波作為信息載體,通過集成激光器、調(diào)制器、探測器等光電器
    的頭像 發(fā)表于 08-21 09:15 ?8895次閱讀

    全球首顆電子光子量子一體化芯片問世:創(chuàng)新叩開量子實(shí)用化大門

    。這一成果標(biāo)志著人類在量子科技的征程中邁出了堅(jiān)實(shí)的一步,為未來量子技術(shù)的廣泛應(yīng)用奠定了基礎(chǔ)。 ? ? 芯片的誕生:集成創(chuàng)新,突破傳統(tǒng) 該芯片首次成功地在一塊
    的頭像 發(fā)表于 07-18 16:58 ?809次閱讀

    關(guān)鍵技術(shù)突破!國內(nèi)首個(gè)光子芯片中試線成功下線首片晶圓

    酸鋰調(diào)制器芯片的規(guī)模化量產(chǎn),該芯片的關(guān)鍵技術(shù)指標(biāo)達(dá)到國際先進(jìn)水平。 光子芯片關(guān)鍵技術(shù)突破 光子芯片
    的頭像 發(fā)表于 06-13 01:02 ?5097次閱讀

    AMD收購硅光子初創(chuàng)企業(yè)Enosemi AMD意在CPO技術(shù)

    近日,AMD公司宣布,已完成對硅光子初創(chuàng)企業(yè)Enosemi的收購,但是具體金額未被披露;AMD的此次收購Enosemi旨在推動(dòng)光子學(xué)與共封裝光學(xué)(CPO)技術(shù)的發(fā)展,瞄準(zhǔn)AI芯片互連技術(shù),AMD
    的頭像 發(fā)表于 06-04 16:38 ?1350次閱讀

    FPGA芯片的概念和結(jié)構(gòu)

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列),是一種可在出廠后由用戶根據(jù)實(shí)際需求進(jìn)行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA
    的頭像 發(fā)表于 05-12 09:30 ?2907次閱讀

    深入解析硅基光子芯片制造流程,揭秘科技奇跡!

    在信息技術(shù)日新月異的今天,硅基光子芯片制造技術(shù)正逐漸成為科技領(lǐng)域的研究熱點(diǎn)。作為“21世紀(jì)的微電子技術(shù)”,硅基光子集成技術(shù)不僅融合了電子芯片光子
    的頭像 發(fā)表于 03-19 11:00 ?3244次閱讀
    深入解析硅基<b class='flag-5'>光子</b><b class='flag-5'>芯片</b>制造流程,揭秘科技奇跡!

    集成電路和光子集成技術(shù)的發(fā)展歷程

    本文介紹了集成電路和光子集成技術(shù)的發(fā)展歷程,并詳細(xì)介紹了鈮酸鋰光子集成技術(shù)和硅和鈮酸鋰復(fù)合薄膜技術(shù)。
    的頭像 發(fā)表于 03-12 15:21 ?1967次閱讀
    <b class='flag-5'>集成</b>電路和<b class='flag-5'>光子集成</b>技術(shù)的發(fā)展歷程