91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

不改平面不加層,微調(diào)走線抬電平

edadoc ? 來源:edadoc ? 作者:edadoc ? 2022-10-20 11:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設計組有個小伙子叫小博,入職剛滿一年,今天收到了公司發(fā)來的暖心郵件。

他卻高興不起來,因為昨晚收到了一封電源仿真結果的郵件:自己獨立接手的第一個設計任務,到了投板的節(jié)骨眼,直流壓降有問題。

正可謂:

曾因壓降夜難寐,猶為阻抗困愁城。

世間無限丹青手,一片憂心畫不成。

小博一夜難眠,一大早就來求助高速先生。

看著小博急切又期待的眼神,高速先生認真查了下板,最后給出的建議是,問題不大,不改平面不加層,動動走線就能行。小博半信半疑……

電源的直流壓降,作為衡量電源性能的一個重要指標,用電芯片端的要求通常會以電壓百分比的方式給出,例如下表的DDR5的VDD,直流壓降要求為-3%~+6%

poYBAGNQxtuALGNLAACMZzV4B1c601.png

不過,越來越多的芯片手冊直接對電源路徑的直流電阻提出要求,以DCR(Direct Current Resistance)阻值的形式給出。

pYYBAGNQxtuASO8uAABN9HueIDY527.png

再來看看小博遇到的這個電源,電源電壓0.85V,用電芯片端的壓降要求:-1%~-+1%.

原設計文件的仿真結果如下:VRM輸出916mV,到達用電芯片的電壓為833mV,不滿足壓降要求。

poYBAGNQxtuAEvnkAAA10F7bca0359.png

此時,電源DCR為2.66mΩ。

pYYBAGNQxtuAURIwAABPnagPlTo090.png

按照高速先生的建議,微調(diào)走線后,用電芯片的電壓增加至846mV。

poYBAGNQxtuAXcPXAAAygbZl3Ec738.png

結果竟然達標了!小博驚掉了下巴,這……

電源DCR卻保持不變,仍然是2.66mΩ

poYBAGNQxtyABnm4AABJcAGTfHM902.png

修改前后的電源通道完全沒有變化,電源DCR均為2.66mΩ,可是用電芯片端的電壓怎么就神奇的抬起來了呢?玄機就在電源輸出的變化。

修改前,VRM輸出916 mV。

pYYBAGNQxtyAaGGVAABA9eFqcG4474.png

修改后,VRM輸出增加至929mV。

poYBAGNQxtyAJlalAABBG80j6oM751.png

VRM輸出電平抬高,電源路徑壓降不變,用電芯片端的電壓可不就水漲船高嘛。

有經(jīng)驗的Layout攻城獅應該已經(jīng)猜到了小博的問題出在哪了。

沒錯,由于經(jīng)驗不足,小博原設計的電壓反饋點設置在了近端,太靠近VRM。

poYBAGNQxt6AUbP4AATJbrIuKTc484.png

為了抬高VRM的輸出電平,高速先生建議將反饋點調(diào)整至遠端,修改后的版本如下,靠近了用電芯片:

pYYBAGNQxt-AeotAAASonbtDwW4713.png

僅通過調(diào)整VRM的電壓反饋走線,不涉及電源平面和層疊的修改,就能讓用電芯片的電壓滿足要求,簡直是懶人福音,不過,前提是VRM有電壓反饋的功能,而且,電壓輸出調(diào)整幅度也有一定的范圍,不能任性。

與電壓百分比的方式相比,有些芯片手冊對電源DCR提出要求也有它的道理,它可以更加直接的反映電源通道本身的參數(shù)。作為電源通道的重要組成部分,電源平面可以視為方塊電阻,而方塊電阻的阻值與面積和厚度有關,因此,DCR的大小也與銅皮的有效面積和厚度有關系。

這里可以再做個仿真對比,說明DCR的變化對電源的影響。還是使用上面的仿真文件,為了簡化問題,刪除了電壓反饋線,VRM輸出電壓將保持為0.85V,對比不同銅厚帶來的變化。按照當前的電源平面和層疊設置,直流壓降仿真結果如下:

poYBAGNQxt-AcdfRAAAzTVRQ74o753.pngpYYBAGNQxt-AS1gMAABC5yjJ9ew268.png

因為通道沒有變化,電源路徑直流壓降仍然是83mV,電源DCR也保持不變,2.66mΩ。

我們把電源平面的銅厚由1oz增加到2oz,其它不變,再來看看仿真結果:

poYBAGNQxt-ASwqAAAAzUTK-yhw564.pngpYYBAGNQxt-AT3zGAABMfic46v0389.png

由于電源平面的銅厚增加,電源DCR由2.66mΩ減小到2.48mΩ,直流壓降也從83mV降低至76mV。由此可見,電源通道本身的優(yōu)化確實可以減小DCR,進而改善壓降。

經(jīng)驗豐富的攻城獅都知道,在單板設計后期改動電源通道耗時費力,因此根據(jù)壓降和通流要求提前規(guī)劃電源就顯得格外重要。當然了,走彎路也是學習的一種方式,雖然效率不是最高的,但是,一定是記憶最深刻的,小博應該深有感觸。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18928

    瀏覽量

    264226
  • 芯片
    +關注

    關注

    463

    文章

    54267

    瀏覽量

    468282
  • 直流電阻
    +關注

    關注

    1

    文章

    171

    瀏覽量

    15460
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電纜護保護器工作方式

    過電壓的產(chǎn)生: 高壓單芯電纜運行時,金屬護會因電磁感應產(chǎn)生感應電壓。在正常對稱負載下,此電壓被限制。但當系統(tǒng)遭遇**雷擊、操作過電壓或發(fā)生短路故障**時,金屬護兩端會瞬間產(chǎn)生極高的縱向感應過電壓。若不加以限制,將擊穿護
    的頭像 發(fā)表于 01-13 16:02 ?273次閱讀

    Bamtone班通:一般FPC覆銅厚度與線寬距速查表

    FPC覆銅的銅厚和線寬距測量是確保電路性能與可靠性的核心,銅厚直接影響導線截面積,進而決定最大電流,銅厚增加也可提升散熱能力,避免局部過熱導致的材料老化或信號失真。而線寬距則影響信號完整性,若
    的頭像 發(fā)表于 01-04 10:54 ?409次閱讀
    Bamtone班通:一般FPC覆銅<b class='flag-5'>層</b>厚度與線寬<b class='flag-5'>線</b>距速查表

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速會有串擾?

    在L3,中間L2是地平面的這種情況。那就回到了題目和摘要說的問題了,根據(jù)電磁場理論,電容在表層,走在L3
    發(fā)表于 12-10 10:00

    Vishay TSM3微調(diào)電阻器技術解析與應用指南

    Vishay/Sfernice TSM3微調(diào)電阻器設計用于表面貼裝微型微調(diào)電位器,采用多圈金屬陶瓷密封,性能和穩(wěn)定性卓越。 此系列微調(diào)電阻器設計緊湊,可節(jié)省電路板空間,經(jīng)密封可耐受標準電路板沖洗處理
    的頭像 發(fā)表于 11-12 11:00 ?748次閱讀
    Vishay TSM3<b class='flag-5'>微調(diào)</b>電阻器技術解析與應用指南

    到底DDR走能不能參考電源啊?

    高速先生成員--黃剛 一些通用的PCB設計經(jīng)驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速走,建議上下參考平面都是地平面是最好的方法。但是產(chǎn)品類型千千萬
    發(fā)表于 11-11 17:46

    到底DDR走能不能參考電源啊?

    雖然我看到過DDR的走參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問:到底DDR走能不能參考電源???
    的頭像 發(fā)表于 11-11 17:44 ?857次閱讀
    到底DDR走<b class='flag-5'>線</b>能不能參考電源<b class='flag-5'>層</b>啊?

    華秋DFM軟件丨操作教程——工具菜單-阻抗計算篇

    :外層到電源或地平面之間的介質(zhì)厚度 W2:阻抗線面寬度 W1:阻抗底寬度 Er1:介質(zhì)的介電常數(shù) T1:線路銅厚,包括基板銅厚+電鍍
    發(fā)表于 08-27 19:13

    EV12AS200A的采樣延遲微調(diào)如何提升相位精度?

    EV12AS200A的“采樣延遲微調(diào)”功能本質(zhì)上是在 ADC采樣時鐘路徑里插入一條可編程、步進 24 fs 的延遲(Delay Line)。通過亞皮秒級的時間位移,把不同通道或不同芯片的采樣沿拉到
    發(fā)表于 08-04 08:46

    PCB疊設計避坑指南

    設計如此關鍵? 選擇疊結構時,需要平衡產(chǎn)品復雜度、信號速率、EMC要求和成本預算四個關鍵因素。以下是它直接影響的三大核心性能。 1、信號完整性 高速信號需要夾在電源或地平面之間,形成帶狀
    發(fā)表于 06-24 20:09

    Allegro Skill布線功能之RF相鄰銅皮挖空介紹

    射頻走可以參考更遠的參考平面,從而調(diào)整介質(zhì)厚度,實現(xiàn)所需的阻抗。并且挖空相鄰可以減少射頻走與地平面之間的耦合電容,從而降低信號衰減,優(yōu)
    的頭像 發(fā)表于 06-11 17:08 ?3057次閱讀
    Allegro Skill布線功能之RF相鄰銅皮挖空介紹

    JCMsuite應用:孤立

    的圖像(圖像平面沿z方向放置),用于S偏振照明。 光柵通過光學系統(tǒng)后的相干圖像(s偏振入射平面波) 光柵通過光學系統(tǒng)后的相干圖像(p偏振入射
    發(fā)表于 05-30 08:48

    PCB的EMC設計(一):的設置與排布原則

    PCB的電磁兼容性(EMC)設計首先要考慮的設置,這是因為單板層數(shù)的組成、電源和地層的分布位置以及平面的分割方式對EMC性能有著決定性的影響。為昕MarsPCBlayerstack層數(shù)的合理規(guī)劃
    的頭像 發(fā)表于 05-17 16:17 ?1447次閱讀
    PCB的EMC設計(一):<b class='flag-5'>層</b>的設置與排布原則

    PCB設計仿真,“縫合電容”我怎么可能不知道

    ,沒法直接參考地平面,如下所示:紅色信號參考的是下面層的橙色電源平面,電源平面再下一才是本來需要參考的地
    發(fā)表于 04-28 15:44

    康寶消兩毒柜 下層不加

    康寶消兩毒柜上層加熱正常,下層不加熱,點下層加熱繼電器有動作,而且有227V交流電到。
    發(fā)表于 04-13 13:10

    為什么屏蔽要“單端接地”

    屏蔽是使用金屬網(wǎng)狀編織把信號包裹起來的傳輸,編織一般是紅銅或者鍍錫銅。 屏蔽是為減
    發(fā)表于 04-10 14:55