91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

深入了解FPGA廠商并掌握FPGA編程語言

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2022-10-20 14:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA(Field-Programmable Gate Array),即現場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產物。而且FPGA開發(fā)工程師是一個相對高薪的工作,學習的人也不少。然而對于剛入門的初學者來說,總有一種無從下手的感覺。本文是來自一個資深FPGA工程師的自述,他從FPGA的的基礎知識開始介紹,提出學習FGPA需要注重的要點,并用自己的親身經歷驗證和告誡廣大愛好者,經驗都是從實踐中獲得,多動手才是王道。

深入了解FPGA廠商并掌握FPGA編程語言

談FPGA之前,先說說生產廠商吧。全球知名的FPGA生產廠商有:

1.Altera,開發(fā)平臺是Quartus II

2.Xilinx?開發(fā)平臺是ISE

3.Actel ,開發(fā)平臺是Libero

4.Lattice

5.Atmel

其中Altera作為世界老牌可編程邏輯器件的廠家,是可編程邏輯器件的發(fā)明者,開發(fā)軟件MAX+PLUSII和QuartusII。記得上學的時候用的用的就是altera的芯片,當時的工具也是MAX,現在感覺當時的軟件很強大了,現在感覺比較弱智了,下載FPGA就是用串口,當時的時鐘速率也就是25M左右,用的是試驗箱,就是一個大箱子,里面有板子和說明,板子上還有8位數碼管和跳線,當時感覺好神奇啊,現在感覺那是個垃圾、廢物,忘記是那個廠家了。

Xilinx是FPGA的發(fā)明者,擁有世界一半以上的市場,提供90%的高端65nmFPGA產品,開發(fā)軟件為ISE,其產品主要用于軍用和宇航。畢業(yè)后就是xilinx的,altera的很少用,大家一定問為什么,我也畢業(yè)的時候也是這樣問老大的,老大說altera的不好用,我也有點氣不忿兒,現在看來確實是這樣,總結幾點:

1:xilinx的資源豐富,新手會說很雜不容易用,但是如果上手之后,里面的資源確實會為你處理帶來方便,比如BUFG,IODELAY,ODDR,OBUFT等等這些小的資源,還有一些IPcore,altera的好像要少些。

2:xilinx邏輯量比較大,一些大容量的FPGA好像altera沒有這么大的,比如V5,V6,V7,K7,這些altera是遠遠沒有的。不過也帶來了隱患,比如說散熱。不過有一點xilinx好像沒有altera的做的好,那就是高速查分線,xilinx叫GTP,GTX,GTH,現在好像也區(qū)別不大了。

Altera和Xilinx主要生產一般用途FPGA,其主要產品采用RAM工藝。Actel主要提供非易失性FPGA,產品主要基于反熔絲工藝和FLASH工藝。

講到FPGA語言就不得不講verilog 和VHDL,本人大學學的是VHDL,工作就一直在用VHDL。我覺得veilog更接近底層,關鍵是更接近C,所以被FPGA工程師所喜歡。HDL特別是Verilog HDL得到在第一線工作的設計工程師的特別青睞,不僅因為HDL與C語言很相似,學習和掌握它并不困難,更重要的是它在復雜的SOC的設計上所顯示的非凡性能和可擴展能力。在學習HDL語言時,筆者認為先學習VerilogHDL比較好:一是容易入門;二是接受Verilog HDL代碼做后端芯片的集成電路廠家比較多,現成的硬核、固核和軟核比較多。

實現起來,veilog更容易實現。比如說要例化多個模塊,我們就可以用for語句,并且這個是可綜合的。我們在申明總線時,由于比較繁瑣的語句的時候,稍不注意還會有書寫錯誤。

我們都知道FPGA一般作為主控芯片,I2C也一般是做主設備。但是大家有沒有遇到過做從設備的情況,從設備穩(wěn)定嗎?一般情況下,I2C做從設備是不好做的,特別是做大容量的從設備。I2C看起來簡單,但是里面還有很多問題,如果我們只考慮簡單的7為device address,8 bit register address,數據讀寫位也是簡單的8bit的話,另外讀寫只是簡單的I2C interface的話,還簡單些。

如果要考慮大容量的,如16bit的設備地址,讀的情形考慮到簡單的接口外還要考慮有restart的情況,就不好做了,如果要考慮的再細一點,特別是做圖像處理的話,讀寫EDID的時候有個搜索device設備的過程,這種情形恐怕做好的就不容易了。

如果你是大廠商,像一些AT的ROM,Flash等公司,做的也是巨爛,我們用他們的芯片,用ARM訪問也是會有一些問題,就是他們考慮的不太周全。像一些圖像驅動的廠商,做的I2C相對來說還好些;通信設備的I2C寫的也是很差,控制起來比較麻煩,像一些光纖收發(fā)器的廠商,也就是光模塊的廠商,有的時候你用ARM等標準設備訪問的時候,也會有一些問題。所以你如果要做個I2C的從設備的話,要考慮的周全一些,這樣我們的芯片健壯性就會比較高。

做FPGA代碼,其中一個最重要的步驟,那就是仿真。仿真簡單的說,就是驗證代碼是否正確。里面就包含了很多仿真的東西,測試平臺的搭建,庫的建立等等。最讓我們忽略的恐怕就是線延時了。有的時候我們仿真正確,但是加載到FPGA里面就不正確了,這是為什么呢?你忽略了一個問題,那就是線延時。你的接口從FPGA到接口芯片肯定鋪銅線過去了,中間這段走線是有延時。所以在我們仿真的時候,測試平臺要在庫和頂層之間加上一定的延時。這樣來保證我們代碼的正確。

精品來自于于千錘百煉 要不斷的發(fā)現問題才能解決問題

如果我們用FPGA只是做個小程序實驗實驗我們的功能,應該說還是比較容易的;如果我們用FPGA作產品,那么你要考慮的要很多,有的時候你覺得你的代碼很完美,實驗也沒啥問題,那么你有沒有讓你的程序跑一年甚至是更遠時間,你有沒有把你的程序放在各種環(huán)境下實驗。如果說你認為這是芯片的問題和你的程序沒有關系,這就大錯特錯了。這些最終考究的就是你的代碼的健壯性,也就是說的精品來自于千錘百煉。

這里我們談談FPGA需要注意的兩點:

1:調試各類驅動芯片;如果做通信的話,有各種通信芯片,主要包括PHY芯片,通信交換芯片,光纖驅動芯片等,各類芯片。另外還有各種通信接口。這些接口和芯片需要時間去調試和積累,這些不是在論壇上能完成的,這個過程是要在實驗室來完成的。

2:定位FPGA的位置,FPGA要了解的大部分不是FPGA知識,而是硬件知識和軟件知識,這是因為FPGA的位置是FPGA的硬件和軟件的橋梁。首先要了解硬件,大部分做FPGA不太關注硬件問題,都認為硬件不是FPGA的問題,這就大錯特錯了,硬件設計的好壞直接影響到FPGA工作的質量。

親身經歷驗證對任何問題要有懷疑自我的精神

先描述下邏輯:FPGA實現一個邏輯,每按下一個按鈕(邏輯做了消抖),出現10個200ns的脈沖,然后通過示波器抓輸出波形,示波器出發(fā)條件,設置自動觸發(fā)(上升沿)或者條件觸發(fā)<1ms都試過。

問題出現:每次按下按鈕,不是每次都能在示波器看到脈沖波形,大概按下10次會有1-2次示波器抓不到波形!首先我懷疑是我做的邏輯問題,這個樓主一貫的風格,先懷疑自己,驗證自己沒有問題了再懷疑相關,而不是想當然說自己這個沒問題那個沒問題,我覺得這點很重要,就是懷疑精神,我發(fā)現設計工程師都想把自己推的一干二凈,說自己的沒有問題,我覺得出現問題任何地方都是值得懷疑的,先去檢查自己,不是說自己沒問題就沒有問題的,如果后來證明是自己的問題,這不相當于自己打自己的臉嗎!總結一點:要有懷疑精神,所有相關的都是值得懷疑的。

回歸正題,然后我用chipesope抓到是輸出邏輯有波形,但是示波器上看不到,出現這種情況大家會怎么做?我輸出邏輯沒有問題后,我就想是不是IO的驅動能力,因為我外面直接用示波器測量的,是不是沒有負載,所有輸出不正常,基于這點,然后我把輸出的邏輯再接入到FPGA某一輸入管腳,然后又寫著一段程序,檢測輸入是不是有信號過來,然后做了計數之類,結果發(fā)現,當示波器沒有波形的時候,輸入的信號也有,計數也正常。出現這種情況大家會怎么做?

是不是同一芯片的問題,然后我把這個輸出的管腳飛線到另外一個芯片,當示波器沒有波形的時候,另外一個芯片輸入的信號也有!

基于以上測試,我大膽預測是示波器的問題,也不能說是示波器的問題吧,估計是沒有這種的應用場景。然后我有試了另外一家的芯片,寫上同樣的邏輯,測試結果一樣。做了這么多試驗,也證明了,就是示波器沒有這樣的場景。用的示波器是泰克的2032等,試了他的兩款表,都是如此,不是黑他的表,我估計所有的表也都是如此。

經驗是從實踐中獲得 多動手才是王道

FPGA新手總是覺得FPGA無從下手,也不知道該如何下手。包括剛開始做FPGA開發(fā)時候的我,也是如此。針對這種情況,我還是勸新手們,多做點試驗,多有點想法,然后試著寫些小的程序,然后再FPGA上驗證功能,如果不是你想要的,那就再調試,慢慢的你就學習到一些實踐的東西。因為最終FPGA不是理論,他要靠實踐來完成,你才知道哪些是對的哪些是錯的。光靠書本不去試驗肯定是不行的,所以勸大家多動動手。

目前覺得fpga的發(fā)展方向:1:接口統一化,類似于AXI系接口;2:硬件語言軟件化;3:系統化。以后fpga開發(fā)難度會越來越下降,也是技術開發(fā)的方向。擱在幾年前,硬件很吃香,現在幾乎不需要硬件工程師。其實也不是不需要,而是硬件越來越標準化,一個行業(yè)越來越標準,說明開發(fā)的難度也隨之降低。

做開發(fā),心態(tài)問題很重要,什么人適合做研發(fā),什么人適合做銷售。我覺得這個是勉強不來的。有的人做銷售,不需要什么技術和技巧,因為他從小就能說會道,周邊的人都比較喜歡,和別人溝通,交際這方面比較擅長。如果是這樣的人,就適合做銷售和行政之類,和別人打交道的工作。如果你讓這些人做技術,他坐不住,處處感覺別扭。有的人做研究,我覺得同樣也不需要太多的技術,因為他從小就沉默寡言,喜歡發(fā)呆思考問題,數理化總能不怎么學都能考試高分,但是如果家里來了親戚,確害羞的不愛說話,也就是人們常說的木訥,這些人適合做技術。如果你讓這些人做銷售,單子估計一個也接不到。所以我覺得不管做什么,根絕自己的性格找到合適的工作,這樣身心愉悅!

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636247
  • 邏輯器件
    +關注

    關注

    0

    文章

    107

    瀏覽量

    20719
  • 編程語言
    +關注

    關注

    10

    文章

    1964

    瀏覽量

    39559

原文標題:FPGA工程師自述:實踐中獲得經驗 多動手才是王道

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應用潛力

    的IGLOO2 FPGA和SmartFusion2 SoC FPGA以其獨特的性能和豐富的功能,成為了電子工程師們關注的焦點。本文將深入探討這兩款產品的電氣特性和相關技術參數,為大家在實際設計中提
    的頭像 發(fā)表于 02-10 11:30 ?162次閱讀

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPG
    的頭像 發(fā)表于 01-19 09:05 ?448次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL <b class='flag-5'>編程</b>基礎解析!

    嵌入式應掌握的幾種能力

    1. 編程語言 基本掌握嵌入式必備的編程語言。C語言為主,C++為輔。在資源有限的情況下,大多
    發(fā)表于 12-08 06:05

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    , Share & Trends(Report Code:SE 3058)。中國第一梯隊 FPGA 開發(fā)板和解決方案提供商 ALINX 整理內容如下。 ? FPGA 市場概況 現場可編程門陣列(
    的頭像 發(fā)表于 11-20 13:20 ?486次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    嵌入式與FPGA的區(qū)別

    ,一是嵌入式軟件開發(fā),主要與嵌入式cao作系統、應用軟件等有關。第二是嵌入式硬件開發(fā),需要掌握硬件設計、模擬仿真、 PCB設計等技能。 ?2、FPGA:它是在PAL、GAL、CPLD等可編程
    發(fā)表于 11-20 07:12

    嵌入式和FPGA的區(qū)別

    。 在當今智能化時代,嵌入式系統和FPGA技術都是電子系統設計中的重要組成部分,但許多工程師和技術愛好者常常對兩者的區(qū)別和應用場景感到困惑。本文將深入解析嵌入式系統和FPGA的核心差異,幫助您在項目
    發(fā)表于 11-19 06:55

    如何使用FPGA實現SRIO通信協議

    本例程詳細介紹了如何在FPGA上實現Serial RapidIO(SRIO)通信協議,通過Verilog語言進行編程設計。SRIO作為一種高速、低延遲的串行互連技術,在高性能計算和嵌
    的頭像 發(fā)表于 11-12 14:38 ?5763次閱讀
    如何使用<b class='flag-5'>FPGA</b>實現SRIO通信協議

    如何利用Verilog HDL在FPGA上實現SRAM的讀寫測試

    、建立讀寫操作、配置地址計數器、模擬數據流、綜合與仿真以及下載到FPGA進行硬件測試。通過實踐,掌握SRAM在FPGA中的使用和基本讀寫方法,加深對FPGA工作原理的理解。
    的頭像 發(fā)表于 10-22 17:21 ?4341次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現SRAM的讀寫測試

    PLL技術在FPGA中的動態(tài)調頻與展頻功能應用

    隨著現代電子系統的不斷發(fā)展,時鐘管理成為影響系統性能、穩(wěn)定性和電磁兼容性(EMI)的關鍵因素之一。在FPGA設計中,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術在
    的頭像 發(fā)表于 06-20 11:51 ?2625次閱讀
    PLL技術在<b class='flag-5'>FPGA</b>中的動態(tài)調頻與展頻功能應用

    智多晶FPGA設計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設計的時代浪潮中,智多晶率先邁出關鍵一步——智多晶正式宣布旗下 FPGA 設計工具 HqFpga 接入 DeepSeek 大模型,推出 FPGA 設計專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?1529次閱讀

    【經驗分享】玩轉FPGA串口通信:從“幻覺調試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉戰(zhàn)FPGA的“寶貝們”來說,適應流水線(pipeline)編程可能需
    的頭像 發(fā)表于 06-05 08:05 ?1102次閱讀
    【經驗分享】玩轉<b class='flag-5'>FPGA</b>串口通信:從“幻覺調試”到代碼解析

    FPGA的定義和基本結構

    FPGA 的全稱為 Field-Programmable Gate Array,即現場可編程門陣列。 FPGA 是在 PAL、 GAL、 CPLD 等可編程器件的基礎上進一步發(fā)展的產物
    的頭像 發(fā)表于 05-15 16:39 ?2631次閱讀
    <b class='flag-5'>FPGA</b>的定義和基本結構

    FPGA芯片的概念和結構

    FPGA(Field Programmable Gate Array,現場可編程門陣列),是一種可在出廠后由用戶根據實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA
    的頭像 發(fā)表于 05-12 09:30 ?2891次閱讀

    Altera大學成立,助力FPGA教學發(fā)展與人才培養(yǎng)

    近日,全球 FPGA 創(chuàng)新技術領導者 Altera 宣布成立 Altera 大學,旨在以高效、便捷的方式助力 FPGA 教學發(fā)展與人才培養(yǎng)。Altera 大學為高校教授、科研人員和廣大學子提供精心設計的課程、豐富的軟件工具和可編程
    的頭像 發(fā)表于 04-19 11:26 ?1167次閱讀

    FPGA在數字化時代的主要發(fā)展趨勢

    的創(chuàng)新,也對開發(fā)者提出了新的要求。這篇文章將帶您深入探討FPGA發(fā)展趨勢,剖析這些變化對開發(fā)者的影響與挑戰(zhàn),為在新時代的技術浪潮中把握機遇提供參考。
    的頭像 發(fā)表于 04-02 09:49 ?1726次閱讀
    <b class='flag-5'>FPGA</b>在數字化時代的主要發(fā)展趨勢