91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet的IP新理念與設(shè)計工具

奇普樂芯片技術(shù) ? 來源:奇普樂芯片技術(shù) ? 作者:Chipuller ? 2022-10-26 17:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著半導(dǎo)體制程節(jié)點的持續(xù)演進,短溝道效應(yīng)以及量子隧穿效應(yīng)帶來的發(fā)熱、漏電等問題愈發(fā)嚴重,追求經(jīng)濟效能的摩爾定律日趨放緩。

在此背景下,產(chǎn)業(yè)開始轉(zhuǎn)向以先進封裝為代表的新賽道,伴隨著先進封裝而出現(xiàn)的第一個新概念就是Chiplet:

這些類似樂高積木一樣的功能模塊通過中介層(interposer)連接在一起,然后附著在封裝基底上。

c5f4645e-4620-11ed-96c9-dac502259ad0.jpg

英特爾的Foveros封裝技術(shù)就是采用這種思路,通過2.5D堆疊而實現(xiàn)不同chiplets的累加堆疊的集成。

Foveros將會在傳統(tǒng)無源中介層之上擴展裸片堆疊模式,可以在CPU、圖像處理器AI加速器等高性能邏輯器件之上疊加存儲器。

這種技術(shù)可以將系統(tǒng)級芯片產(chǎn)品細分為許多不同的chiplets,其中I/O、SRAM電源電路都可以在一個基礎(chǔ)裸片上制造,然后在其上疊加高性能chiplets。

與傳統(tǒng)SoC相比,Chiplet的思想是將不同的小芯粒通過先進封裝形成系統(tǒng)芯片;這也意味著,更為專業(yè)的設(shè)計工具對Chiplet未來生態(tài)的發(fā)展至關(guān)重要:

c6205028-4620-11ed-96c9-dac502259ad0.jpg

EDA設(shè)計流程圖

Chiplet因為需要更多異構(gòu)芯片和各類總線的加入,將會使得整個芯片的設(shè)計過程變得更加復(fù)雜:

相關(guān)半導(dǎo)體行業(yè)從業(yè)者就指出:在一個封裝只有幾百個I/O的時代,封裝設(shè)計者還有可能用試算表(Spreadsheet)來規(guī)劃I/O,但在動輒數(shù)千甚至上萬個I/O互連的先進封裝設(shè)計中,這種方法不僅太耗時,而且出錯的機率很高。

基于資料庫的互連設(shè)計,還有設(shè)計規(guī)則檢查(DRC),都將成為先進封裝設(shè)計的標準工具。

此外,以往封裝業(yè)界習(xí)慣使用的Gerber檔格式,在先進封裝時代或許將改成GDSII檔格式;整體來說,封裝業(yè)界所使用的工具,都會變得越來越像Fab跟IC設(shè)計者所使用的工具。

特別是,在芯片的整體設(shè)計之前:為了把SoC拆解成Chiplet,相關(guān)的EDA工具需要芯片設(shè)計人員更多協(xié)同。

不僅是RDL Netlist、線路布局(Place & Route)的工具需要更新,設(shè)計人員還需要更多設(shè)計模擬工具來解決多晶片所衍生的電源一致性(PI)、訊號一致性(SI)、電磁相容(EMC)、散熱(Thermal)等問題。

首先EDA工具需要在芯片互聯(lián)接口的標準化方面進行改進;其次是可擴展性,Chiplet下芯片設(shè)計工程師需要同時對多個chiplets進行布局和驗證。

由于其需要采用堆疊方式進行設(shè)計,那么將十分考驗散熱能力;對于EDA工具的要求就在于,如何保障不同chiplets間堆疊后產(chǎn)生的熱度不會損壞芯片。

相比之下,頭部EDA公司可能會略早發(fā)現(xiàn)這些挑戰(zhàn),不過由于行業(yè)都還在對此探索,因此不會有太大差距。

從當下Chiplet的角度來看:在相關(guān)標準還沒完全確定,相關(guān)廠商提出的基礎(chǔ)能力和標準各不相同的前提下;相關(guān)頭部EDA公司在Chiplet領(lǐng)域是與國內(nèi)和海外公司共同推進生態(tài)、制定標準的發(fā)展進程,因此對于中國廠商來說是一個機會。

就如作為全球排名第一的EDA解決方案供應(yīng)商,新思科技也在致力于與國內(nèi)的眾多芯片設(shè)計公司一同探索相關(guān)Chiplet解決方案:

新思科技中國區(qū)副總經(jīng)理朱勇強調(diào):要使Chiplet做到通用化,不僅需要類似于UCIe等協(xié)議的定義,還需要國內(nèi)外更多設(shè)計廠商的一同探索與發(fā)展;

新思科技對其保持一個歡迎的態(tài)度,如果將來標準能夠普及開來,對國內(nèi)的廠商更快地推出自己的Chiplet產(chǎn)品也是有益的。

當然,相較于設(shè)計工具,Chiplet的IP新理念也至關(guān)重要。

一些半導(dǎo)體IP核以硅片的形式提供,IP即是chiplets,旨在以芯粒形式實現(xiàn)IP的“即插即用”和“重復(fù)利用”。

以解決原有先進制程工藝芯片面臨的性能與成本的矛盾,并降低較大規(guī)模芯片的設(shè)計時間和風(fēng)險,實現(xiàn)從傳統(tǒng)SoC封裝的IP到先進封裝中以獨立的chiplets形式呈現(xiàn)的IP。

c666aec4-4620-11ed-96c9-dac502259ad0.jpg

Chiplet的IP新理念

Chiplet的IP新理念在為芯片降低成本及加速產(chǎn)品迭代上至關(guān)重要:

如果在芯片設(shè)計階段,就將大規(guī)模的SoC按照不同的功能模塊分解為一個個的chiplets,那么部分chiplets則可以做到類似模塊化的設(shè)計,而且可以重復(fù)運用在不同的芯片產(chǎn)品當中。

這樣可以極大降低芯片設(shè)計的難度和設(shè)計成本,同時也有利于后續(xù)產(chǎn)品的迭代,加速產(chǎn)品的上市周期。

Chiplet的IP新理念在為降低芯片設(shè)計難度及提升靈活性上至關(guān)重要:

對于很多SoC廠商來說,原來設(shè)計一款大型的SoC芯片時,需要將大量第三方IP與自己的IP整合到一起,形成一個統(tǒng)一的SoC,然后采用同一個制程工藝進行制造:

而如果采用Chiplet模式,芯片設(shè)計廠商可以直接選擇第三方的基于適合的工藝制程的以chiplets形式提供的IP,然后再通過先進封裝技術(shù)將chiplets封裝在一起即可;這樣可以極大的降低芯片設(shè)計難度,提升靈活性和效率。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7738

    瀏覽量

    171650
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    669

    瀏覽量

    37162
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    156

    瀏覽量

    38172

原文標題:從SoC走向Chiplet,設(shè)計工具及IP支持至關(guān)重要

文章出處:【微信號:奇普樂芯片技術(shù),微信公眾號:奇普樂芯片技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何突破AI存儲墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書25+ 成功案例, 10+ 全球客戶證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進:從單一IPChiplet基礎(chǔ)設(shè)施平臺跨越奎芯科技不僅提供“設(shè)計藍圖”,更通過M2LINK
    發(fā)表于 01-29 17:32

    RUI Builder 圖形化UI設(shè)計工具

    RUI Builder 圖形化UI設(shè)計工具 該軟件為圖形化UI設(shè)計軟件,搭配瑞佑圖形處理器,輕松設(shè)計UI界面!主要特色功能: 在PC上直接設(shè)計界面,再生成UI渲染源碼(.c),程序中直接引用即可
    發(fā)表于 12-12 20:14

    簡單認識eSchema電路設(shè)計工具

    eSchema電路設(shè)計工具作為一款面向?qū)I(yè)IC設(shè)計者的綜合解決方案,通過集成原理圖設(shè)計、電氣規(guī)則檢查(ERC)及SPICE網(wǎng)表生成功能,構(gòu)建了從概念驗證到仿真分析的高效閉環(huán),為復(fù)雜芯片設(shè)計提供了可靠的技術(shù)支撐。
    的頭像 發(fā)表于 11-17 10:22 ?567次閱讀
    簡單認識eSchema電路設(shè)<b class='flag-5'>計工具</b>

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計,也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?397次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    技術(shù)資訊 I Allegro X PCB 設(shè)計工具新增功能一覽

    迭代升級是PCB和封裝設(shè)計領(lǐng)域的常態(tài),因此,要想時刻走在創(chuàng)新前沿,就需借助業(yè)界標準的工具及其最新的功能。AllegroXPCB設(shè)計工具簡化工作流程,提升效率,助力創(chuàng)新設(shè)計成為可能,讓您以一流的速度
    的頭像 發(fā)表于 07-11 16:31 ?1922次閱讀
    技術(shù)資訊 I Allegro X PCB 設(shè)<b class='flag-5'>計工具</b>新增功能一覽

    智多晶FPGA設(shè)計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計的時代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計專屬 AI 助手——晶小助!這是 FPGA 領(lǐng)域首次引入大模型 AI 助手,為 FPGA 工程師提供前所未有的智能交互體驗。
    的頭像 發(fā)表于 06-06 17:06 ?1529次閱讀

    ReviewHub:實現(xiàn)Booster與設(shè)計工具端無縫鏈接的評審協(xié)作平臺

    在電子產(chǎn)品設(shè)計與質(zhì)量管理中,跨部門的高效評審協(xié)作至關(guān)重要。傳統(tǒng)線下評審方式因時間、地點和信息孤島等限制,效率低下且易出錯。ReviewHub作為一款貫穿Booster與設(shè)計工具端的線上評審平臺,憑借
    的頭像 發(fā)表于 06-04 11:46 ?858次閱讀
    ReviewHub:實現(xiàn)Booster與設(shè)<b class='flag-5'>計工具</b>端無縫鏈接的評審協(xié)作平臺

    安森美WebDesigner+設(shè)計工具使用心得

    WebDesigner+ 設(shè)計工具完成120W DC-DC隔離電源設(shè)計、通過Elite Power仿真工具,簡化125KW 儲能系統(tǒng)設(shè)計,今天分享的試用報告聚焦WebDesigner工具,一起來了解下。
    的頭像 發(fā)表于 05-16 15:19 ?919次閱讀
    安森美WebDesigner+設(shè)<b class='flag-5'>計工具</b>使用心得

    使用設(shè)計工具設(shè)計的帶通濾波器與Multisim仿真結(jié)果不一致是怎么回事?

    使用設(shè)計工具在300Hz是有一點點增益的,但是使用Multisim 仿真卻沒有放大,反而發(fā)生了衰減,對照了元件沒有發(fā)現(xiàn)有錯誤的。
    發(fā)表于 04-24 07:53

    Chiplet與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2028次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設(shè)計中EDA<b class='flag-5'>工具</b>面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1600次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    為什么無法下載任何RF LDMOS AFT05MS004N設(shè)計工具?

    無法下載任何 RF LDMOS AFT05MS004N 設(shè)計工具 https://www.nxp.com/products/radio-frequency/legacy-rf
    發(fā)表于 04-03 06:51

    使用設(shè)計工具設(shè)計了一個DIY PN5180 NFC模塊,但它沒有檢測到NFC卡,為什么?

    我使用設(shè)計工具設(shè)計了一個 DIY PN5180 NFC 模塊,但它沒有檢測到 NFC 卡。為了排除故障,需要檢查原理圖和元件值是否存在可能的錯誤。由于我是 NFC 設(shè)計的新手、PN5180數(shù)據(jù)表、AN11740(NFC 天線設(shè)計指南)等參考資料上傳我的原理圖,以及
    發(fā)表于 04-01 06:27

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術(shù)將這些模塊連接在一起,形成一個完整的系統(tǒng)。這一技
    的頭像 發(fā)表于 03-12 12:47 ?2839次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    請問有沒有可以設(shè)計圓形的NFC天線設(shè)計工具?

    請問有沒有可以設(shè)計圓形的NFC天線設(shè)計工具
    發(fā)表于 03-12 06:59