91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于國產(chǎn)ARM與低成本FPGA高速通信的3種方案

FPGA開源工作室 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2022-10-27 13:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前 言

近年來,隨著中國新基建、中國制造2025的持續(xù)推進,單ARM處理器越來越難勝任工業(yè)現(xiàn)場的功能要求,特別是能源電力、工業(yè)控制、智慧醫(yī)療等行業(yè)通常需要ARM+FPGA架構(gòu)的處理器平臺來實現(xiàn)特定的功能,例如多路/高速AD采集、多路網(wǎng)口、多路串口、多路/高速并行DI/DO、高速數(shù)據(jù)并行處理等。

那ARM+FPGA架構(gòu)有什么優(yōu)勢?

ARM:接口資源豐富、功耗低,擅長多媒體顯示、邏輯控制等。

FPGA:擅長多通道或高速AD采集、接口拓展、高速信號傳輸、高速數(shù)據(jù)并行處理等。

因此,ARM+FPGA架構(gòu)能帶來性能、成本、功耗等綜合比較優(yōu)勢,ARM與FPGA既可各司其職,各自發(fā)揮原本架構(gòu)的獨特優(yōu)勢,亦可相互協(xié)作處理更復(fù)雜的問題。

對于成本不敏感且通信速率要求的較高分立式ARM+FPGA場合,一般使用PCIe通信接口。但對成本敏感的分立式ARM+FPGA場合,PCIe通信接口則令FPGA芯片成本高居不下。

對于能源電力、工業(yè)控制等眾多工業(yè)領(lǐng)域,真正需要的是性能與成本均具有競爭力的方案,既要求能做到ARM與FPGA的高速通信,又要做到成本最優(yōu),并且最好能基于國產(chǎn)方案。

在這種需求背景下,創(chuàng)龍科技提供了基于國產(chǎn)ARM與低成本FPGA高速通信的3種方案。

* 硬件平臺介紹(全志科技T3/A40i)

創(chuàng)龍科技TLT3-EVM/TLA40i-EVM是一款基于全志科技T3/A40i處理器設(shè)計的4核ARM Cortex-A7國產(chǎn)工業(yè)評估板,每核主頻高達1.2GHz,由核心板和評估底板組成。T3與A40i兩者pin to pin兼容。

評估板接口資源豐富,引出雙路網(wǎng)口、雙路CAN、雙路USB、雙路RS485等通信接口,板載Bluetooth、WIFI、4G(選配)模塊,同時引出MIPI LCD、LVDS LCD、TFT LCD、HDMI OUT、CVBS OUT、CAMERA、LINE IN、H/P OUT等音視頻多媒體接口,支持雙屏異顯、Mali400 MP2 GPU,1080P@45fps H.264視頻硬件編碼、1080P@60fps H.264視頻硬件解碼,并支持SATA大容量存儲接口。

核心板采用100%國產(chǎn)元器件方案,并經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,穩(wěn)定可靠,可滿足各種工業(yè)應(yīng)用環(huán)境。評估底板大部分元器件均采用國產(chǎn)方案,方便用戶快速進行產(chǎn)品方案評估與技術(shù)預(yù)研。

本文主要介紹全志科技T3/A40i與紫光同創(chuàng)PGL25G/Xilinx Spartan-6基于SPI、SDIO、CSI的3種高速通信方案,最高通信速率可達到55.1MB/s。

備注:目前,創(chuàng)龍科技已推出T3/A40i+PGL25G全國產(chǎn)一體化工業(yè)核心板方案,國產(chǎn)化率100%(連接器亦為國產(chǎn))。

1 spi_rw案例

1.1 案例說明

案例功能:主要演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SPI通信。

ARM端實現(xiàn)SPI Master功能

a.打開SPI設(shè)備節(jié)點,如:/dev/spidev0.0。

b.使用ioctl配置SPI總線,如SPI總線極性和相位、通信速率、數(shù)據(jù)字長度等。

c.選擇模式為單線模式或雙線模式。當(dāng)SPI總線為雙線模式時,發(fā)送數(shù)據(jù)是單線模式,接收數(shù)據(jù)是雙線模式。

d.發(fā)送數(shù)據(jù)至SPI總線,并從SPI總線讀取數(shù)據(jù)。(備注:如單次傳輸數(shù)據(jù)大于64Byte,驅(qū)動程序?qū)詣訂⒂?a href="http://m.makelele.cn/tags/dma/" target="_blank">DMA傳輸功能。)

e.打印發(fā)送和接收速率。

f.校驗讀寫數(shù)據(jù),然后打印誤碼率。

FPGA端實現(xiàn)SPI Slave功能

a.FPGA將SPI Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。

b.SPI Master發(fā)起讀數(shù)據(jù)時,F(xiàn)PGA從BRAM讀取2KByte通過SPI總線傳輸給SPI Master。

c.當(dāng)SPI總線為雙線模式,接收數(shù)據(jù)支持雙線模式,而發(fā)送數(shù)據(jù)不支持雙線模式。

2af14844-55b3-11ed-a3b6-dac502259ad0.png

圖 4 ARM端程序流程圖

測試結(jié)果

(1) SPI單線模式

根據(jù)官方數(shù)據(jù)手冊,SPI總線通信時鐘頻率理論值最大為100MHz。本次測試指定SPI總線通信時鐘頻率為最大值100MHz,則SPI單線模式理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實測SPI單線模式寫速率為:10.924MB/s,SPI單線模式讀速率為:10.924MB/s。

(2) SPI雙線模式

根據(jù)官方數(shù)據(jù)手冊,SPI總線通信時鐘頻率理論值最大為100MHz。本次測試指定SPI總線通信時鐘頻率為最大值100MHz,則SPI單線模式理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s;則SPI雙線模式理論速率為:(100000000/1024/1024/4)MB/s ≈ 23.84MB/s。本次實測SPI單線模式寫速率為11.631MB/s,SPI雙線模式讀速率為17.807MB/s。

2 rt_spi_rw案例

2.1 案例說明

案例功能:基于Linux-RT系統(tǒng),演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SPI通信(單線模式)。

ARM端實現(xiàn)SPI Master功能

a.打開SPI設(shè)備節(jié)點。如:/dev/spidev0.0。

b.使用ioctl配置SPI總線。如SPI總線極性和相位、通信速率、數(shù)據(jù)字長度等。

c.創(chuàng)建實時線程。

d.發(fā)送數(shù)據(jù)至SPI總線,以及從SPI總線讀取數(shù)據(jù)。

e.打印發(fā)送、接收的速率和傳輸耗時。

f.校驗讀寫數(shù)據(jù),然后打印誤碼率。

FPGA端實現(xiàn)SPI Slave功能

a.FPGA將SPI Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。

b.SPI Master發(fā)起讀數(shù)據(jù)時,F(xiàn)PGA從BRAM讀取2KByte通過SPI總線傳輸給SPI Master。

2b1df6fa-55b3-11ed-a3b6-dac502259ad0.png

圖 5 ARM端程序流程圖

測試結(jié)果

(1) 非輪詢方式

根據(jù)官方數(shù)據(jù)手冊可知,SPI總線通信時鐘頻率理論值最大為100MHz。本次測試指定SPI總線通信時鐘頻率為最大值100MHz,則理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實測傳輸4Byte數(shù)據(jù)的最小耗時為49us,最大耗時為662us,平均耗時為227us;寫速率為0.017MB/s,讀速率為0.017MB/s。

(2) 輪詢方式

根據(jù)官方數(shù)據(jù)手冊可知,SPI總線通信時鐘頻率理論值最大為100MHz。本次測試指定SPI總線通信時鐘頻率為最大值100MHz,則理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實測傳輸4Byte數(shù)據(jù)的最小耗時為14us,最大耗時為59us,平均耗時為14us;寫速率為0.239MB/s,讀速率為0.239MB/s。

3 sdio_test案例

3.1 案例說明

案例功能:演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SDIO通信。

ARM端實現(xiàn)SDIO Master功能

a.打開SDIO設(shè)備節(jié)點,如:/dev/generic_sdio0。

b.發(fā)送數(shù)據(jù)至SDIO總線,以及從SDIO總線讀取數(shù)據(jù)。

c.打印發(fā)送和接收速率。

d.校驗讀寫數(shù)據(jù),然后打印誤碼率。

FPGA端實現(xiàn)SDIO Slave功能

a.FPGA將SDIO Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。

b.SDIO Master發(fā)起讀數(shù)據(jù)時,F(xiàn)PGA從BRAM讀取2KByte通過SDIO總線傳輸給SDIO Master。

2b30255a-55b3-11ed-a3b6-dac502259ad0.png

圖 6 ARM端程序流程圖

測試結(jié)果

本次測試指定SDIO總線通信時鐘頻率為25MHz(最高50MHz),則理論通信速率為:(25 x 4 / 8)MB/s = 12.5MB/s。實測寫速率為5.113MB/s,讀速率為5.440MB/s,誤碼率為0.0%。

4 csi_test案例

4.1 案例說明

案例功能:演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的CSI通信案例。

ARM端功能

a)基于Linux子系統(tǒng)V4L2。

b)通過CSI總線,采集指定幀數(shù)數(shù)據(jù)。

c)計算總耗時。

d)打印平均采集速率,并校驗最后一幀圖像的數(shù)據(jù)。

FPGA端功能

a)將測試數(shù)據(jù)(0x00 ~ 0xFF)寫入FIFO。

b)從FIFO讀出數(shù)據(jù),按行與幀的方式、1024 x 512的分辨率,通過CSI總線發(fā)送至ARM端。

使用的CSI總線為CSI0,最高支持分辨率為1080P30,數(shù)據(jù)位寬為8bit。功能框圖與程序流程圖,如下圖所示。

2b46bae0-55b3-11ed-a3b6-dac502259ad0.png

圖 7 功能框圖

2b5b5464-55b3-11ed-a3b6-dac502259ad0.png

圖 8 ARM端程序流程圖

測試結(jié)果

FPGA端將CSI_PCLK設(shè)置為65MHz,測試數(shù)據(jù)寫入FIFO的時鐘FIFO_WR_CLK設(shè)置為59MHz。由于FPGA端需將數(shù)據(jù)寫入FIFO再從FIFO讀出后發(fā)送,每一行與每一幀之間的間隔時間會受FIFO寫入的速率影響,因此CSI通信的實際理論傳輸帶寬應(yīng)為:(59MHz x 8bit / 8)MB/s = 59MB/s。實測傳輸速率為55.1MB/s,誤碼率為0.0%。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20248

    瀏覽量

    252124
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636108
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9552

    瀏覽量

    391796

原文標(biāo)題:源碼免費下載!國產(chǎn)ARM與低成本FPGA高速通信方案合集來了,別錯過

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Neway微波國產(chǎn)化替代方案

    關(guān)鍵技術(shù)指標(biāo)上已與進口產(chǎn)品持平,同時采購成本降低30%-45%。通過優(yōu)化拓撲結(jié)構(gòu)和散熱設(shè)計,國產(chǎn)模塊在高溫老化測試中展現(xiàn)出更穩(wěn)定的性能曲線,MTBF(平均無故障時間)突破10萬小時。電源模塊優(yōu)化降低成本
    發(fā)表于 01-30 08:45

    MAX4386E:低成本、高速且具ESD保護的運放

    MAX4385E/MAX4386E:低成本高速且具ESD保護的運放 在電子設(shè)計領(lǐng)域,運算放大器是不可或缺的基礎(chǔ)元件。今天要給大家介紹的是Maxim公司的MAX4385E/MAX4386E運放,它
    的頭像 發(fā)表于 01-26 17:45 ?478次閱讀

    AD8051:低成本高速軌到軌放大器的卓越之選

    (四通道)是低成本高速的電壓反饋放大器,可在+3 V、+5 V或±5 V電源下以低電源電流工作。它們具有真正的單電源能力,
    的頭像 發(fā)表于 01-26 10:10 ?177次閱讀

    解析AD825:高速、低成本JFET放大器的卓越之選

    低成本和出色直流參數(shù)優(yōu)化的運算放大器。 文件下載: AD825.pdf 一、AD825的特性亮點 1. 高速性能 AD825具備41 MHz的?3 dB帶寬、125 V/μs的壓擺率以及80 ns的建立時間,能夠快速響應(yīng)信號變
    的頭像 發(fā)表于 01-25 09:55 ?305次閱讀

    高速低成本運放ADA4860 - 1:特性、應(yīng)用與設(shè)計要點解析

    高速低成本運放ADA4860-1:特性、應(yīng)用與設(shè)計要點解析 引言 在電子設(shè)計領(lǐng)域,高速、低成本且性能優(yōu)異的運算放大器一直是工程師們追求的目標(biāo)。ADA4860 - 1作為一款由Analo
    的頭像 發(fā)表于 01-24 16:20 ?561次閱讀

    高速低成本三運放ADA4861 - 3:性能與應(yīng)用全面解析

    高速低成本三運放ADA4861 - 3:性能與應(yīng)用全面解析 在電子工程師的日常工作中,尋找一款兼具高性能與低成本的運算放大器并非易事。而今天要給大家詳細介紹的Analog Device
    的頭像 發(fā)表于 01-24 16:20 ?535次閱讀

    AD8092:低成本高速軌到軌放大器的卓越之選

    AD8091/AD8092:低成本高速軌到軌放大器的卓越之選 在電子工程師的日常設(shè)計中,選擇合適的放大器至關(guān)重要。今天,我們來深入了解Analog Devices推出的AD8091(單通道
    的頭像 發(fā)表于 01-23 14:50 ?138次閱讀

    低成本CMOS高速軌到軌放大器ADA4891-3:性能剖析與應(yīng)用指南

    /ADA4891-2/ADA4891-3/ADA4891-4系列CMOS高速軌到軌放大器。這個系列以其低成本、高性能的特點,在多個領(lǐng)域都有著廣泛的應(yīng)用前景。下面我們就從其特性、應(yīng)用場景、性能參數(shù)以及設(shè)計要點
    的頭像 發(fā)表于 01-23 09:05 ?496次閱讀

    低成本CMOS高速軌到軌放大器ADA4891-1的全面解析

    低成本CMOS高速軌到軌放大器ADA4891系列的全面解析 在電子設(shè)計領(lǐng)域,放大器作為一基礎(chǔ)且關(guān)鍵的器件,其性能的優(yōu)劣直接影響到整個系統(tǒng)的表現(xiàn)。今天,我們就來深入探討Analog Devices
    的頭像 發(fā)表于 01-22 16:45 ?182次閱讀

    PCIe通信就是快,RK3576+FPGA解決方案

    今天給大家?guī)砘赑CIe的RK3576+FPGA高速通信方案,實現(xiàn)快速數(shù)據(jù)交互,解決工業(yè)采集“慢、卡、丟”難題,為工業(yè)自動化、能源電力等領(lǐng)域提供創(chuàng)新解決
    的頭像 發(fā)表于 12-26 17:46 ?663次閱讀
    PCIe<b class='flag-5'>通信</b>就是快,RK3576+<b class='flag-5'>FPGA</b>解決<b class='flag-5'>方案</b>

    Neway微波產(chǎn)品的國產(chǎn)化替代方案

    與替代Neway微波產(chǎn)品在技術(shù)兼容性方面進行了深度適配,確保國產(chǎn)化替代方案能夠無縫對接現(xiàn)有系統(tǒng)。例如,在電源模塊替代中,Neway通過優(yōu)化電路設(shè)計,使國產(chǎn)電源模塊能夠與進口設(shè)備完美兼容,無需對原有系統(tǒng)進行大規(guī)模改造。這種技術(shù)兼容
    發(fā)表于 12-18 09:24

    基于瑞芯微 RK3588 的 ARMFPGA 交互通信實戰(zhàn)指南

    本文圍繞創(chuàng)龍科技研發(fā)的 TL3588-EVM 評估板,詳解瑞芯微 RK3588 與 FPGA 基于 PCIe 總線的通信案例,包括 DMA 與非 DMA 兩方式。涵蓋案例功能、測試流程、編譯步驟
    的頭像 發(fā)表于 11-04 16:09 ?603次閱讀
    基于瑞芯微 RK3588 的 <b class='flag-5'>ARM</b> 與 <b class='flag-5'>FPGA</b> 交互<b class='flag-5'>通信</b>實戰(zhàn)指南

    水下無線光通信:點亮深海的低成本解決方案

    的水下通信設(shè)備往往存在諸多局限,如低速率、高成本等問題,限制了其廣泛應(yīng)用與性能發(fā)揮。而水下無線光通信設(shè)備的出現(xiàn),為這一困境帶來了新的曙光,以低成本、
    的頭像 發(fā)表于 08-07 09:45 ?2348次閱讀
    水下無線光<b class='flag-5'>通信</b>:點亮深海的<b class='flag-5'>低成本</b>解決<b class='flag-5'>方案</b>

    中科億海微SoM模組——嵌入式工業(yè)現(xiàn)場總線通信控制板

    嵌入式工業(yè)現(xiàn)場總線是一高速、低成本的內(nèi)部總線技術(shù)。它主要用于PLCIO模塊、機器人手臂等應(yīng)用場景,能夠提供高效的數(shù)據(jù)傳輸和靈活的配置選項。圖嵌入式工業(yè)現(xiàn)場總線通信控制板正面(左)、反
    的頭像 發(fā)表于 06-24 14:22 ?723次閱讀
    中科億海微SoM模組——嵌入式工業(yè)現(xiàn)場總線<b class='flag-5'>通信</b>控制板

    國產(chǎn)單片機倒車影像合作

    尋找國產(chǎn)低成本單芯片單片機AMT630,SSD101合作方案, 尋找國產(chǎn)低成本單芯片單片機AMT630,SSD101合作
    發(fā)表于 04-29 09:00