91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe總線標(biāo)準(zhǔn)演進(jìn)

泰克科技 ? 來(lái)源:泰克科技 ? 作者:泰克科技 ? 2022-11-29 14:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe總線標(biāo)準(zhǔn)演進(jìn)

自從PCIe 1.0規(guī)范以來(lái),在不到20年里,業(yè)界已經(jīng)為迎接PCIe Gen 6.0規(guī)范作好準(zhǔn)備。由于每一代新標(biāo)準(zhǔn)較上一代的數(shù)據(jù)速率都會(huì)翻一番,PCIe Gen 6.0的速度要比2003年問(wèn)世的最初PCIe Gen 1.0規(guī)范快25倍。數(shù)據(jù)速率每三年翻一番,給負(fù)責(zé)物理層性能的驗(yàn)證工程師帶來(lái)了無(wú)盡的挑戰(zhàn),包括PHY、芯片、插件和系統(tǒng),因?yàn)楫?dāng)前市場(chǎng)上的測(cè)試設(shè)備并不能完全滿足這些器件的測(cè)試需求。

產(chǎn)品開(kāi)發(fā)周期挑戰(zhàn):

在PCIe測(cè)試中對(duì)加快洞見(jiàn)能力的需求

由于最新PCIe標(biāo)準(zhǔn)必須支持以前各代PCIe標(biāo)準(zhǔn),所以對(duì)驗(yàn)證團(tuán)隊(duì)來(lái)說(shuō),每一代新的PCIe標(biāo)準(zhǔn)的測(cè)試矩陣都會(huì)呈指數(shù)級(jí)增長(zhǎng)。再加上標(biāo)準(zhǔn)發(fā)展導(dǎo)致的測(cè)試復(fù)雜度增加,這明顯提高了實(shí)現(xiàn)最新PCIe標(biāo)準(zhǔn)所用的整體測(cè)試時(shí)間。而用戶預(yù)期這些團(tuán)隊(duì)會(huì)以與前幾代類似的產(chǎn)品開(kāi)發(fā)周期窗口推出新一代產(chǎn)品,則使形勢(shì)變得更加復(fù)雜。

評(píng)估鏈路性能和調(diào)試問(wèn)題要用更長(zhǎng)的時(shí)間,當(dāng)前市場(chǎng)上的設(shè)備無(wú)法為工程師提供支撐,讓他們節(jié)省幾天或幾周的調(diào)試和性能評(píng)測(cè)時(shí)間,以滿足產(chǎn)品開(kāi)發(fā)時(shí)間表。除了示波器和BERT這樣的高性能工具,現(xiàn)代工程師需要一種新的測(cè)試測(cè)量設(shè)備品類,這種設(shè)備設(shè)置和使用起來(lái)要更簡(jiǎn)便,能夠加快洞見(jiàn)能力,可以在設(shè)計(jì)和驗(yàn)證過(guò)程中支持更頻繁的測(cè)試,在開(kāi)發(fā)周期中更早地發(fā)現(xiàn)問(wèn)題。

預(yù)計(jì)勞動(dòng)力缺口:

在PCIe測(cè)試中對(duì)簡(jiǎn)便易用性的需求

隨著數(shù)字世界更深入地滲透到人們的日常生活中,對(duì)半導(dǎo)體和半導(dǎo)體器件的需求呈指數(shù)級(jí)態(tài)勢(shì)持續(xù)增長(zhǎng)。這種拋物線增長(zhǎng)最顯著的結(jié)果,是在供應(yīng)鏈和物流方面給行業(yè)帶來(lái)了明顯挑戰(zhàn)。業(yè)界很少提及但可能最嚴(yán)重的問(wèn)題,是預(yù)計(jì)支撐增長(zhǎng)的工程師隊(duì)伍會(huì)出現(xiàn)短缺。據(jù)2022年SemiCon west大會(huì)演示,到2030年,預(yù)計(jì)支撐半導(dǎo)體行業(yè)增長(zhǎng)所需的工程師缺口約為30萬(wàn)。

預(yù)計(jì)這種勞動(dòng)力短缺將給業(yè)內(nèi)的公司帶來(lái)明顯的并發(fā)癥,而且由于HSIO (高速I/O)器件開(kāi)發(fā)和驗(yàn)證的技術(shù)特點(diǎn),這個(gè)問(wèn)題解決起來(lái)并不容易。隨著標(biāo)準(zhǔn)更新?lián)Q代,PCIe將變得越來(lái)越復(fù)雜。支撐器件開(kāi)發(fā)和驗(yàn)證的人力缺口,預(yù)計(jì)將給業(yè)內(nèi)的工程團(tuán)隊(duì)的開(kāi)發(fā)時(shí)間表和測(cè)試工作流程帶來(lái)進(jìn)一步壓力。

為解決業(yè)內(nèi)預(yù)計(jì)的人力缺口,各公司可能要比以前更寬泛地分配工程設(shè)計(jì)任務(wù),這對(duì)測(cè)試設(shè)備提出了需求,測(cè)試設(shè)備要比現(xiàn)有解決方案設(shè)置和操作起來(lái)更簡(jiǎn)便。隨著這種大趨勢(shì)顯現(xiàn),越來(lái)越重要的一點(diǎn)是,測(cè)試設(shè)備需要的培訓(xùn)和操作經(jīng)驗(yàn)必須更少,同時(shí)仍能有效洞見(jiàn)HSIO器件的健康狀況和性能。

重新審視資金支出:

在PCIe測(cè)試中對(duì)優(yōu)化資本預(yù)算的需求

隨著后續(xù)PCIe標(biāo)準(zhǔn)的數(shù)據(jù)速率提高,業(yè)內(nèi)對(duì)更高性能的設(shè)備的需求也在提高。支持這一設(shè)備所需的帶寬在不斷增長(zhǎng),這種性能增長(zhǎng)則使得整套測(cè)試設(shè)備的購(gòu)買成本明顯提高。即使是大型公司通常也只會(huì)購(gòu)買幾套完整系統(tǒng),小型公司的壓力就更大了,他們通常買不起完整驗(yàn)證測(cè)試所需的設(shè)備,必須租賃設(shè)備或利用第三方測(cè)試機(jī)構(gòu)才能進(jìn)行驗(yàn)證和調(diào)試。

由于性能對(duì)整個(gè)PCIe評(píng)估和一致性測(cè)試至關(guān)重要,如果擁有的設(shè)備能夠提高測(cè)試設(shè)置數(shù)量,縮短整體測(cè)試時(shí)間,加快測(cè)試速度,而又不會(huì)給計(jì)劃預(yù)算帶來(lái)明顯壓力,那么工程團(tuán)隊(duì)就可以在需要時(shí)有效使用更高性能的設(shè)備。

滿足市場(chǎng)需求:

全新PCIe測(cè)試測(cè)量解決方案現(xiàn)已上市

業(yè)內(nèi)一直需要高性能驗(yàn)證和一致性測(cè)試設(shè)備,但只有能夠加快洞見(jiàn)速度、簡(jiǎn)便易用、價(jià)格經(jīng)濟(jì)的設(shè)備,才能為當(dāng)今PCIe測(cè)試工作流程中的現(xiàn)有工具提供關(guān)鍵的補(bǔ)充方案。

泰克TMT4裕度測(cè)試儀

泰克專注了解行業(yè)需求,評(píng)估大趨勢(shì),與客戶持續(xù)溝通,開(kāi)發(fā)突破性的創(chuàng)新方案,解決實(shí)際問(wèn)題。

泰克最新創(chuàng)新產(chǎn)品TMT4裕度測(cè)試儀是市場(chǎng)上第一個(gè),也是唯一把重點(diǎn)放在PCIe Gen 3和Gen 4測(cè)試速度和易用性,同時(shí)又考慮行業(yè)資本預(yù)算限制的解決方案。TMT4裕度測(cè)試儀再次證明泰克不斷深入理解行業(yè)和客戶需求,持續(xù)開(kāi)發(fā)突破性產(chǎn)品。泰克致力重塑測(cè)試測(cè)量領(lǐng)域,解決客戶痛點(diǎn),與時(shí)俱進(jìn),改善客戶工作流程。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    3040

    瀏覽量

    91661
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88427
  • 半導(dǎo)體器件
    +關(guān)注

    關(guān)注

    12

    文章

    807

    瀏覽量

    34134

原文標(biāo)題:加快洞見(jiàn)能力等多重需求推動(dòng),全新裕度測(cè)試解決方案重塑PCIe測(cè)試

文章出處:【微信號(hào):泰克科技,微信公眾號(hào):泰克科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 3.0及信號(hào)完整性測(cè)試方法

    PCIe標(biāo)準(zhǔn)自從推出以來(lái),1代和2代標(biāo)準(zhǔn)已經(jīng)在PC和Server上逐漸普及,用于滿足高速顯卡、高速存儲(chǔ)設(shè)備對(duì)于高速數(shù)據(jù)傳輸?shù)囊?。出于支持更?b class='flag-5'>總線數(shù)據(jù)吞吐率的目的,PCI-SIG組織在
    的頭像 發(fā)表于 02-11 17:39 ?419次閱讀
    <b class='flag-5'>PCIe</b> 3.0及信號(hào)完整性測(cè)試方法

    JH7110 中的 PCIE 器件有什么用途?

    JH7110 中的 PCIE 器件有什么用途?以及如何? 我知道 USB 3.0 設(shè)備使用它們。這可能是通過(guò) USB 設(shè)備的驅(qū)動(dòng)程序完成的。但是還有哪些設(shè)備使用 PCIE 總線呢?它是通過(guò)驅(qū)動(dòng)程序代碼完成的,還是以某種方式是用戶
    發(fā)表于 02-05 06:51

    PCIe總線授時(shí)卡的工作原理

    一、PCIe總線授時(shí)卡的工作原理 SYN4632型PCIe總線授時(shí)卡的核心功能是接收外部標(biāo)準(zhǔn)時(shí)間基準(zhǔn)信號(hào),經(jīng)內(nèi)部處理后為宿主設(shè)備(服務(wù)器、工
    的頭像 發(fā)表于 02-03 10:16 ?78次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>總線</b>授時(shí)卡的工作原理

    探索TS2PCIE412:高性能PCIe開(kāi)關(guān)的技術(shù)剖析

    探索TS2PCIE412:高性能PCIe開(kāi)關(guān)的技術(shù)剖析 在當(dāng)今的電子設(shè)備中,PCI Express(PCIe總線的應(yīng)用越來(lái)越廣泛,而PCIe
    的頭像 發(fā)表于 01-14 15:00 ?336次閱讀

    PCIE737】青翼凌云科技基于全高PCIe x8總線的KU115 FPGA高性能硬件加速卡

    PCIE737是一款基于PCIE總線架構(gòu)的KU115 FPGA的12路光纖通道處理平臺(tái),該板卡具有1個(gè)PCIe Gen3x8主機(jī)接口、3個(gè)QSFP+ 40G光纖接口,可以實(shí)現(xiàn)3路QS
    的頭像 發(fā)表于 11-03 16:31 ?713次閱讀
    【<b class='flag-5'>PCIE</b>737】青翼凌云科技基于全高<b class='flag-5'>PCIe</b> x8<b class='flag-5'>總線</b>的KU115 FPGA高性能硬件加速卡

    PCIe總線時(shí)鐘同步卡

    gps總線
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月14日 18:58:49

    PCIE731】青翼科技基于 PCIe 總線架構(gòu) XC7K325T FPGA 的 2 路 10G SFP+光纖處理平臺(tái)

    PCIE731 是一款基于 PCIE 總線架構(gòu)的 2 路 10Gbps 光纖通道適 配器,該產(chǎn)品為半高全長(zhǎng) PCIe 卡,適合于目前主流半高機(jī)箱的服務(wù)器 或者工作站。
    的頭像 發(fā)表于 08-27 15:06 ?1015次閱讀
    【<b class='flag-5'>PCIE</b>731】青翼科技基于 <b class='flag-5'>PCIe</b> <b class='flag-5'>總線</b>架構(gòu) XC7K325T FPGA 的 2 路 10G SFP+光纖處理平臺(tái)

    嵌入式接口通識(shí)知識(shí)之PCIe接口

    1.1 基礎(chǔ)概念PCIe的全稱是Peripheral Component Interconnect Express,譯為外設(shè)組件互連擴(kuò)展總線,是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),用于連接
    發(fā)表于 08-21 16:51

    PCIe協(xié)議分析儀能測(cè)試哪些設(shè)備?

    PCIe協(xié)議分析儀能測(cè)試多種依賴PCIe總線進(jìn)行高速數(shù)據(jù)傳輸?shù)脑O(shè)備,其測(cè)試范圍覆蓋計(jì)算、存儲(chǔ)、網(wǎng)絡(luò)及異構(gòu)計(jì)算等多個(gè)領(lǐng)域,具體設(shè)備類型及測(cè)試場(chǎng)景如下:一、核心計(jì)算設(shè)備 GPU(圖形處理器) 測(cè)試
    發(fā)表于 07-25 14:09

    基于巨霖SIDesigner實(shí)現(xiàn)PCIe仿真的步驟

    PCIe是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),用于連接主板與外部硬件設(shè)備(如顯卡、固態(tài)硬盤、網(wǎng)卡等),其設(shè)計(jì)目標(biāo)是取代傳統(tǒng)的PCI、AGP和PCI-X總線,通過(guò)高帶寬、低延遲和點(diǎn)對(duì)點(diǎn)架構(gòu)滿
    的頭像 發(fā)表于 06-12 16:16 ?1351次閱讀
    基于巨霖SIDesigner實(shí)現(xiàn)<b class='flag-5'>PCIe</b>仿真的步驟

    nvme IP開(kāi)發(fā)之PCIe

    數(shù)據(jù),Posted類型的事務(wù)請(qǐng)求不需要使用 完成報(bào)文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲(chǔ)器讀寫和I/O讀寫TLP采用基于地址的路由,該類
    發(fā)表于 05-18 00:48

    nvme IP開(kāi)發(fā)之PCIe

    PCIe 體系結(jié)構(gòu) 常見(jiàn)的PCIe總線系統(tǒng)結(jié)構(gòu)如圖1所示,其中主要包含三種設(shè)備,分別是根復(fù)合體(RootComplex,RC)、Switch 和終端設(shè)備(EndPoint,EP)。 圖1 PC
    發(fā)表于 05-17 14:54