91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種新的混合SoC處理器—GPNPU!

SSDFans ? 來源:SSDFans ? 作者:SSDFans ? 2022-12-09 10:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Performance, Power, Area(PPA)是半導(dǎo)體行業(yè)中常用的衡量標(biāo)準(zhǔn)。這三個指標(biāo)對開發(fā)的所有電子產(chǎn)品都產(chǎn)生了巨大的影響。影響的程度當(dāng)然取決于具體的電子產(chǎn)品以及目標(biāo)終端市場和應(yīng)用。因此,PPA權(quán)衡決策由產(chǎn)品公司在為各自的終端產(chǎn)品選擇各種芯片(以及ASIC的IP)時做出。

另一個重要的考慮因素是在不需要重新設(shè)計的情況下確保產(chǎn)品的壽命。換句話說,就是讓自己的產(chǎn)品適應(yīng)不斷變化的市場和產(chǎn)品需求。雖然產(chǎn)品公司在重新設(shè)計之前會采用輔助方法來延長產(chǎn)品的使用壽命,但直接提供future proofing的解決方案是首選的方法。例如,在需求快速變化的市場積極增長時期,FPGA在面向未來的通信基礎(chǔ)設(shè)施產(chǎn)品中發(fā)揮了關(guān)鍵作用。當(dāng)然,替代路徑可能比FPGA路徑提供更好的PPA收益。但是FPGA路徑通過避免重新設(shè)計幫助產(chǎn)品公司節(jié)省了大量的時間和金錢,并確保他們能夠保持或增長他們的市場份額。

還有一個考慮因素是,開發(fā)產(chǎn)品的路徑可以提供方便和速度。這直接轉(zhuǎn)化為上市時間,進(jìn)而轉(zhuǎn)化為市場份額和盈利能力。最后,客戶可以輕松地在產(chǎn)品上開發(fā)應(yīng)用軟件。

市場情況

人工智能AI)驅(qū)動的、支持機(jī)器學(xué)習(xí)(ML)的產(chǎn)品和應(yīng)用正在快速增長,并帶來巨大的市場增長機(jī)會。新的ML模型正在快速引入,現(xiàn)有的模型也在增強(qiáng)。市場機(jī)會范圍從數(shù)據(jù)中心到邊緣人工智能產(chǎn)品和應(yīng)用。許多針對這些市場的產(chǎn)品無法在PPA和產(chǎn)品/應(yīng)用程序開發(fā)的易用性之間進(jìn)行權(quán)衡。

如果有一種方法可以提供PPA優(yōu)化、future proofing、便于產(chǎn)品和應(yīng)用程序開發(fā),所有這些都集中到一個產(chǎn)品中會怎么樣呢?它是一個統(tǒng)一的體系結(jié)構(gòu),簡化SoC硬件設(shè)計和編程的混合處理器IP??梢越鉀QML推理、預(yù)處理和后處理的一體化問題。

新型混合SoC處理器

最近,Quadric宣布了第一個通用神經(jīng)處理器(GPNPU)系列,這是一種半導(dǎo)體知識產(chǎn)權(quán)(IP)產(chǎn)品,融合了神經(jīng)處理加速器和數(shù)字信號處理器(DSP)。IP使用一個統(tǒng)一的體系結(jié)構(gòu),解決ML性能特征和DSP功能,具有完全的C++可編程性。本文將從一個典型的支持ML的SoC架構(gòu)的組件、其局限性、Quadric產(chǎn)品、優(yōu)點(diǎn)和可用性等方面展開介紹。

典型的支持ML的SoC架構(gòu)的組件

支持ML架構(gòu)的關(guān)鍵組件包括神經(jīng)處理單元(NPU)、數(shù)字信號處理(DSP)單元和實(shí)時中央處理單元(CPU)。NPU用于運(yùn)行當(dāng)今最流行的ML網(wǎng)絡(luò)的圖形層,并且在已知的推理工作負(fù)載上表現(xiàn)非常好。DSP用于有效地執(zhí)行語音和圖像處理,并涉及復(fù)雜的數(shù)學(xué)運(yùn)算。實(shí)時CPU用于協(xié)調(diào)NPU、DSP和存儲ML模型權(quán)重的內(nèi)存之間的ML工作負(fù)載。通常,只有CPU可直接供軟件開發(fā)人員用于代碼開發(fā)。NPU和DSP只能通過預(yù)定義的應(yīng)用程序編程接口(API)訪問。

典型架構(gòu)的局限性

如上所述,典型的加速器NPU不是完全可編程的處理器。雖然它們非常高效地運(yùn)行已知的圖形層,但它們不能隨著ML模型的發(fā)展而運(yùn)行新的層。如果需要通過API不可用的ML操作符,則需要將其添加到CPU上,因?yàn)橹浪男阅軙懿?。該架?gòu)不適合新ML模型和ML操作符的future proofing。充其量,可以通過在實(shí)時CPU上實(shí)現(xiàn)新的ML操作符來呈現(xiàn)性能較低的解決方案。

另一個限制是,程序員必須在NPU、DSP和實(shí)時CPU上劃分代碼,然后調(diào)整交互以滿足期望的性能目標(biāo)。典型的架構(gòu)還可能導(dǎo)致在NPU核和CPU核之間拆分矩陣操作。由于需要在內(nèi)核之間交換大數(shù)據(jù)塊,因此此操作會導(dǎo)致推斷延遲和功耗問題。

來自不同IP供應(yīng)商的多個IP核迫使開發(fā)者依賴于多個設(shè)計和生產(chǎn)力工具鏈。必須使用多個工具鏈通常會延長開發(fā)時間,并使調(diào)試具有挑戰(zhàn)性。

Quadric方法的好處

Quadric的Chimera GPNPU家族為ML推理和相關(guān)的傳統(tǒng)C++圖像、視頻、雷達(dá)和其他信號處理創(chuàng)建了統(tǒng)一的單核體系結(jié)構(gòu)。這允許將神經(jīng)網(wǎng)絡(luò)和C++代碼合并到單個軟件代碼流中。內(nèi)存帶寬通過單一的統(tǒng)一編譯堆棧進(jìn)行優(yōu)化,并使功耗顯著減小。編程單核系統(tǒng)也比處理異構(gòu)多核系統(tǒng)容易得多。標(biāo)量、向量和矩陣計算只需要一個工具鏈。

統(tǒng)一的Chimera GPNPU架構(gòu)的其他好處包括,由于不必在NPU、DSP和CPU之間移動激活數(shù)據(jù),從而節(jié)省了面積和功耗。統(tǒng)一的核心架構(gòu)大大簡化了硬件集成,使性能優(yōu)化任務(wù)更加容易。

分析內(nèi)存使用情況以確定最佳片外帶寬的系統(tǒng)設(shè)計任務(wù)也得到了簡化。這也直接導(dǎo)致了功率最小化。

73841dc0-7764-11ed-8abf-dac502259ad0.png

應(yīng)用程序開發(fā)

Chimera軟件開發(fā)工具包(SDK)允許通過兩步編譯過程將來自通用ML訓(xùn)練工具集的圖代碼與客戶的C++代碼合并。這導(dǎo)致可以在統(tǒng)一的Chimera單處理器核心上運(yùn)行的單一代碼流。目前廣泛使用的ML訓(xùn)練工具集有TensorFlow、PyTorch、ONNX和Caffe。實(shí)現(xiàn)的SoC的用戶將擁有對Chimera所有核心資源的完全訪問權(quán),以實(shí)現(xiàn)應(yīng)用程序編程的最大靈活性。整個系統(tǒng)也可以從單個調(diào)試控制臺進(jìn)行調(diào)試。

73dffa96-7764-11ed-8abf-dac502259ad0.png

在不損失性能的情況下實(shí)現(xiàn)future proofing

Chimera GPNPU架構(gòu)擅長處理卷積層,這是卷積神經(jīng)網(wǎng)絡(luò)(CNNs)的核心。Chimera GPNPU可以運(yùn)行任何ML操作符。通過使用Chimera計算庫(CCL) API編寫C++內(nèi)核并使用Chimera SDK編譯該內(nèi)核,可以添加自定義ML操作符。自定義運(yùn)算符的性能與本地運(yùn)算符相同,因?yàn)樗鼈兝昧薈himera GPNPU的相關(guān)核心資源。

SoC開發(fā)人員可以在SoC被剝離后很長時間內(nèi)實(shí)現(xiàn)新的神經(jīng)網(wǎng)絡(luò)運(yùn)算符和庫。這本身就大大增加了芯片的使用壽命。

軟件開發(fā)人員可以在產(chǎn)品的整個生命周期中繼續(xù)優(yōu)化他們的模型和算法的性能。他們可以添加新的特性和功能,為他們的產(chǎn)品在市場上獲得競爭優(yōu)勢。

Quadric的當(dāng)前產(chǎn)品

Chimera架構(gòu)已經(jīng)在芯片領(lǐng)域得到了快速驗(yàn)證。QB系列GPNPU的整個家族可以在主流的16nm和7nm工藝中使用傳統(tǒng)的標(biāo)準(zhǔn)電池流和常用的單端口SRAM實(shí)現(xiàn)1GHz的工作。Chimera核心可以針對任何芯片鑄造廠和任何工藝技術(shù)。

Chimera GPNPU系列的QB系列包括三個核心:

Chimera QB1 -每秒1萬億次機(jī)器學(xué)習(xí)運(yùn)算(TOPS),每秒64千兆次DSP運(yùn)算(GOPs);

Chimera QB4 - 4 TOPS機(jī)器學(xué)習(xí),256 GOP DSP;

Chimera QB16–16 TOPS機(jī)器學(xué)習(xí),1 TOPS DSP;

如果需要,可以將兩個或多個Chimera核心配對在一起,以滿足更高級別的性能要求。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20282

    瀏覽量

    253068
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4581

    瀏覽量

    229412
  • 人工智能
    +關(guān)注

    關(guān)注

    1819

    文章

    50151

    瀏覽量

    265876

原文標(biāo)題:一種新的混合SoC處理器—GPNPU!

文章出處:【微信號:SSDFans,微信公眾號:SSDFans】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    DPU數(shù)據(jù)處理器的核心功能和應(yīng)用領(lǐng)域

    DPU,全稱數(shù)據(jù)處理器(Data Processing Unit),是一種專門用于處理數(shù)據(jù)中心中數(shù)據(jù)流動與基礎(chǔ)設(shè)施任務(wù)的專用處理器。它既不像CPU那樣直接參與最終的業(yè)務(wù)決策,也不像GP
    的頭像 發(fā)表于 02-02 13:52 ?709次閱讀
    DPU數(shù)據(jù)<b class='flag-5'>處理器</b>的核心功能和應(yīng)用領(lǐng)域

    MAXIM 納米功耗微處理器監(jiān)控電路:設(shè)計與應(yīng)用指南

    處理器在各種情況下都能可靠工作,監(jiān)控電路成為了不可或缺的部分。MAXIM 的 MAX6854/MAX6855/MAX6856/MAX6858/MAX6860 - MAX6869 系列納米功耗微處理器
    的頭像 發(fā)表于 01-29 17:15 ?583次閱讀

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗(yàn)】--LoongArch的SOC邏輯設(shè)計

    模塊設(shè)計包括了CPU架構(gòu)、總線、內(nèi)存、系統(tǒng)復(fù)位、時鐘、外設(shè)等。 搭建軟件環(huán)境使用EDA VCS和Verdi。介紹如下,具體使用可參照書籍該處。 VCS是Synopsys公司開發(fā)的一種常用的Verilog
    發(fā)表于 01-18 13:45

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗(yàn)】--全書概覽與概述

    與講解,理論與實(shí)踐相結(jié)合,對了解熟悉國產(chǎn)龍芯處理器很有幫助。 .全書概覽 下面是全書目錄,可以概覽全書內(nèi)容 第1章 概述 1.1 系統(tǒng)級芯片 1.2處理器架構(gòu)及指令 1.3LoongArch及指令集 第
    發(fā)表于 01-18 12:58

    瑞芯微SOC智能視覺AI處理器

    RK3568B2: 款性能均衡、接口豐富的中高端AIoT應(yīng)用處理器,是RK3568的優(yōu)化版本,主打穩(wěn)定與可靠性。CPU/GPU: 延續(xù)RK3568的4核A55 + G52 GPU架構(gòu),性能可靠
    發(fā)表于 12-19 13:44

    算力積木+3D堆疊!GPNPU架構(gòu)創(chuàng)新,應(yīng)對AI推理需求

    落地的關(guān)鍵瓶頸。在此背景下,云天勵飛推出其第五代芯片架構(gòu)——GPNPU(General-Purpose Neural Processing Unit,通用神經(jīng)網(wǎng)絡(luò)處理單元),以場底層架構(gòu)的革命,試圖重塑AI算力格局,推動大模型
    的頭像 發(fā)表于 12-11 08:57 ?7894次閱讀

    MD5信息摘要算法實(shí)現(xiàn)二(基于蜂鳥E203協(xié)處理器

    處理器SoC體系結(jié)構(gòu)設(shè)計圖 在NICE接口和MD5模塊間,設(shè)置了個使能電路,該電路把NICE指令譯碼后,根據(jù)譯碼的結(jié)果控制MD5的控制模塊。例如,根據(jù)指令譯碼后,得出start_en的值為111
    發(fā)表于 10-30 07:54

    蜂鳥E203協(xié)處理器EAI指令及接口

    寄存;如果xd=0,則表示不需要寫回結(jié)果 3)funct7:可用作額外的編碼空間,用于編碼自定義指令(一種Custom指令組可以使用這區(qū)間編碼出128條指令) EAI接口信號 EAI
    發(fā)表于 10-24 07:23

    Cortex-M0+處理器的HardFault錯誤介紹

    在ARM處理器中,如果個程序產(chǎn)生了錯誤并且被處理器檢測到,就會產(chǎn)生錯誤異常。Cortex-M0+處理器只有一種異常用以
    的頭像 發(fā)表于 10-14 10:50 ?3438次閱讀
    Cortex-M0+<b class='flag-5'>處理器</b>的HardFault錯誤介紹

    AUDIO SoC的解決方案

    SoC(片上系統(tǒng))是一種系統(tǒng)級集成電路。新唐科技的單芯片音頻系統(tǒng)音頻 SoC采用皮質(zhì)-M0/M4內(nèi)核,并采用Arm 皮質(zhì)-M系列處理器的基本創(chuàng)新技術(shù),包括∑△ADC、CODEC、OP、
    發(fā)表于 09-05 08:26

    內(nèi)置光學(xué)濾鏡用于紅外線過濾的一種光-數(shù)字轉(zhuǎn)換-WH81120UF

    WH81120UF是一種光數(shù)轉(zhuǎn)換,它結(jié)合了光電二極管、電流放大器、模擬電路和數(shù)字信號處理器。環(huán)境光傳感(ALS)內(nèi)置了個抑制紅外光譜的
    的頭像 發(fā)表于 08-28 09:35 ?635次閱讀
    內(nèi)置光學(xué)濾鏡用于紅外線過濾的<b class='flag-5'>一種</b>光-數(shù)字轉(zhuǎn)換<b class='flag-5'>器</b>-WH81120UF

    德州儀器AM68x Jacinto 8處理器技術(shù)解析

    Texas Instruments AM68x 64位Jacinto? 8 TOPS Vision SoC處理器款基于Eval Jacinto 7架構(gòu)的可擴(kuò)展處理器。該系列面向智能
    的頭像 發(fā)表于 08-27 15:08 ?1185次閱讀
    德州儀器AM68x Jacinto 8<b class='flag-5'>處理器</b>技術(shù)解析

    十萬塊顆的芯片值不值?ADM處理器CPU。#半導(dǎo)體#電子

    處理器
    芯廣場
    發(fā)布于 :2025年05月26日 18:09:31

    nRF54系列新代無線 SoC

    Cortex-M33 處理器處理能力翻倍,處理效率提高兩倍。 nRF54L 系列中的三款無線 SoC 提供多種內(nèi)存大小選擇,最大 1.5 MB NVM,最大 256 KB RAM,
    發(fā)表于 05-26 14:48

    光子 AI 處理器的核心原理及突破性進(jìn)展

    電子發(fā)燒友網(wǎng)(文 / 李彎彎)光子 AI 處理器,作為一種借助光子執(zhí)行信息處理與人工智能(AI)計算的新型硬件設(shè)備,正逐漸嶄露頭角。與傳統(tǒng)基于晶體管的電子 AI 處理器(如 GPU、T
    的頭像 發(fā)表于 04-19 00:40 ?4297次閱讀