91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

神經(jīng)處理器GPNPU支持ML的SoC架構(gòu)

sakobpqhz ? 來(lái)源:算力基建 ? 作者:算力基建 ? 2022-12-20 11:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Performance, Power, Area(PPA)是半導(dǎo)體行業(yè)中常用的衡量標(biāo)準(zhǔn)。這三個(gè)指標(biāo)對(duì)開(kāi)發(fā)的所有電子產(chǎn)品都產(chǎn)生了巨大的影響。影響的程度當(dāng)然取決于具體的電子產(chǎn)品以及目標(biāo)終端市場(chǎng)和應(yīng)用。因此,PPA權(quán)衡決策由產(chǎn)品公司在為各自的終端產(chǎn)品選擇各種芯片(以及ASIC的IP)時(shí)做出。

另一個(gè)重要的考慮因素是在不需要重新設(shè)計(jì)的情況下確保產(chǎn)品的壽命。換句話說(shuō),就是讓自己的產(chǎn)品適應(yīng)不斷變化的市場(chǎng)和產(chǎn)品需求。雖然產(chǎn)品公司在重新設(shè)計(jì)之前會(huì)采用輔助方法來(lái)延長(zhǎng)產(chǎn)品的使用壽命,但直接提供future proofing的解決方案是首選的方法。例如,在需求快速變化的市場(chǎng)積極增長(zhǎng)時(shí)期,FPGA在面向未來(lái)的通信基礎(chǔ)設(shè)施產(chǎn)品中發(fā)揮了關(guān)鍵作用。當(dāng)然,替代路徑可能比FPGA路徑提供更好的PPA收益。但是FPGA路徑通過(guò)避免重新設(shè)計(jì)幫助產(chǎn)品公司節(jié)省了大量的時(shí)間和金錢,并確保他們能夠保持或增長(zhǎng)他們的市場(chǎng)份額。

還有一個(gè)考慮因素是,開(kāi)發(fā)產(chǎn)品的路徑可以提供方便和速度。這直接轉(zhuǎn)化為上市時(shí)間,進(jìn)而轉(zhuǎn)化為市場(chǎng)份額和盈利能力。最后,客戶可以輕松地在產(chǎn)品上開(kāi)發(fā)應(yīng)用軟件。

01市場(chǎng)情況

人工智能AI)驅(qū)動(dòng)的、支持機(jī)器學(xué)習(xí)(ML)的產(chǎn)品和應(yīng)用正在快速增長(zhǎng),并帶來(lái)巨大的市場(chǎng)增長(zhǎng)機(jī)會(huì)。新的ML模型正在快速引入,現(xiàn)有的模型也在增強(qiáng)。市場(chǎng)機(jī)會(huì)范圍從數(shù)據(jù)中心到邊緣人工智能產(chǎn)品和應(yīng)用。許多針對(duì)這些市場(chǎng)的產(chǎn)品無(wú)法在PPA和產(chǎn)品/應(yīng)用程序開(kāi)發(fā)的易用性之間進(jìn)行權(quán)衡。

如果有一種方法可以提供PPA優(yōu)化、future proofing、便于產(chǎn)品和應(yīng)用程序開(kāi)發(fā),所有這些都集中到一個(gè)產(chǎn)品中會(huì)怎么樣呢?它是一個(gè)統(tǒng)一的體系結(jié)構(gòu),簡(jiǎn)化SoC硬件設(shè)計(jì)和編程的混合處理器IP??梢越鉀QML推理、預(yù)處理和后處理的一體化問(wèn)題。

02新型混合SoC處理器

最近,Quadric宣布了第一個(gè)通用神經(jīng)處理器(GPNPU)系列,這是一種半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品,融合了神經(jīng)處理加速器和數(shù)字信號(hào)處理器(DSP)。IP使用一個(gè)統(tǒng)一的體系結(jié)構(gòu),解決ML性能特征和DSP功能,具有完全的C++可編程性。本文將從一個(gè)典型的支持ML的SoC架構(gòu)的組件、其局限性、Quadric產(chǎn)品、優(yōu)點(diǎn)和可用性等方面展開(kāi)介紹。

03典型的支持ML的SoC架構(gòu)的組件

支持ML架構(gòu)的關(guān)鍵組件包括神經(jīng)處理單元(NPU)、數(shù)字信號(hào)處理(DSP)單元和實(shí)時(shí)中央處理單元(CPU)。NPU用于運(yùn)行當(dāng)今最流行的ML網(wǎng)絡(luò)的圖形層,并且在已知的推理工作負(fù)載上表現(xiàn)非常好。DSP用于有效地執(zhí)行語(yǔ)音和圖像處理,并涉及復(fù)雜的數(shù)學(xué)運(yùn)算。實(shí)時(shí)CPU用于協(xié)調(diào)NPU、DSP和存儲(chǔ)ML模型權(quán)重的內(nèi)存之間的ML工作負(fù)載。通常,只有CPU可直接供軟件開(kāi)發(fā)人員用于代碼開(kāi)發(fā)。NPU和DSP只能通過(guò)預(yù)定義的應(yīng)用程序編程接口(API)訪問(wèn)。

04典型架構(gòu)的局限性

如上所述,典型的加速器NPU不是完全可編程的處理器。雖然它們非常高效地運(yùn)行已知的圖形層,但它們不能隨著ML模型的發(fā)展而運(yùn)行新的層。如果需要通過(guò)API不可用的ML操作符,則需要將其添加到CPU上,因?yàn)橹浪男阅軙?huì)很差。該架構(gòu)不適合新ML模型和ML操作符的future proofing。充其量,可以通過(guò)在實(shí)時(shí)CPU上實(shí)現(xiàn)新的ML操作符來(lái)呈現(xiàn)性能較低的解決方案。

另一個(gè)限制是,程序員必須在NPU、DSP和實(shí)時(shí)CPU上劃分代碼,然后調(diào)整交互以滿足期望的性能目標(biāo)。典型的架構(gòu)還可能導(dǎo)致在NPU核和CPU核之間拆分矩陣操作。由于需要在內(nèi)核之間交換大數(shù)據(jù)塊,因此此操作會(huì)導(dǎo)致推斷延遲和功耗問(wèn)題。

來(lái)自不同IP供應(yīng)商的多個(gè)IP核迫使開(kāi)發(fā)者依賴于多個(gè)設(shè)計(jì)和生產(chǎn)力工具鏈。必須使用多個(gè)工具鏈通常會(huì)延長(zhǎng)開(kāi)發(fā)時(shí)間,并使調(diào)試具有挑戰(zhàn)性。

05Quadric方法的好處

Quadric的Chimera GPNPU家族為ML推理和相關(guān)的傳統(tǒng)C++圖像、視頻、雷達(dá)和其他信號(hào)處理創(chuàng)建了統(tǒng)一的單核體系結(jié)構(gòu)。這允許將神經(jīng)網(wǎng)絡(luò)和C++代碼合并到單個(gè)軟件代碼流中。內(nèi)存帶寬通過(guò)單一的統(tǒng)一編譯堆棧進(jìn)行優(yōu)化,并使功耗顯著減小。編程單核系統(tǒng)也比處理異構(gòu)多核系統(tǒng)容易得多。標(biāo)量、向量和矩陣計(jì)算只需要一個(gè)工具鏈。

統(tǒng)一的Chimera GPNPU架構(gòu)的其他好處包括,由于不必在NPU、DSP和CPU之間移動(dòng)激活數(shù)據(jù),從而節(jié)省了面積和功耗。統(tǒng)一的核心架構(gòu)大大簡(jiǎn)化了硬件集成,使性能優(yōu)化任務(wù)更加容易。

分析內(nèi)存使用情況以確定最佳片外帶寬的系統(tǒng)設(shè)計(jì)任務(wù)也得到了簡(jiǎn)化。這也直接導(dǎo)致了功率最小化。

d067e60e-8013-11ed-8abf-dac502259ad0.png

06應(yīng)用程序開(kāi)發(fā)

Chimera軟件開(kāi)發(fā)工具包(SDK)允許通過(guò)兩步編譯過(guò)程將來(lái)自通用ML訓(xùn)練工具集的圖代碼與客戶的C++代碼合并。這導(dǎo)致可以在統(tǒng)一的Chimera單處理器核心上運(yùn)行的單一代碼流。目前廣泛使用的ML訓(xùn)練工具集有TensorFlow、PyTorch、ONNX和Caffe。實(shí)現(xiàn)的SoC的用戶將擁有對(duì)Chimera所有核心資源的完全訪問(wèn)權(quán),以實(shí)現(xiàn)應(yīng)用程序編程的最大靈活性。整個(gè)系統(tǒng)也可以從單個(gè)調(diào)試控制臺(tái)進(jìn)行調(diào)試。

d083b488-8013-11ed-8abf-dac502259ad0.png

07在不損失性能的情況下

實(shí)現(xiàn)future proofing

Chimera GPNPU架構(gòu)擅長(zhǎng)處理卷積層,這是卷積神經(jīng)網(wǎng)絡(luò)(CNNs)的核心。Chimera GPNPU可以運(yùn)行任何ML操作符。通過(guò)使用Chimera計(jì)算庫(kù)(CCL) API編寫C++內(nèi)核并使用Chimera SDK編譯該內(nèi)核,可以添加自定義ML操作符。自定義運(yùn)算符的性能與本地運(yùn)算符相同,因?yàn)樗鼈兝昧薈himera GPNPU的相關(guān)核心資源。

SoC開(kāi)發(fā)人員可以在SoC被剝離后很長(zhǎng)時(shí)間內(nèi)實(shí)現(xiàn)新的神經(jīng)網(wǎng)絡(luò)運(yùn)算符和庫(kù)。這本身就大大增加了芯片的使用壽命。

軟件開(kāi)發(fā)人員可以在產(chǎn)品的整個(gè)生命周期中繼續(xù)優(yōu)化他們的模型和算法的性能。他們可以添加新的特性和功能,為他們的產(chǎn)品在市場(chǎng)上獲得競(jìng)爭(zhēng)優(yōu)勢(shì)。

08Quadric的當(dāng)前產(chǎn)品

Chimera架構(gòu)已經(jīng)在芯片領(lǐng)域得到了快速驗(yàn)證。QB系列GPNPU的整個(gè)家族可以在主流的16nm和7nm工藝中使用傳統(tǒng)的標(biāo)準(zhǔn)電池流和常用的單端口SRAM實(shí)現(xiàn)1GHz的工作。Chimera核心可以針對(duì)任何芯片鑄造廠和任何工藝技術(shù)。

Chimera GPNPU系列的QB系列包括三個(gè)核心:

Chimera QB1 -每秒1萬(wàn)億次機(jī)器學(xué)習(xí)運(yùn)算(TOPS),每秒64千兆次DSP運(yùn)算(GOPs); Chimera QB4 - 4 TOPS機(jī)器學(xué)習(xí),256 GOP DSP;

Chimera QB16–16 TOPS機(jī)器學(xué)習(xí),1 TOPS DSP;

如果需要,可以將兩個(gè)或多個(gè)Chimera核心配對(duì)在一起,以滿足更高級(jí)別的性能要求。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20282

    瀏覽量

    253035
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30870

    瀏覽量

    264973
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4581

    瀏覽量

    229402

原文標(biāo)題:一種新的混合SoC處理器—GPNPU

文章出處:【微信號(hào):算力基建,微信公眾號(hào):算力基建】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SMJ320C80數(shù)字信號(hào)處理器架構(gòu)、特性與應(yīng)用全解析

    SMJ320C80數(shù)字信號(hào)處理器架構(gòu)、特性與應(yīng)用全解析 在當(dāng)今數(shù)字化的時(shí)代,數(shù)字信號(hào)處理器(DSP)在眾多領(lǐng)域中發(fā)揮著至關(guān)重要的作用。SMJ320C80作為一款高性能的單芯片并行處理器
    的頭像 發(fā)表于 03-06 16:55 ?1027次閱讀

    XC7Z020-2CLG484I 雙核異構(gòu)架構(gòu) 全能型 SoC

    解決方案,重新定義了嵌入式系統(tǒng)的性能邊界與設(shè)計(jì)自由度。? 一、核心架構(gòu):雙核異構(gòu)融合的技術(shù)突破? XC7Z020-2CLG484I 的核心競(jìng)爭(zhēng)力源于其獨(dú)特的 SoC 架構(gòu)設(shè)計(jì),實(shí)現(xiàn)了處理器
    發(fā)表于 02-28 23:37

    TAS3103A數(shù)字音頻處理器:特性、架構(gòu)與應(yīng)用詳解

    TAS3103A數(shù)字音頻處理器:特性、架構(gòu)與應(yīng)用詳解 引言 在當(dāng)今數(shù)字化音頻處理領(lǐng)域,一款高性能、可配置的音頻處理器至關(guān)重要。德州儀器(Texas Instruments)的TAS31
    的頭像 發(fā)表于 02-27 16:25 ?172次閱讀

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--全書概覽與概述

    指令集架構(gòu)避免“卡脖子”問(wèn)題。 SoC包括中央處理器(CPU)、總線、內(nèi)存、定時(shí)、外圍接口等。 CPU在結(jié)構(gòu)上大致分為運(yùn)算、控制
    發(fā)表于 01-18 12:58

    瑞芯微SOC智能視覺(jué)AI處理器

    RK3568B2: 一款性能均衡、接口豐富的中高端AIoT應(yīng)用處理器,是RK3568的優(yōu)化版本,主打穩(wěn)定與可靠性。CPU/GPU: 延續(xù)RK3568的4核A55 + G52 GPU架構(gòu),性能可靠
    發(fā)表于 12-19 13:44

    算力積木+3D堆疊!GPNPU架構(gòu)創(chuàng)新,應(yīng)對(duì)AI推理需求

    落地的關(guān)鍵瓶頸。在此背景下,云天勵(lì)飛推出其第五代芯片架構(gòu)——GPNPU(General-Purpose Neural Processing Unit,通用神經(jīng)網(wǎng)絡(luò)處理單元),以一場(chǎng)底層
    的頭像 發(fā)表于 12-11 08:57 ?7893次閱讀

    人臉識(shí)別和AES加密協(xié)同的SOC設(shè)計(jì)架構(gòu)

    這個(gè)是我們整體的架構(gòu)圖。我們SOC主要包括了三個(gè)模塊組,計(jì)算核心組,系統(tǒng)外設(shè)組,數(shù)據(jù)外設(shè)組。計(jì)算核心組包括了RISCV內(nèi)核,RISCV內(nèi)核中集成了一個(gè)ITCM和DTCM的指令存儲(chǔ)和數(shù)據(jù)存儲(chǔ)
    發(fā)表于 10-29 08:21

    利用超微型 Neuton ML 模型解鎖 SoC 邊緣人工智能

    下載,沒(méi)有外部依賴性或特殊運(yùn)行要求。它們可隨時(shí)集成到在任何 Arm Cortex-M 系列處理器上運(yùn)行的任何應(yīng)用中,如 nRF52、nRF53、nRF54L 和 nRF54H 系列 SoC
    發(fā)表于 08-31 20:54

    德州儀器AM68x Jacinto 8處理器技術(shù)解析

    Texas Instruments AM68x 64位Jacinto? 8 TOPS Vision SoC處理器是一款基于Eval Jacinto 7架構(gòu)的可擴(kuò)展處理器。該系列面向智能
    的頭像 發(fā)表于 08-27 15:08 ?1184次閱讀
    德州儀器AM68x Jacinto 8<b class='flag-5'>處理器</b>技術(shù)解析

    龍芯處理器支持WINDOWS嗎?

    龍芯處理器目前不支持原生運(yùn)行Windows操作系統(tǒng),主要原因如下: 架構(gòu)差異 龍芯架構(gòu):龍芯早期基于MIPS架構(gòu),后續(xù)轉(zhuǎn)向自主研發(fā)的Loo
    發(fā)表于 06-05 14:24

    技術(shù)分享 | 如何在2k0300(LoongArch架構(gòu)處理器上跑通qt開(kāi)發(fā)流程

    技術(shù)分享 | 如何在2k0300開(kāi)發(fā)板(LoongArch架構(gòu)處理器上跑通qt開(kāi)發(fā)流程
    的頭像 發(fā)表于 05-20 11:05 ?937次閱讀
    技術(shù)分享 | 如何在2k0300(LoongArch<b class='flag-5'>架構(gòu)</b>)<b class='flag-5'>處理器</b>上跑通qt開(kāi)發(fā)流程

    SoC集群服務(wù) 與 ARM架構(gòu)陣列服務(wù) 關(guān)系

    一、定義與定位 SoC集群服務(wù)? 以系統(tǒng)級(jí)芯片(SoC)為核心算力單元,通過(guò)高速網(wǎng)絡(luò)將多節(jié)點(diǎn)互聯(lián)形成的分布式計(jì)算集群。每個(gè)SoC芯片集成CPU、GPU、NPU等多種
    的頭像 發(fā)表于 04-24 07:49 ?999次閱讀
    <b class='flag-5'>SoC</b>集群服務(wù)<b class='flag-5'>器</b> 與 ARM<b class='flag-5'>架構(gòu)</b>陣列服務(wù)<b class='flag-5'>器</b> 關(guān)系

    海光雙路服務(wù)主板,支持 5000/7000系列 2/3號(hào)處理器

    處理器
    jf_10805031
    發(fā)布于 :2025年04月02日 14:17:42

    異形拼接處理器支持哪些顯示技術(shù)?

    異形拼接處理器是專門用于實(shí)現(xiàn)異形拼接屏功能的設(shè)備,它支持多種顯示技術(shù),以滿足不同場(chǎng)景下的展示需求。以下是對(duì)異形拼接處理器支持的顯示技術(shù)的詳細(xì)歸納: 一、液晶顯示技術(shù) 1、應(yīng)用廣泛:
    的頭像 發(fā)表于 04-01 09:48 ?802次閱讀

    AI SoC# 奕斯偉EIC7700 全球首款基于RISC-V架構(gòu)的邊緣計(jì)算SoC芯片

    EIC7700X是一款性能優(yōu)異的邊緣計(jì)算SoC芯片,搭載64位RISC-V處理器和自研神經(jīng)網(wǎng)絡(luò)計(jì)算單元,支持全棧浮點(diǎn)計(jì)算和生成式大語(yǔ)言模型。該產(chǎn)品接口豐富,音視頻
    的頭像 發(fā)表于 03-28 14:23 ?4268次閱讀
    AI <b class='flag-5'>SoC</b># 奕斯偉EIC7700 全球首款基于RISC-V<b class='flag-5'>架構(gòu)</b>的邊緣計(jì)算<b class='flag-5'>SoC</b>芯片