91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

寄生電感的優(yōu)化

江師大電信小希 ? 來(lái)源:江師大電信小希 ? 作者:江師大電信小希 ? 2022-12-28 18:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在實(shí)際電路中,寄生電感最主要的來(lái)源是PCB上的走線(xiàn)以及過(guò)孔,PCB板上的走線(xiàn)長(zhǎng)度越長(zhǎng),過(guò)孔的深度越大,寄生電感就越大。

輸入端走線(xiàn)優(yōu)化

要減少通電瞬間,寄生電感對(duì)輸入電容上電壓的影響,就需要降低電路中寄生電感的感值,最有效的方法就是減少?gòu)碾娐份斎攵说捷斎腚娙莸淖呔€(xiàn)長(zhǎng)度,當(dāng)從輸入端到輸入電容之間必須使用過(guò)孔時(shí),我們可以選擇厚度較薄的PCB板,減少過(guò)孔的深度,同時(shí)多打過(guò)孔,使寄生電感并聯(lián)從而降低輸入端到電容之間的電感值。

另外在對(duì)電路通電前,要預(yù)先檢查輸入電容上的電壓是否有異常的高壓,如果發(fā)現(xiàn)電壓過(guò)高則需要繼續(xù)通過(guò)上面的方法進(jìn)行優(yōu)化。

芯片端的電路走線(xiàn)優(yōu)化

從之前LP6451的分析中可以看到,寄生電感LG1和LG2產(chǎn)生的感應(yīng)電壓對(duì)Buck控制芯片的影響最大,因此在實(shí)際電路中,我們希望LG1和LG2越小越好,這也就是我們常說(shuō)的,輸入電容要盡可能的靠近控制芯片,并且從輸入電容到芯片相應(yīng)引腳之間的走線(xiàn)最好在同一層,而且越短越好的原因。圖1是LP6451的建議走線(xiàn)圖,輸入電容CIN需要盡可能的靠近芯片的VIN和GND引腳。

pYYBAGOsFP2APMiUAABHQgS-Ouw305.png

圖1:建議Layout 打線(xiàn)圖

poYBAGOsFP6AbtdEAAEXy3lScQk666.png

圖2:LP6451 Layout 布線(xiàn)圖

而圖2為L(zhǎng)P6451 Demo Board的實(shí)際Layout的走線(xiàn)圖,其中輸入電容C2和C3(即圖1中的CIN)盡量靠近控制芯片LP6451,輸入電容的正極和地線(xiàn)也都采用鋪銅的方式在TOP層分別與芯片的VIN和GND引腳連接,這樣能盡可以的減少寄生電感,從而降低寄生電感對(duì)電路的影響。

pYYBAGOsFP-ATBFoAADnnhOkHkE832.png

圖3:LP6451 工作波形

圖3為L(zhǎng)P6451 Demo Board的實(shí)際工作波形,輸入電壓為12VDC,輸出負(fù)載為5V/3A,采用優(yōu)化的Layout走線(xiàn)圖后,Demo Board在滿(mǎn)載工作時(shí)測(cè)試LP6451的SW引腳,從波形上看沒(méi)有任何毛刺,電路工作狀態(tài)十分良好。

總結(jié)

這里我們介紹了開(kāi)關(guān)電源電路中,寄生電感的來(lái)源,與哪些因素有關(guān),寄生電感對(duì)電路的影響以及如何采用優(yōu)化Layout的方法來(lái)降低電路中寄生電感。因?yàn)榧纳姼胁⒉唬ㄕ?a target="_blank">元器件現(xiàn)貨上唯樣商城)是工程師們?cè)陂_(kāi)發(fā)電源時(shí)專(zhuān)門(mén)設(shè)計(jì)的,所以很多時(shí)候寄生電感造成的不良影響往往就被忽略了,希望通過(guò)這三期文章介紹,能讓大家對(duì)寄生電感有更多更深入的認(rèn)識(shí),在設(shè)計(jì)電源的初期就能引起重視,做到防患于未然。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466168
  • 電感
    +關(guān)注

    關(guān)注

    54

    文章

    6265

    瀏覽量

    106451
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TH2839阻抗分析儀在LED驅(qū)動(dòng)集成電路寄生參數(shù)測(cè)試分析中的應(yīng)用

    隨著LED照明技術(shù)的快速發(fā)展,LED驅(qū)動(dòng)集成電路作為核心控制部件,其性能直接影響照明系統(tǒng)的效率、穩(wěn)定性和壽命。在實(shí)際工程應(yīng)用中,除了關(guān)注驅(qū)動(dòng)IC的主功能外,寄生參數(shù)(如寄生電容、寄生電感
    的頭像 發(fā)表于 02-26 16:48 ?473次閱讀
    TH2839阻抗分析儀在LED驅(qū)動(dòng)集成電路<b class='flag-5'>寄生</b>參數(shù)測(cè)試分析中的應(yīng)用

    基于SiC MOSFET和低寄生電感 PCB 層疊母排的 50kHz變頻器設(shè)計(jì)

    傾佳楊茜-變頻方案:基于SiC MOSFET和低寄生電感 PCB 層疊母排的 50kHz變頻器設(shè)計(jì)對(duì)數(shù)控加工表面質(zhì)量的提升分析 在現(xiàn)代工業(yè)自動(dòng)化與高端制造領(lǐng)域,數(shù)控機(jī)床(CNC)的加工精度和表面質(zhì)量
    的頭像 發(fā)表于 02-26 08:53 ?66次閱讀
    基于SiC MOSFET和低<b class='flag-5'>寄生</b><b class='flag-5'>電感</b> PCB 層疊母排的 50kHz變頻器設(shè)計(jì)

    貼片電感相比于插件電感具有什么優(yōu)勢(shì)?

    小于傳統(tǒng)插件電感。例如,常見(jiàn)的0402、0603等封裝尺寸能夠滿(mǎn)足智能手機(jī)、可穿戴設(shè)備等對(duì)空間要求嚴(yán)苛的應(yīng)用場(chǎng)景。通過(guò)優(yōu)化內(nèi)部結(jié)構(gòu),貼片電感在微小體積下仍能提供優(yōu)異的電感值和電流承載能
    的頭像 發(fā)表于 12-18 14:13 ?359次閱讀

    寄生電感致電流采樣失真:關(guān)鍵問(wèn)題與解決辦法

    寄生電感是誘發(fā)電流采樣失真的典型隱性干擾源,其主要源于PCB布線(xiàn)、元件引腳及外接導(dǎo)線(xiàn)等環(huán)節(jié)。在電流變化過(guò)程中,寄生電感會(huì)感應(yīng)生成電動(dòng)勢(shì),直接破壞采樣精度。尤其在高頻、大電流應(yīng)用場(chǎng)景下,
    的頭像 發(fā)表于 12-09 09:46 ?361次閱讀
    <b class='flag-5'>寄生</b><b class='flag-5'>電感</b>致電流采樣失真:關(guān)鍵問(wèn)題與解決辦法

    順絡(luò)LQH32MN系列電感的溫升問(wèn)題如何優(yōu)化

    優(yōu)化順絡(luò)LQH32MN系列電感的溫升問(wèn)題,可從材料選擇、結(jié)構(gòu)優(yōu)化、散熱設(shè)計(jì)、電路設(shè)計(jì)及監(jiān)測(cè)保護(hù)等方面入手,以下是具體分析: ? 1、材料選擇 :選擇低電阻、低損耗的優(yōu)質(zhì)材料,如鐵氧體、軟磁材料等
    的頭像 發(fā)表于 09-26 16:15 ?780次閱讀

    如何優(yōu)化可編程電源控制環(huán)路參數(shù)?

    布局影響:寄生電感(如走線(xiàn)電感)可能導(dǎo)致環(huán)路振蕩,需優(yōu)化布局(如縮短補(bǔ)償網(wǎng)絡(luò)走線(xiàn)、增加地平面)。 測(cè)試方法準(zhǔn)確性:頻率響應(yīng)分析時(shí),注入信號(hào)幅值需足夠?。ㄈ?0mV),避免影響電源正常工
    發(fā)表于 07-02 15:56

    一文帶你了解線(xiàn)路寄生電感對(duì)開(kāi)關(guān)器件的影響及解決方案

    寄生電感引發(fā)的過(guò)電壓、振蕩和損耗問(wèn)題日益突顯。一、線(xiàn)路寄生電感在電路布局中,導(dǎo)線(xiàn)并非理想的無(wú)感導(dǎo)體。電流通過(guò)導(dǎo)線(xiàn)時(shí),導(dǎo)線(xiàn)周?chē)鷷?huì)產(chǎn)生磁場(chǎng),磁場(chǎng)變化又會(huì)在導(dǎo)線(xiàn)中產(chǎn)生感
    的頭像 發(fā)表于 07-02 11:35 ?2035次閱讀
    一文帶你了解線(xiàn)路<b class='flag-5'>寄生</b><b class='flag-5'>電感</b>對(duì)開(kāi)關(guān)器件的影響及解決方案

    電源功率器件篇:線(xiàn)路寄生電感對(duì)開(kāi)關(guān)器件的影響

    影響,會(huì)嚴(yán)重影響電源系統(tǒng)的性能和可靠性。在實(shí)際應(yīng)用中,我們需要通過(guò)優(yōu)化電路布局、采用去耦電容與緩沖電路以及選擇合適的開(kāi)關(guān)器件等措施來(lái)有效降低線(xiàn)路寄生電感帶來(lái)的不利影響。 森木磊石 PPEC inside
    發(fā)表于 07-02 11:22

    KiCad-Parasitics:KiCad 寄生參數(shù)分析插件

    工具便會(huì)計(jì)算出這兩點(diǎn)之間的直流電阻,同時(shí)還會(huì)估算出這段走線(xiàn)的寄生電感。 在未來(lái)的版本中,插件還將支持計(jì)算走線(xiàn)對(duì)地平面(ground plane)的寄生電容。 安裝方式 打開(kāi)插件內(nèi)容管理器: 沒(méi)有魔法的同學(xué)可以使用華秋國(guó)內(nèi)鏡像倉(cāng)庫(kù)
    的頭像 發(fā)表于 06-25 11:14 ?2054次閱讀
    KiCad-Parasitics:KiCad <b class='flag-5'>寄生</b>參數(shù)分析插件

    【干貨分享】電源功率器件篇:變壓器寄生電容對(duì)高壓充電機(jī)輸出功率影響

    效率、增加無(wú)功功率,致使輸出功率不穩(wěn)定。在實(shí)際應(yīng)用中,我們需要通過(guò)優(yōu)化變壓器設(shè)計(jì)、補(bǔ)償無(wú)功功率以及增加功率穩(wěn)定控制來(lái)有效降低寄生電容帶來(lái)的不利影響。 森木磊石 PPEC inside 數(shù)字電源
    發(fā)表于 05-30 11:31

    共模電感(扼流圈)選型

    電路板上的寄生電容或者雜散電容又或者寄生電感等來(lái)和大地相連。差模信號(hào)是指兩根線(xiàn)直接的信號(hào)差值也可以稱(chēng)之為電視差。假設(shè)有兩個(gè)信號(hào)V1、V2共模信號(hào)就為(V1+V2)/2差模信號(hào)就為:對(duì)于V1
    發(fā)表于 04-25 16:56

    SiC MOSFET 開(kāi)關(guān)模塊RC緩沖吸收電路的參數(shù)優(yōu)化設(shè)計(jì)

    (高一個(gè)數(shù)量級(jí)),在開(kāi)關(guān)模塊關(guān)斷瞬間,由母排寄生電感和開(kāi)關(guān)模塊寄生電容引起的關(guān)斷尖峰電壓更高。關(guān)斷過(guò)電壓不僅給開(kāi)關(guān)模塊帶來(lái)更大的電壓應(yīng)力,縮短模塊工作壽命,而且會(huì)給系統(tǒng)帶來(lái)更大的損耗以及更嚴(yán)重的電磁干擾
    發(fā)表于 04-23 11:25

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無(wú)論是從外部來(lái)源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過(guò)兩種方法無(wú)意中接收:寄生電容和寄生電感。寄生
    的頭像 發(fā)表于 03-17 11:31 ?2639次閱讀
    減少PCB<b class='flag-5'>寄生</b>電容的方法

    一文詳解寄生參數(shù)對(duì)柵極震蕩的影響

    在現(xiàn)代電子電路設(shè)計(jì)和應(yīng)用中,寄生參數(shù)是指那些并非設(shè)計(jì)者最初所期望的,但在電路或元器件中由于物理結(jié)構(gòu)、材料特性或布局布線(xiàn)等因素而自然產(chǎn)生的非預(yù)期電氣參數(shù)。這些參數(shù)雖然不是設(shè)計(jì)之初所考慮的,但它們對(duì)電路的性能和行為有著不可忽視的影響。在本次研究中,重點(diǎn)探討寄生
    的頭像 發(fā)表于 03-14 13:47 ?2.3w次閱讀
    一文詳解<b class='flag-5'>寄生</b>參數(shù)對(duì)柵極震蕩的影響