91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D IC先進(jìn)封裝的發(fā)展趨勢(shì)和對(duì)EDA的挑戰(zhàn)

旺材芯片 ? 來源:半導(dǎo)體產(chǎn)業(yè)縱橫編輯部 ? 2023-01-29 09:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在SoC的設(shè)計(jì)階段需要克服可靠性問題,而在2.5D和3D方面則需要解決系統(tǒng)級(jí)封裝和模塊仿真的問題。

隨著人工智能、大數(shù)據(jù)、云計(jì)算、異構(gòu)計(jì)算等行業(yè)的快速發(fā)展,先進(jìn)封裝技術(shù)已經(jīng)占據(jù)了技術(shù)與市場規(guī)模上的制高點(diǎn),3D IC是電子設(shè)計(jì)從芯片設(shè)計(jì)走向系統(tǒng)設(shè)計(jì)的一個(gè)重要支點(diǎn),也是整個(gè)半導(dǎo)體產(chǎn)業(yè)的轉(zhuǎn)折點(diǎn),相關(guān)EDA解決工具也是必備的戰(zhàn)略技術(shù)點(diǎn),不過隨著封裝技術(shù)的演進(jìn)對(duì)EDA也提出了更大的挑戰(zhàn)。

3D IC先進(jìn)封裝對(duì)EDA的挑戰(zhàn)及如何應(yīng)對(duì)

隨著集成電路制程工藝逼近物理尺寸極限,2.5D/3D封裝,芯粒(Chiplet)、晶上系統(tǒng)(SoW)等先進(jìn)封裝成為了提高芯片集成度的新方向,并推動(dòng)EDA方法學(xué)創(chuàng)新。這也使得芯片設(shè)計(jì)不再是單芯片的問題,而逐漸演變成多芯片系統(tǒng)工程。新的問題隨之出現(xiàn),先進(jìn)封裝中的大規(guī)模數(shù)據(jù)讀取顯示,高密度硅互連拼裝、高性能良率低功耗需求對(duì)EDA算法引擎提出了更高的要求。

芯和半導(dǎo)體技術(shù)總監(jiān)蘇周祥在2022年EDA/IP與IC設(shè)計(jì)論壇中提出,在SoC的設(shè)計(jì)階段需要克服可靠性問題,而在2.5D和3D方面需要解決的問題則是系統(tǒng)級(jí)封裝和模塊仿真。

容易出現(xiàn)以下問題:

多個(gè)點(diǎn)工具形成碎片化的2.5D/3D IC 解決方案:每個(gè)點(diǎn)工具都有自己的接口與模型;各個(gè)工具之間的交互寫作不順暢、缺少自動(dòng)化;

在2.5D/3D IC 設(shè)計(jì)過程中,不能再設(shè)計(jì)初期就考慮Power/Signal/Thermal的影響,而且不能協(xié)同分析;

多個(gè)點(diǎn)工具形成了很多不同的接口,文本與文件格式的轉(zhuǎn)換,各種不同的格式轉(zhuǎn)換使精度收到損失。

作為應(yīng)對(duì),2.5D/3D IC先進(jìn)封裝需要一個(gè)新的EDA平臺(tái)。在架構(gòu)方面,需要考慮包括系統(tǒng)級(jí)連接、堆棧管理、層次化設(shè)計(jì);物理實(shí)現(xiàn)需要:包括協(xié)同設(shè)計(jì)環(huán)境、跨領(lǐng)域工程變更、多芯片3D布局規(guī)劃和布線、統(tǒng)一數(shù)據(jù)庫;分析解決需要包括片上和封裝電磁分析、芯片封裝聯(lián)合仿真、多物理分析、與布局布線工具無縫集成;驗(yàn)證方面,則需要芯片工藝約束、封裝制造設(shè)計(jì)規(guī)則、芯片3D組裝約束、芯片數(shù)據(jù)通信協(xié)議。

3D封裝的發(fā)展?jié)摿薮?/p>

隨著對(duì)性能有極致追求,需要把晶體管的密度做得越來越高,速度越來越快。另外數(shù)據(jù)處理應(yīng)用中,數(shù)據(jù)交互將對(duì)帶寬、吞吐量和速度提出更高的要求,會(huì)導(dǎo)致芯片會(huì)越來越復(fù)雜、越來越大,要求遠(yuǎn)遠(yuǎn)超過了目前的工藝節(jié)點(diǎn)能夠滿足的PPA目標(biāo)和成本,這種情況下用 Chiplet和3D IC技術(shù)的應(yīng)用就首當(dāng)其沖。

目前,云計(jì)算、大數(shù)據(jù)分析、神經(jīng)網(wǎng)絡(luò)訓(xùn)練、人工智能推理、先進(jìn)智能手機(jī)上的移動(dòng)計(jì)算甚至自動(dòng)駕駛汽車,都在推動(dòng)計(jì)算向極限發(fā)展。面對(duì)更多樣化的計(jì)算應(yīng)用需求,先進(jìn)封裝技術(shù)成為持續(xù)優(yōu)化芯片性能和成本的關(guān)鍵創(chuàng)新路徑。

2021 年全球封裝市場規(guī)模約達(dá) 777 億美元。其中,先進(jìn)封裝全球市場規(guī)模約 350 億美元。預(yù)計(jì)到 2025年先進(jìn)封裝的全球市場規(guī)模將達(dá)到 420 億美元,2019-2025 年全球先進(jìn)封裝市場的 CAGR 約 8%。相比同期整體封裝市場和傳統(tǒng)封裝市場,先進(jìn)封裝市場增速更為顯著。

2.5D/3DIC類型及生態(tài)標(biāo)準(zhǔn)

2.5D/3D IC當(dāng)前先進(jìn)封裝的類型主要包括:

臺(tái)積電 3D Fabric:CowoS、INFO

英特爾:EMIB、Foveros

三星:I-Cube

ASE:FOCos

Amkor:SWIFT

2.5D/3D IC先進(jìn)封裝數(shù)據(jù)接口的生態(tài)標(biāo)準(zhǔn)有:

Die-Die Interface

Protocol

Security

Bring up

Form Factors

Testability

ESD

Packaging

Collateral/Models

結(jié)語

最后,先進(jìn)封裝可以推動(dòng)半導(dǎo)體向前發(fā)展,高技術(shù)門檻提高板塊估值。后摩爾時(shí)代CMOS技術(shù)發(fā)展速度放緩,成本卻顯著上升。2.5D/3D IC先進(jìn)封裝可以通過小型化和多集成的特點(diǎn)顯著優(yōu)化芯片性能和繼續(xù)降低成本,未來封裝技術(shù)的進(jìn)步將成為芯片性能推升的重要途徑,2.5D/3D IC先進(jìn)封裝的功能定位升級(jí),已成為提升電子系統(tǒng)級(jí)性能的關(guān)鍵環(huán)節(jié)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9254

    瀏覽量

    148674
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    149

    瀏覽量

    28310
  • 大數(shù)據(jù)
    +關(guān)注

    關(guān)注

    64

    文章

    9065

    瀏覽量

    143776
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    533

    瀏覽量

    1028

原文標(biāo)題:3D IC先進(jìn)封裝的發(fā)展趨勢(shì)和對(duì)EDA的挑戰(zhàn)

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    先進(jìn)封裝時(shí)代,芯片測試面臨哪些新挑戰(zhàn)

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端
    的頭像 發(fā)表于 02-05 10:41 ?331次閱讀

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看EDA的奧秘和EDA發(fā)展

    本書是一本介紹EDA產(chǎn)業(yè)全景與未來展望的書籍,主要內(nèi)容分為兩部分,一部分是介紹EDA相關(guān)基礎(chǔ)知識(shí)和全球EDA發(fā)展概況以及發(fā)展趨勢(shì) 另一部分則
    發(fā)表于 01-21 22:26

    華大九天Argus 3D重塑3D IC全鏈路PV驗(yàn)證新格局

    系統(tǒng)性能。一個(gè)清晰的趨勢(shì)已然顯現(xiàn):未來的高性能芯片,必將朝著更大尺寸、更高密度、更高速率的3D異構(gòu)系統(tǒng)方向發(fā)展
    的頭像 發(fā)表于 12-24 17:05 ?3040次閱讀
    華大九天Argus <b class='flag-5'>3D</b>重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>全鏈路PV驗(yàn)證新格局

    一文掌握3D IC設(shè)計(jì)中的多物理場效應(yīng)

    EDA半導(dǎo)體行業(yè)正處在一個(gè)關(guān)鍵轉(zhuǎn)折點(diǎn),摩爾定律的極限推動(dòng)著向三維集成電路(3D IC)技術(shù)的轉(zhuǎn)型。通過垂直集成多個(gè)芯粒,3D IC 在性能、
    的頭像 發(fā)表于 12-19 09:12 ?569次閱讀
    一文掌握<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>設(shè)計(jì)中的多物理場效應(yīng)

    2025 3D機(jī)器視覺的發(fā)展趨勢(shì)

    迭代與應(yīng)用拓展成為市場的主要推動(dòng)力:·技術(shù)升級(jí):視覺系統(tǒng)從單一任務(wù)的2D相機(jī)向多功能3D相機(jī)進(jìn)化。過去用2D相機(jī)完成單一任務(wù),如今用戶更愿意為能自動(dòng)化多流程的3D
    的頭像 發(fā)表于 12-10 17:25 ?1276次閱讀
    2025 <b class='flag-5'>3D</b>機(jī)器視覺的<b class='flag-5'>發(fā)展趨勢(shì)</b>

    西門子EDA重塑3D IC設(shè)計(jì):突破高效協(xié)同、可靠驗(yàn)證、散熱及應(yīng)力管理多重門

    上進(jìn)行堆疊,極大地提高了芯片的集成度和性能,成為未來集成電路產(chǎn)業(yè)的重要發(fā)展方向。然而,3D IC在設(shè)計(jì)過程中也面臨著諸多技術(shù)挑戰(zhàn)。 高效協(xié)同平臺(tái), 重塑異構(gòu)復(fù)雜設(shè)計(jì)范式
    的頭像 發(fā)表于 10-23 14:32 ?6065次閱讀
    西門子<b class='flag-5'>EDA</b>重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>設(shè)計(jì):突破高效協(xié)同、可靠驗(yàn)證、散熱及應(yīng)力管理多重門

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片對(duì)芯片集成、封裝對(duì)封裝集成和異構(gòu)集成三大類,分別采用TSV、TCB和混合鍵合等先進(jìn)工藝實(shí)現(xiàn)高密度互連。
    的頭像 發(fā)表于 10-16 16:23 ?1909次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>架構(gòu)的分類和定義

    AD 3D封裝庫資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?7次下載

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時(shí)代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片模塊化組合,依托2.5
    的頭像 發(fā)表于 08-07 15:42 ?4736次閱讀
    華大九天推出芯粒(Chiplet)與2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b><b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>版圖設(shè)計(jì)解決方案Empyrean Storm

    先進(jìn)封裝工藝面臨的挑戰(zhàn)

    先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D
    的頭像 發(fā)表于 04-09 15:29 ?1285次閱讀

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢(shì),本文介紹了3D閃存的制造工藝與挑戰(zhàn)
    的頭像 發(fā)表于 04-08 14:38 ?2464次閱讀
    <b class='flag-5'>3D</b>閃存的制造工藝與<b class='flag-5'>挑戰(zhàn)</b>

    混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)發(fā)展趨勢(shì)

    本文介紹了集成電路設(shè)計(jì)領(lǐng)域中混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)發(fā)展趨勢(shì)。
    的頭像 發(fā)表于 04-01 10:30 ?1732次閱讀

    工業(yè)電機(jī)行業(yè)現(xiàn)狀及未來發(fā)展趨勢(shì)分析

    過大數(shù)據(jù)分析的部分觀點(diǎn),可能對(duì)您的企業(yè)規(guī)劃有一定的參考價(jià)值。點(diǎn)擊附件查看全文*附件:工業(yè)電機(jī)行業(yè)現(xiàn)狀及未來發(fā)展趨勢(shì)分析.doc 本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請(qǐng)第一時(shí)間告知,刪除內(nèi)容!
    發(fā)表于 03-31 14:35

    西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門子EDA工具以其先進(jìn)的技術(shù)和解決方案,在全球半導(dǎo)體設(shè)計(jì)領(lǐng)域扮演著舉足輕重的角色。本文將從汽車IC3D IC
    的頭像 發(fā)表于 03-20 11:36 ?2343次閱讀

    如何看待2025年金屬3D打印行業(yè)的趨勢(shì)挑戰(zhàn)

    南極熊導(dǎo)讀:中國金屬3D打印廠商已經(jīng)在全球占據(jù)重要的組成部分。國外行業(yè)大咖如何看待2025年金屬3D打印行業(yè)的趨勢(shì)挑戰(zhàn)?
    的頭像 發(fā)表于 03-14 09:59 ?1534次閱讀
    如何看待2025年金屬<b class='flag-5'>3D</b>打印行業(yè)的<b class='flag-5'>趨勢(shì)</b>與<b class='flag-5'>挑戰(zhàn)</b>?