數(shù)字硬件建模SystemVerilog-決策語句-if-else語句

經(jīng)過幾周的更新,SV核心部分用戶自定義類型和包內(nèi)容已更新完畢,接下來就是RTL表達(dá)式和運(yùn)算符。
馬上HDLBits-SystemVerilog版本也開始準(zhǔn)備了,基本這一部分完成后就開始更新~

決策語句(Decision statements)允許程序塊的執(zhí)行流程根據(jù)設(shè)計(jì)中信號的當(dāng)前值分支到特定語句。SystemVerilog有兩個主要的決策語句:if…else語句和case語句,使用關(guān)鍵字case、case…inside,casex和casez。
介紹
if-else語句對表達(dá)式求值并執(zhí)行兩個可能的分支之一,即true分支或false分支。

if-else表達(dá)式可以是任何向量大小的網(wǎng)絡(luò)或變量,也可以是運(yùn)算的返回值,如果表達(dá)式的一個或多個位設(shè)置為l,則向量表達(dá)式的計(jì)算結(jié)果為true。如果表達(dá)式的所有位均為0,則表達(dá)式的計(jì)算結(jié)果為false。例如:

a和b的按位AND運(yùn)算的結(jié)果是8位向量(因?yàn)閍和b都是8位向量)。如果AND操作導(dǎo)致任何位置1,那么將執(zhí)行true分支。如果邏輯AND的結(jié)果為零,則將執(zhí)行false分支,
| 最佳實(shí)踐指南6-1 |
|---|
| 對于if-else條件表達(dá)式,盡量只使用1位值或返回true/false操作。不要將向量用作if-else表達(dá)式。 |
之前的文章也詳細(xì)介紹了返回true/false結(jié)果的運(yùn)算符。
不要對向量進(jìn)行true/false測試 。評估向量為true/false可能會導(dǎo)致設(shè)計(jì)錯誤。在前面的示例中,編寫代碼的工程師打算測試(a & b)的true/false,但是它是8位向量值,它并不是true/false邏輯運(yùn)算的1位結(jié)果。對于a和b的某些值,if-else決策執(zhí)行的哪個分支可能不同,通過遵循僅使用標(biāo)量(1位)值或返回具有true/false結(jié)果的操作的指南,可以避免這種模糊性和可能的編碼錯誤。
對于4狀態(tài)值,表達(dá)式可能既不是真的也不是假的,如值8’b0000000z。一個既不正確也不錯誤的表達(dá)被認(rèn)為是未知的。當(dāng)if-else決策的表達(dá)式計(jì)算為未知時(shí),將執(zhí)行false分支。這可能會導(dǎo)致RTL模型的仿真方式以及綜合后門級模型的實(shí)際行為不匹配。后面我們會討論關(guān)于SystemVerilog模型中的X-optimism 和 X-pessimism對這種情況進(jìn)行了討論。
if-else決策的每個分支可以是一條語句,也可以是一組包含在begin和end之間的語句,如下面的代碼段所示,

沒有else分支的if語句 。if-else決策的else(false)分支是可選的。如果沒有else分支,且表達(dá)式的計(jì)算結(jié)果為false(或unknown),則不執(zhí)行任何語句。在下面的代碼段中,如果enable為0,則out不會更改。由于out是一個變量,它保留了以前的值,仿真時(shí)會產(chǎn)生鎖存器行為。

If-else-if。多個判斷語句可以由一系列if-else語句組成,如下面的代碼片段所示。

請注意,SystemVerilog不像某些編程語言那樣具有elsif關(guān)鍵字。決策鏈由包含嵌套if-else語句的每個else分支組成。當(dāng)上面的代碼段使用不同的縮進(jìn)編碼時(shí),這種嵌套更為明顯,如下所示。

一系列if-else-if決策按照語句的列出時(shí)序進(jìn)行評估。這將優(yōu)先考慮首先列出的判斷條件。下面的示例演示了一個可以set和reset的觸發(fā)器。如果set和reset同時(shí)激活,reset具有優(yōu)先級,因?yàn)樗窃谝幌盗袥Q策中首先進(jìn)行判斷的。本例中的set和reset為低電平有效信號。

(該set和reset觸發(fā)器示例存在潛在的仿真故障,后面我們再對此進(jìn)行討論。)
綜合if-else語句 。綜合編譯器實(shí)現(xiàn)if-else語句的方式取決于決策語句的上下文以及目標(biāo)ASIC或FPGA中可用的組件類型。一般規(guī)則是:
- 組合邏輯中的if-else語句表現(xiàn)為多路復(fù)用器,通常在門級實(shí)現(xiàn)中實(shí)現(xiàn)為多路復(fù)用器。
- 如果沒有其他語句分配給同一個變量,則組合邏輯中沒有else的if將充當(dāng)鎖存器,這是因?yàn)榉峙涞淖兞勘A羝湎惹暗闹?。綜合器通常將這種存儲效果作為鎖存器來實(shí)現(xiàn),
- 組合邏輯中的if-else-if語句系列使用優(yōu)先級編碼行為進(jìn)行仿真,其中每個if語句優(yōu)先于該系列中的任何后續(xù)if語句。如果所有決策表達(dá)式都是互斥的(兩個或多個表達(dá)式不可能同時(shí)為真),則綜合編譯器將刪除優(yōu)先級編碼。
- 在時(shí)鐘邊沿評估的if-else語句表現(xiàn)為觸發(fā)器,并將在門級實(shí)現(xiàn)中綜合為某種類型的寄存器。
使用if-else作為多路復(fù)用器。圖6-1中的示例6-1及其附帶的綜合結(jié)果顯示了,綜合器會在多路復(fù)用器的上下文中判斷是否使用了else。
示例6-1:使用if-else對多路復(fù)用器功能進(jìn)行建模
`begin_keywords "1800-2012" // use SystemVerilog-2012 keywords
module mux2to1
#(parameter N = 4) // bus size
(input logic sel, // 1-bit input
input logic [N-1:0] a, b, // scalable input size
output logic [N-1:0] y // scalable output size
);
timeunit 1ns; timeprecision 1ns;
always_comb begin
if (sel) y = a;
else y = b;
end
endmodule: mux2to1
`end_keywords
圖6-1:示例6-1的綜合結(jié)果:作為MUX的if-else
使用if-else作為鎖存器。示例6-2顯示了表示鎖存器的if語句。
示例6-2:使用if不適用else來仿真鎖存器功能
`begin_keywords "1800-2012" // use SystemVerilog-2012 keywords
module latch
#(parameter N = 4) // bus size
(input logic ena, // 1-bit input
input logic [N-1:0] in, // scalable input size
output logic [N-1:0] out // scalable output size
);
timeunit 1ns; timeprecision 1ns;
always_latch begin
if (ena) out <= in;
end
endmodule: latch
`end_keywords
圖6-2:示例6-2的綜合結(jié)果:if-else作為鎖存器
用于生成圖6-2的綜合編譯器將RTL功能轉(zhuǎn)換為具有未使用的set和reset輸入的通用鎖存器。最終實(shí)現(xiàn)中使用的鎖存器的具體類型將取決于目標(biāo)ASIC或FPGA中可用的鎖存器類型。
使用if-else作為優(yōu)先級編碼器。示例6-3說明了4對2優(yōu)先級編碼器中的if-else-if。
示例6-3:使用if else if系列對優(yōu)先級編碼器建模
`begin_keywords "1800-2012" // use SystemVerilog-2012 keywords
module priority_4to2_encoder (
input logic [3:0] d_in,
output logic [1:0] d_out,
output logic error
);
timeunit 1ns; timeprecision 1ns;
always_comb begin
error = '0;
if (d_in[3]) d_out = 2'h3; // bit 3 is set
else if (d_in[2]) d_out = 2'h2; // bit 2 is set
else if (d_in[1]) d_out = 2'h1; // bit 1 is set
else if (d_in[0]) d_out = 2'h0; // bit 0 is set
else begin // no bits set
d_out = 2'b0;
error = '1;
end
end
endmodule: priority_4to2_encoder
`end_keywords

圖6-3;示例6-3的綜合結(jié)果:if-else作為優(yōu)先編碼器圖6-3中的“優(yōu)先級編碼”被綜合為一系列邏輯門,其中一級的輸出成為“序列中下一級”的輸入,而不是并行編碼d_in的所有位?!霸摯袛?shù)據(jù)路徑”是“if-else-if”系列中計(jì)算d_in數(shù)據(jù)位的優(yōu)先級的結(jié)果。
使用if-else作為觸發(fā)器 。示例6-4顯示了帶有復(fù)位和芯片使能(也稱為負(fù)載使能或數(shù)據(jù)使能)輸入的時(shí)序邏輯觸發(fā)器中的if-else-if。因?yàn)閺?fù)位輸入是首先評估的,所以它的優(yōu)先級高于使能輸入,圖6-4顯示了綜合這個if-else-if決策序列的結(jié)果。
例6-4;使用if-else-if系列為帶復(fù)位和芯片使能的觸發(fā)器建模
module enable_ff
#(parameter N = 1) // bus size
(input logic clk, // posedge triggered clk
input logic rstN, // active low async reset
input logic enable, // active high chip enable
input logic [N-1:0] d, // scalable input size
output logic [N-1:0] q // scalable output size
);
timeunit 1ns; timeprecision 1ns;
always_ff @(posedge clk or negedge rstN) // async reset
if (!rstN) q <= '0; // active-low reset
else if (enable) q <= d; // store if enabled
endmodule: enable_ff

圖6-4:示例6-4的綜合結(jié)果:if-else作為芯片啟用觸發(fā)器圖6-4顯示了綜合如何將帶低電平復(fù)位和使能的芯片觸發(fā)器映射到通用組件。該過程的下一步是綜合編譯器將該通用組件映射到目標(biāo)ASIC或FPGA設(shè)備中可用的特定類型的觸發(fā)器,如果該目標(biāo)設(shè)備沒有芯片使能觸發(fā)器,則綜合將在觸發(fā)器之外添加多路復(fù)用器功能,以模擬芯片使能行為,如果觸發(fā)器使能,多路復(fù)用器將把新的數(shù)據(jù)值傳遞給D輸入,并將觸發(fā)器Q輸出反饋給D輸入。如果觸發(fā)器未使能,則輸入。以類似的方式,如果目標(biāo)設(shè)備沒有具有異步低電平有效的復(fù)位的觸發(fā)器,則綜合編譯器將在觸發(fā)器之外添加功能,以模擬這種行為,后面再討論具有各種復(fù)位類型的建模和綜合觸發(fā)器。
-
信號
+關(guān)注
關(guān)注
12文章
2914瀏覽量
80121 -
程序
+關(guān)注
關(guān)注
117文章
3846瀏覽量
85228 -
Case
+關(guān)注
關(guān)注
0文章
28瀏覽量
13831
發(fā)布評論請先 登錄
詳解C語言中if-else和switch-case語句
C語言中if語句、if-else語句和switch語句詳解
Proteus之if-else語句的應(yīng)用
FPGA學(xué)習(xí)系列:if-else與case
C語言的switch case多分支選擇語句的詳細(xì)資料說明
FPGA代碼經(jīng)驗(yàn) case,casez,casex語句
不會有人不知道怎么優(yōu)雅的替換if-else語句吧
什么是SystemVerilog-決策語句-if-else語句?
評論