1 運行平臺
硬件:CRD500數字信號處理板
系統(tǒng):win7/64;win7/32;win10/64
軟件:Quartus/ModelSimSE/Verilog/Matlab
2 主要功能及性能指標
3.2.1主要功能
1)產生基帶原始數據
2)幀同步信號提取
3.2.2主要性能指標
1) 發(fā)送端
系統(tǒng)時鐘:50MHz
基帶數據碼率:195.3125kbps
數據內容:幀長16位,幀同步字長7位,同步字為1011000
2) 接收端
系統(tǒng)時鐘:發(fā)送端送來的數據時或信號,195.3125kbps
同步方式:具有搜索、校驗、同步三種狀態(tài):幀長、幀同步字、搜索容錯位數、校核容錯位數、同步容錯位數可通過修改程序參數快速設置。
3 程序結構框圖說明

幀同步電路系統(tǒng)主要由基帶數據生成模塊(pcm.v)、幀同步模塊(FrameSync.v)模塊組成。
基帶數據生成模塊生成的原始數據(1.5625Mbps)送至開發(fā)板上擴展口,經短接線由第35腳送回FPGA芯片;數據生成的同步時鐘信號也經擴展口硬件環(huán)回至幀同步模塊。為便于測試環(huán)路同步及失步狀態(tài),輸入端設計了一個數據選擇控制邏輯,通過按鍵控制輸入數據。
審核編輯:劉清
-
接收器
+關注
關注
15文章
2644瀏覽量
77105 -
FPGA芯片
+關注
關注
4文章
250瀏覽量
40996 -
時鐘信號
+關注
關注
4文章
504瀏覽量
29956 -
CRD
+關注
關注
0文章
14瀏覽量
4241
原文標題:插值法幀同步(Quartus/Verilog/CRD500)
文章出處:【微信號:杜勇FPGA,微信公眾號:杜勇FPGA】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
基于FPGA的幀同步系統(tǒng)設計方案
什么是線性插值?一維線性插值和雙線性插值在BMS開發(fā)中的應用
插值法幀同步ISE/Verilog/CXD301介紹
插值法幀同步(ISE/Verilog/CXD301)
基于事件相機的統(tǒng)一幀插值與自適應去模糊框架(REFID)
一文簡析插值法幀同步
評論