91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用虛擬實驗設計加速半導體工藝發(fā)展

半導體芯科技SiSC ? 來源:半導體芯科技SiSC ? 作者:半導體芯科技SiS ? 2023-04-18 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:

Coventor(泛林集團旗下公司)半導體工藝與整合(SPI)高級工程師王青鵬博士

摘要:虛擬DOE能夠降低硅晶圓測試成本,并成功降低DED鎢填充工藝中的空隙體積

實驗設計(DOE)是半導體工程研發(fā)中一個強大的概念,它是研究實驗變量敏感性及其對器件性能影響的利器。如果DOE經過精心設計,工程師就可以使用有限的實驗晶圓及試驗成本實現半導體器件的目標性能。然而,在半導體設計和制造領域,DOE(或實驗)空間通常并未得到充分探索。相反,人們經常使用非常傳統(tǒng)的試錯方案來挖掘有限的實驗空間。這是因為在半導體制造工藝中存在著太多變量,如果要充分探索所有變量的可能情況,需要極大的晶圓數量和試驗成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝發(fā)展的同時減少硅實驗成本的重要工具。本文將說明我們在高深寬比通孔鎢填充工藝中,利用虛擬DOE實現了對空隙的有效控制和消除。示例中,我們使用原位沉積-刻蝕-沉積 (DED) 法進行鎢填充工藝。

基于硅的掃描電鏡圖像和每個填充步驟的基本行為,使用SEMulator3D?虛擬工藝建模,重建了通孔鎢填充工藝。

建模工藝包括:

1. 前置溝槽刻蝕(初刻蝕、初刻蝕過刻蝕、主刻蝕、過刻蝕)

2. DED工藝(第一次沉積、第一次深度相關刻蝕、第二次沉積工藝)

3. 空隙定位和空隙體積的虛擬測量

為了匹配實際的硅剖面,工藝模型中的每個步驟都經過校準。

使用SEMulator3D生成的模擬3D輸出結構與硅的圖像進行對比,它們具有相似的空隙位置和空隙體積(見圖1)。圖1顯示了SEMulator3D和實際硅晶圓中的相應工藝步驟。使用新校準的模型,完成了3次虛擬DOE和500多次模擬運行,以了解不同工藝變量對空隙體積和彎曲關鍵尺寸的影響。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

圖1:DED工藝校準

l第一次DOE

在第一次DOE中,我們使用DED工藝步驟進行了沉積和刻蝕量的實驗。在我們的測試條件下,空隙體積可以減小但永遠不能化零,并且沉積層不應超過頂部關鍵尺寸的45%(見圖 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

圖2:DED等高線圖、杠桿圖、DOE1的輸出結構

l第二次DOE

在第二次DOE中,我們給校準模型(DEDED工藝流程的順序)加入了新的沉積/刻蝕工藝步驟。這些新的沉積和刻蝕步驟被設置了與第一次 DOE相同的沉積和刻蝕范圍(沉積1和刻蝕1)。沉積1(D1)/刻蝕1(E1)實驗表明,在D1和E1值分別為47nm和52nm時可以獲得無空隙結構(見圖 3)。需要注意,與第一次DOE相比,DEDED工藝流程中加入了新的沉積和刻蝕步驟。與之前使用的簡單DED工藝相比,這意味著工藝時間的增加和生產量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

圖3:DEDED等高線圖、杠桿圖、DOE2的輸出結構

l第三次DOE

在第三次DOE中,我們通過調整BT(初刻蝕)刻蝕行為參數進行了一項前置通孔剖面的實驗。在BT刻蝕實驗中,使用SEMulator3D的可視性刻蝕功能進行了工藝建模。我們在虛擬實驗中修改的是等離子體入射角度分布(BTA)和過刻蝕因子(Fact)這兩個輸入參數。完成虛擬通孔刻蝕后,使用虛擬測量來估測每次模擬運行的最大彎曲關鍵尺寸和位置。這個方法使用BTA(初刻蝕等離子體入射角度分布)和Fact(過刻蝕量)實驗實驗生成了虛擬結構,同時測量和繪制了彎曲關鍵尺寸和位置。第三次DOE的結果表明,當彎曲關鍵尺寸足夠小時,可以獲得無空隙的結構;當彎曲關鍵尺寸大于150nm時,空隙體積將急劇增加(見圖4)。因此,可以利用最佳的第三次DOE結果來選擇我們的制造參數并進行硅驗證。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

圖4:前置通孔剖面實驗等高線圖、杠桿圖、DOE3的輸出結構

通過將前置通孔彎曲規(guī)格設置在150nm以下(圖5中的145nm),我們在最終的硅工藝中獲得了無空隙結構。此次,硅結果與模型預測相符,空隙問題得到解決。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

圖5:當彎曲關鍵尺寸小于150nm時,SEMulator3D預測的結果與實際的硅結果

此次演示中,我們進行了SEMulator3D建模和虛擬DOE來優(yōu)化DED鎢填充,并生成無空隙結構,3次DOE都得到了空隙減小或無空隙的結構。我們用DOE3的結果進行了硅驗證,并證明我們解決了空隙問題。硅結果與模型預測相匹配,且所用時間比試錯驗證可能會花費的短很多。該實驗表明,虛擬DOE在加速工藝發(fā)展并降低硅晶圓測試成本的同時,也能成功降低DED鎢填充工藝中的空隙體積。

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    30737

    瀏覽量

    264157
  • 虛擬實驗
    +關注

    關注

    0

    文章

    14

    瀏覽量

    8015
  • DOE
    DOE
    +關注

    關注

    0

    文章

    41

    瀏覽量

    13598
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    半導體的能帶結構與核心摻雜工藝詳解

    本文將聚焦半導體的能帶結構、核心摻雜工藝,以及半導體二極管的工作原理——這些是理解復雜半導體器件的基礎。
    的頭像 發(fā)表于 12-26 15:05 ?1331次閱讀
    <b class='flag-5'>半導體</b>的能帶結構與核心摻雜<b class='flag-5'>工藝</b>詳解

    半導體器件清洗工藝要求

    半導體器件清洗工藝是確保芯片制造良率和可靠性的關鍵基礎,其核心在于通過精確控制的物理化學過程去除各類污染物,同時避免對材料造成損傷。以下是該工藝的主要技術要點及實現路徑的詳細闡述:污染物分類與對應
    的頭像 發(fā)表于 10-09 13:40 ?1158次閱讀
    <b class='flag-5'>半導體</b>器件清洗<b class='flag-5'>工藝</b>要求

    高精度半導體冷盤chiller在半導體工藝中的應用

    半導體產業(yè)的工藝制造環(huán)節(jié)中,溫度控制的穩(wěn)定性直接影響芯片的性能與良率。其中,半導體冷盤chiller作為溫控設備之一,通過準確的流體溫度調節(jié),為半導體制造過程中的各類
    的頭像 發(fā)表于 07-16 13:49 ?724次閱讀
    高精度<b class='flag-5'>半導體</b>冷盤chiller在<b class='flag-5'>半導體</b><b class='flag-5'>工藝</b>中的應用

    半導體冷水機在半導體后道工藝中的應用及優(yōu)勢

    半導體制造領域,后道工藝(封裝與測試環(huán)節(jié))對溫度控制的精度和穩(wěn)定性要求高。冠亞恒溫半導體冷水機憑借其高精度溫控、多通道同步控制及定制化設計能力,成為保障后道工藝可靠性的核心設備。本文
    的頭像 發(fā)表于 07-08 14:41 ?779次閱讀
    <b class='flag-5'>半導體</b>冷水機在<b class='flag-5'>半導體</b>后道<b class='flag-5'>工藝</b>中的應用及優(yōu)勢

    中國半導體協(xié)會蒞臨東海半導體參觀指導

    了公司多媒體展廳、實驗室及智能化生產中心。通過現場專業(yè)講解,考察團全面了解了東海半導體發(fā)展歷程、產品研發(fā)、生產工藝、應用解決方案及全流程質量管控體系等方面的成果與優(yōu)勢。
    的頭像 發(fā)表于 06-27 18:07 ?1269次閱讀

    從原理到應用,一文讀懂半導體溫控技術的奧秘

    制造、科研實驗,到通信設備運行,半導體溫控技術的應用為相關領域的發(fā)展提供了溫控保障。隨著技術的持續(xù)創(chuàng)新迭代,半導體溫控技術有望在更多領域拓展應用邊界。
    發(fā)表于 06-25 14:44

    左藍微電子亮相第三屆特色工藝半導體產業(yè)發(fā)展常州大會

    近日,2025年第三屆特色工藝半導體產業(yè)發(fā)展常州大會暨常州市“百場千企”產業(yè)鏈融鏈強鏈對接活動——1028半導體專場活動在常州舉辦,來自全國多地的百余家
    的頭像 發(fā)表于 06-13 17:44 ?1165次閱讀

    蘇州芯矽科技:半導體清洗機的堅實力量

    半導體產業(yè)的宏大版圖中,蘇州芯矽電子科技有限公司宛如一座默默耕耘的燈塔,雖低調卻有著不可忽視的光芒,尤其在半導體清洗機領域,以其穩(wěn)健的步伐和扎實的技術,為行業(yè)發(fā)展貢獻著關鍵力量。 芯矽科技扎根于
    發(fā)表于 06-05 15:31

    半導體制冷機chiller在半導體工藝制程中的高精度溫控應用解析

    半導體制造領域,工藝制程對溫度控制的精度和響應速度要求嚴苛。半導體制冷機chiller實現快速升降溫及±0.5℃精度控制。一、半導體制冷機chiller技術原理與核心優(yōu)勢
    的頭像 發(fā)表于 05-22 15:31 ?1790次閱讀
    <b class='flag-5'>半導體</b>制冷機chiller在<b class='flag-5'>半導體</b><b class='flag-5'>工藝</b>制程中的高精度溫控應用解析

    揭秘半導體電鍍工藝

    一、什么是電鍍:揭秘電鍍機理 電鍍(Electroplating,又稱電沉積 Electrodeposition)是半導體制造中的核心工藝之一。該技術基于電化學原理,通過電解過程將電鍍液中的金屬離子
    的頭像 發(fā)表于 05-13 13:29 ?3217次閱讀
    揭秘<b class='flag-5'>半導體</b>電鍍<b class='flag-5'>工藝</b>

    提供半導體工藝可靠性測試-WLR晶圓可靠性測試

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓級可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝晶圓上施加加速應力,實現快速
    發(fā)表于 05-07 20:34

    喬峰大哥教你如何加速MOS管關斷? #MDD #MDD辰達半導體 #喬峰 #半導體

    半導體
    MDD辰達半導體
    發(fā)布于 :2025年04月25日 18:30:13

    Chiller在半導體制程工藝中的應用場景以及操作選購指南

    半導體行業(yè)用Chiller(冷熱循環(huán)系統(tǒng))通過溫控保障半導體制造工藝的穩(wěn)定性,其應用覆蓋晶圓制造流程中的環(huán)節(jié),以下是對Chiller在半導體工藝
    的頭像 發(fā)表于 04-21 16:23 ?1491次閱讀
    Chiller在<b class='flag-5'>半導體</b>制程<b class='flag-5'>工藝</b>中的應用場景以及操作選購指南

    最全最詳盡的半導體制造技術資料,涵蓋晶圓工藝到后端封測

    資料介紹 此文檔是最詳盡最完整介紹半導體前端工藝和后端制程的書籍,作者是美國人Michael Quirk??赐晗嘈拍銓φ麄€芯片制造流程會非常清晰地了解。從硅片制造,到晶圓廠芯片工藝的四大基本類
    發(fā)表于 04-15 13:52

    半導體貼裝工藝大揭秘:精度與效率的雙重飛躍

    隨著半導體技術的飛速發(fā)展,芯片集成度不斷提高,功能日益復雜,這對半導體貼裝工藝和設備提出了更高的要求。半導體貼裝
    的頭像 發(fā)表于 03-13 13:45 ?1850次閱讀
    <b class='flag-5'>半導體</b>貼裝<b class='flag-5'>工藝</b>大揭秘:精度與效率的雙重飛躍