**1. Buck Layout注意事項(xiàng)
**

① 輸入電容就近放在芯片的輸入Vin和功率地PGND,減少寄生電感的存在,因?yàn)檩斎?a href="http://m.makelele.cn/tags/電流/" target="_blank">電流不連續(xù),寄生電感引起的噪聲對(duì)芯片的耐壓以及邏輯單元造成不良影響;
**② 功率回路盡可能的短粗,保持較小的環(huán)路面積,較少噪聲的發(fā)射;
**
③ SW點(diǎn)是噪聲源,保證電流的同時(shí)保持盡量小的面積,遠(yuǎn)離敏感的易受干擾的位置;
④ VCC電容應(yīng)就近放置在芯片的VCC管腳和芯片的信號(hào)地之間,盡量在一層,沒(méi)有過(guò)孔對(duì)于信號(hào)地(AGND)和功率地PGND在一個(gè)管腳的芯片,同樣就近和該管腳連接;
⑤ FB是芯片最敏感,最容易受干擾的部分,是引起系統(tǒng)不穩(wěn)定的最常見原因。

2. DCDC的噪聲來(lái)源
a. BUCK電路EMI的主要來(lái)源:高頻電流環(huán)路和電壓跳變

b. 環(huán)路天線原理:噪聲分量和電流大小,環(huán)路面積和頻率成正比,和距離成反比

3. DCDC的噪聲抑制辦法
a. 減慢開關(guān)速度,主要和上升時(shí)間Tr有關(guān);



b. 減小高頻環(huán)路面積,增加Vin和GND電容可以減少高頻環(huán)路的電流;


c. 減小開關(guān)節(jié)點(diǎn)面積,降低容性耦合。

-
芯片
+關(guān)注
關(guān)注
463文章
54063瀏覽量
466862 -
信號(hào)
+關(guān)注
關(guān)注
12文章
2916瀏覽量
80217 -
管腳
+關(guān)注
關(guān)注
1文章
230瀏覽量
33718 -
Vcc
+關(guān)注
關(guān)注
2文章
308瀏覽量
40620
發(fā)布評(píng)論請(qǐng)先 登錄
BUCK面臨的挑戰(zhàn):EMI問(wèn)題及對(duì)應(yīng)的優(yōu)化方案
pcb layout必須要了解EMI的三要素
Buck電路中PCB layout布局設(shè)計(jì)和注意事項(xiàng)
DCDC BUCK通過(guò)加RC Snubber解決EMI輻射超標(biāo)的仿真和實(shí)測(cè)數(shù)據(jù)分析
如何從EMI角度看PCB layout 法規(guī)
【技術(shù)探討】BUCK電路設(shè)計(jì)技術(shù)要點(diǎn)
buck電路電感值如何選取
開源硬件-PMP11052.1-面向 Fly-buck 的 EMI 優(yōu)化布局設(shè)計(jì) PCB layout 設(shè)計(jì)
SPS Layout學(xué)習(xí)筆記
buck電路是什么意思_buck電路簡(jiǎn)介
如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度
BUCK電路的EMI抑制方案
PMP30930.1-EMI 優(yōu)化型降壓 PCB layout 設(shè)計(jì)
Buck電路的Layout設(shè)計(jì)與EMI
評(píng)論