一、板卡概述

本板卡系我司自主設(shè)計(jì)研發(fā),基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構(gòu),支持PCIE Gen3x16模式。其中,ARM端搭載一組64-bit DDR4,總?cè)萘窟_(dá)4GB,可穩(wěn)定運(yùn)行在2400MT/s,PL端支持兩組64-bit DDR4,每組容量均為4GB,最高運(yùn)行速率支持2666MT/s;板卡具有自控上電順序,支持多種啟動(dòng)模式,如Nor Flash啟動(dòng),EMMC啟動(dòng),SD卡啟動(dòng)等。板卡對(duì)外支持1路USB3.0接口、1路千兆以太網(wǎng)接口、1路DP輸出接口、2路調(diào)試串口(RS232)、2路Can接口,另有4路Q(chēng)SFP28接口,支持100G數(shù)據(jù)傳輸速率。PL端擴(kuò)展1個(gè)標(biāo)準(zhǔn)FMC HPC接口,支持8路GTH接口和LA/HA/HB全定義接口。板卡設(shè)計(jì)滿(mǎn)足工業(yè)級(jí)要求,可用于高速信號(hào)處理、車(chē)載雷達(dá)信號(hào)處理等領(lǐng)域。

二、主要功能和性能
| 板卡功能 | 參數(shù) | 內(nèi)容 |
| PL端 | FMC |
2路 FMC HPC,ASP-134486-01 每路 8路GTH,LA 定義 |
| 光纖 | 4路Q(chēng)SFP28+,可配置100G、40G以太網(wǎng)、Aurora、RapidIO協(xié)議 | |
| DDR4 | 2組 64-bit/4GB,2400MT/s | |
| PCIeGen3 x16 | 支持PCIe3.0協(xié)議; | |
| IO | 8個(gè)3.3V IO | |
| PS端 | DDR | DDR4,64-bit/4GB,2400MT/s; |
| QSPI Flash | QSPI x2NorFlash,每片容量512Mb | |
| EMMC | 32GB | |
| SD Card | 提供16GB SD卡 | |
| CAN | 2路CAN | |
| Display Port | 支持DisplayPort 1.2a協(xié)議標(biāo)準(zhǔn),僅支持對(duì)外輸出 | |
| USB | 1路USB3.0 | |
| 網(wǎng)絡(luò) | 1路千兆以太網(wǎng),RJ45接口 | |
| RS232 | 2路RS232調(diào)試串口 | |
| 板卡尺寸 | 標(biāo)準(zhǔn)PCIe全高 2/3長(zhǎng) | |
| 板卡重量 | (含散熱片) | |
| 板卡供電 | 電壓:+12VDC±10%@5A | |
| 板卡功耗 | 60W | |
| 工作溫度 | Industrial -20℃到+65℃ |
三、軟件支持
● PS端QSPI加載測(cè)試代碼;
● PS端EMMC加載測(cè)試代碼;
● PS端SD卡加載測(cè)試代碼;
● PS端DDR4讀寫(xiě)測(cè)試代碼;
● PS端千兆網(wǎng)口收發(fā)測(cè)試代碼;
● PS端RS232接口讀寫(xiě)測(cè)試代碼;
● PS端CAN接口讀寫(xiě)測(cè)試代碼;
● PS端DisplayPort接口測(cè)試代碼;
● PS端USB3.0接口讀寫(xiě)測(cè)試代碼;
● PL端SPI接口的DataFlash讀寫(xiě)測(cè)試代碼;
● PL端4組 QSFP28+接口ibert模式測(cè)試代碼;
● PL端的DDR讀寫(xiě)測(cè)試代碼
● PL端PCIe Gen3 x16 XDMA接口測(cè)試軟件;
● 其它GPIO信號(hào)連通性測(cè)試代碼;
四、應(yīng)用領(lǐng)域
高速信號(hào)處理, 光纖接入,加速計(jì)算
審核編輯黃宇
-
光纖
+關(guān)注
關(guān)注
20文章
4411瀏覽量
80221 -
PCIe
+關(guān)注
關(guān)注
16文章
1462瀏覽量
88480 -
計(jì)算卡
+關(guān)注
關(guān)注
0文章
16瀏覽量
4439
發(fā)布評(píng)論請(qǐng)先 登錄
高性能FPGA計(jì)算加速卡
高性能FPGA計(jì)算加速卡
高性能FPGA計(jì)算加速卡
高性能FPGA計(jì)算加速卡
加速計(jì)算卡設(shè)計(jì)資料第389篇:基于KU5P的雙路100G光纖網(wǎng)絡(luò)加速計(jì)算卡
加速計(jì)算卡設(shè)計(jì)資料原理圖:基于ZU19EG的4路100G 網(wǎng)絡(luò) DPU的PCIe 加速計(jì)算卡
光纖接入卡設(shè)計(jì)原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計(jì)算卡
加速計(jì)算卡設(shè)計(jì)原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計(jì)算卡
Zynq UltraScale ZU19EG MPSOC
高速信號(hào)處理板卡設(shè)計(jì)原理圖:519-基于ZU19EG的4路100G光纖的PCIe 雷達(dá)信號(hào)處理卡
智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算卡 XCVU3P板卡
基于ZU19EG的4路100G光纖的PCIe 加速計(jì)算卡
高速數(shù)據(jù)計(jì)算卡設(shè)計(jì)原理圖:512-基于ZU19EG的4路100G 8路40G的光纖匯流計(jì)算卡
高速信號(hào)處理設(shè)計(jì)方案:413-基于雙XCVU9P+C6678的100G光纖加速卡
加速計(jì)算卡設(shè)計(jì)資料原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計(jì)算卡
評(píng)論