91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨|集成電路EOS/ESD,如何把控?

廣電計(jì)量 ? 2022-05-25 15:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

50%——在品控界是個(gè)很可怕的數(shù)字,有一對(duì)兄弟難題占到了產(chǎn)線不良率的一半江山。

在電子器件組裝過(guò)程中,EOS(Electrical Over Stress)與 ESD(Electrical Static Discharge)造成的集成電路失效約占現(xiàn)場(chǎng)失效器件總數(shù)的50%,且通常伴隨較高不良率以及潛在可靠性問(wèn)題,是產(chǎn)線一大殺手。

當(dāng)問(wèn)題發(fā)生時(shí),應(yīng)該如何查找真因、尋找解決方案,一直以來(lái)都是困擾現(xiàn)場(chǎng)工程師、品控工程師的難題。廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,通過(guò)多年的行業(yè)積累,總結(jié)出一套相對(duì)完整的針對(duì)EOS/ESD的分析方法,通過(guò)失效分析、模擬驗(yàn)證等手段,可以更好地協(xié)助現(xiàn)場(chǎng)工程師與設(shè)計(jì)工程師提升產(chǎn)線良率及IC的可靠性。

常見(jiàn)問(wèn)題1:產(chǎn)線失效到底是由EOS還是ESD引起?

我們?cè)谧鍪Х治鰰r(shí),最常聽(tīng)到客戶的要求是希望知道rootcause是EOS還是ESD,確認(rèn)失效機(jī)理及真因,是改善良率的第一步,也是非常關(guān)鍵的一步。通常,我們區(qū)分EOS還是ESD會(huì)首先通過(guò)失效分析手法挖掘IC的物理失效現(xiàn)象,然后從現(xiàn)象上去區(qū)分。

常見(jiàn)ESD物理失效表現(xiàn):襯底擊穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(見(jiàn)圖1),常見(jiàn)EOS物理失效表現(xiàn):氧化層、金屬層大面積熔融以及封裝體碳化等現(xiàn)象(見(jiàn)圖2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

圖1:常見(jiàn)ESD物理失效現(xiàn)象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

圖2:常見(jiàn)EOS物理失效現(xiàn)象

常見(jiàn)問(wèn)題2:為什么EOS和ESD會(huì)造成不同的失效現(xiàn)象?

ESD從廣義上屬于EOS的一種,但是現(xiàn)場(chǎng)應(yīng)用中我們通常把ESD單獨(dú)歸類,除此之外的過(guò)電應(yīng)力統(tǒng)歸于EOS。EOS 是指長(zhǎng)時(shí)間(幾微秒到幾秒)持續(xù)的過(guò)壓或大電流造成的局部過(guò)熱導(dǎo)致的失效,其電壓、電流相對(duì)ESD較低,但是持續(xù)時(shí)間長(zhǎng)能量更高,經(jīng)常有同一功能區(qū)塊多處大面積的burnout現(xiàn)象。ESD 單指在靜電放電過(guò)程中瞬間高電壓(通常在幾千或上萬(wàn)伏特)大電流(1~10A)狀態(tài)下引發(fā)的失效現(xiàn)象,主要特征為放電時(shí)間極短(1~100ns),因此一般呈現(xiàn)為輕微的點(diǎn)狀失效。

表1:EOS/ESD信號(hào)特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

圖3:EOS/ESD脈沖波形

綜合以上,由于EOS信號(hào)相對(duì)ESD信號(hào)持續(xù)時(shí)間長(zhǎng),能量更強(qiáng),所以通常會(huì)造成芯片大面積的burnout現(xiàn)象,這是EOS不同于ESD現(xiàn)象的主要特征。

常見(jiàn)問(wèn)題3:什么情況下無(wú)法區(qū)分EOS/ESD?

一種情況是短脈沖EOS(持續(xù)時(shí)間幾個(gè)微秒)與ESD的物理?yè)p傷十分相似,比如只造成很小面積的金屬熔融,這種情況就很難區(qū)分是EOS還是ESD的能量造成。另一種情況是IC先經(jīng)過(guò)了ESD損傷,在后續(xù)功能驗(yàn)證時(shí)大漏電流誘發(fā)了burnout現(xiàn)象,使得IC表面同時(shí)存在EOS和ESD的物理失效特征,尤其常見(jiàn)于PAD旁邊的IO buffer線路上,這種情況下單從物理失效現(xiàn)象是無(wú)法判斷初始失效是否由ESD導(dǎo)致。當(dāng)遇到EOS/ESD無(wú)法區(qū)分的情況,需要通過(guò)模擬實(shí)驗(yàn)進(jìn)一步驗(yàn)證,對(duì)IC或系統(tǒng)使用不同模型進(jìn)行EOS/ESD模擬測(cè)試(見(jiàn)圖4)testto fail,并針對(duì)失效IC進(jìn)行分析。通過(guò)對(duì)比驗(yàn)證批芯片與實(shí)際失效芯片的物理失效現(xiàn)象(失效線路位置及失效發(fā)生的物理深度),不僅可以用來(lái)歸納真因,還可以了解IC或系統(tǒng)在不同條件下的耐受等級(jí),從而進(jìn)一步指導(dǎo)優(yōu)化產(chǎn)線防護(hù)或IC的可靠性設(shè)計(jì)。針對(duì)新投產(chǎn)芯片也可以考慮從多維度進(jìn)行EOS/ESD的驗(yàn)證與分析(見(jiàn)圖5),不斷提升IC的可靠性品質(zhì)。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

圖4:IC常見(jiàn)EOS模擬驗(yàn)證方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

圖5:IC常見(jiàn)EOS/ESD測(cè)試項(xiàng)目

綜上所述,當(dāng)產(chǎn)線發(fā)生EOS/ESD失效時(shí),應(yīng)該從哪些方面進(jìn)行分析及改良?我們通常建議客戶參考以下流程進(jìn)行:

1. 針對(duì)失效IC進(jìn)行電性及物理失效分析,確認(rèn)其物理失效現(xiàn)象(失效點(diǎn)對(duì)應(yīng)的電路位置及失效的物理深度),配合現(xiàn)場(chǎng)失效信息收集,初步推斷EOS/ESD失效模型;

2.針對(duì)EOS/ESD無(wú)法判斷的情況,對(duì)相關(guān)IC或系統(tǒng)進(jìn)行EOS/ESD模擬試驗(yàn),驗(yàn)證其電壓、電流耐受等級(jí),并針對(duì)失效芯片執(zhí)行失效分析,對(duì)比實(shí)際失效狀況,歸納真因及梳理改善方向;

3.探測(cè)現(xiàn)場(chǎng)容易發(fā)生EOS/ESD的位置(例如使用ESD Event Detector或高頻示波器),針對(duì)產(chǎn)線應(yīng)用進(jìn)行改良。

表2:IC常見(jiàn)EOS/ESD失效來(lái)源

生產(chǎn)人員/設(shè)備/環(huán)境的ESD防護(hù)不佳

使用易感應(yīng)靜電的材料

模塊測(cè)試開(kāi)關(guān)引起的瞬態(tài)/毛刺/短時(shí)脈沖波形干擾

熱插拔引發(fā)的瞬間電壓、電流脈沖

電源供應(yīng)器缺少過(guò)電保護(hù)裝置及噪聲濾波裝置

提供超過(guò)組件可操作的工作電源

接地點(diǎn)反跳(接地點(diǎn)不足導(dǎo)致電流快速轉(zhuǎn)換引起高電壓)

過(guò)多過(guò)強(qiáng)的ESD事件引發(fā)EOS

其他設(shè)備的脈沖信號(hào)干擾

不正確的上電順序

廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,配備完善的EOS/ESD/RA等測(cè)試設(shè)備及完整的失效分析手法,擁有經(jīng)驗(yàn)豐富的材料及電性能可靠性專家,可以針對(duì)IC進(jìn)行全方位的失效分析及可靠性驗(yàn)證方案的設(shè)計(jì)與執(zhí)行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2402

    瀏覽量

    179916
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2394

    瀏覽量

    189145
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    132

    瀏覽量

    22167
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EOS設(shè)計(jì)詳解及實(shí)際"栗子"

    核心定義 抗EOS設(shè)計(jì) 指的是在集成電路和電子元器件的設(shè)計(jì)階段,就采用各種措施來(lái)提高其承受 電氣過(guò)應(yīng)力 的能力。 簡(jiǎn)單來(lái)說(shuō),它就是讓芯片和電子元件變得“更皮實(shí)”、“更耐操”,能夠承受意外發(fā)生的電壓
    發(fā)表于 11-17 09:37

    ESDEOS失效模式介紹

    ESD(Electro Static Discharge靜電釋放)與EOS(Electrical Over Stress 過(guò)度電性應(yīng)力)都是與電壓過(guò)應(yīng)力有關(guān)的概念,但它們之間有明顯的差異。
    的頭像 發(fā)表于 10-23 14:13 ?1681次閱讀
    <b class='flag-5'>ESD</b>和<b class='flag-5'>EOS</b>失效模式介紹

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計(jì)套件)是集成電路設(shè)計(jì)流程中的重要工具包,它為設(shè)計(jì)團(tuán)隊(duì)提供了與特定制造工藝節(jié)點(diǎn)相關(guān)的設(shè)計(jì)信息。PDK 是集成電路設(shè)計(jì)和制造之間的橋梁,設(shè)計(jì)團(tuán)隊(duì)依賴 PDK 來(lái)確保設(shè)計(jì)能夠在晶圓廠的工藝流程中正確制造。
    的頭像 發(fā)表于 09-08 09:56 ?2484次閱讀

    硅與其他材料在集成電路中的比較

    硅與其他半導(dǎo)體材料在集成電路應(yīng)用中的比較可從以下維度展開(kāi)分析。
    的頭像 發(fā)表于 06-28 09:09 ?1802次閱讀

    干貨ESD如何選型

    的過(guò)程就是靜電釋放,英文簡(jiǎn) 稱 ESD。當(dāng)你在干燥的天氣脫了大衣又去抓金屬門把手的時(shí)候,我相信你就知道 ESD 是什么了。 一般而言,ESD 可能會(huì)高達(dá)上千伏特,這會(huì)對(duì)比較敏感的半導(dǎo)體和集成電
    發(fā)表于 05-29 15:01

    電機(jī)驅(qū)動(dòng)與控制專用集成電路及應(yīng)用

    芯片上有些同時(shí)還包括檢測(cè)、控制、保護(hù)等功能電路,稱之為智能功率集成電路。有一些更大規(guī)模的功率集成電路整個(gè)控制器和驅(qū)動(dòng)器都集成在一起,用一片
    發(fā)表于 04-24 21:30

    電機(jī)控制專用集成電路PDF版

    本書(shū)共13章。第1章緒論,介紹國(guó)內(nèi)外電機(jī)控制專用集成電路發(fā)展情況,電機(jī)控制和運(yùn)動(dòng)控制、智能功率集成電路概況,典型閉環(huán)控制系統(tǒng)可以集成的部分和要求。第2~7章,分別敘述直流電動(dòng)機(jī)、無(wú)刷直流電動(dòng)機(jī)、步進(jìn)
    發(fā)表于 04-22 17:02

    中國(guó)集成電路大全 接口集成電路

    資料介紹本文系《中國(guó)集成電路大全》的接口集成電路分冊(cè),是國(guó)內(nèi)第一次比較系統(tǒng)地介紹國(guó)產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識(shí)的書(shū)籍。全書(shū)共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏袊?guó)產(chǎn)接口
    發(fā)表于 04-21 16:33

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經(jīng)對(duì)集成電路工藝的可靠性進(jìn)行了簡(jiǎn)單的概述,本文將進(jìn)一步探討集成電路前段工藝可靠性。
    的頭像 發(fā)表于 03-18 16:08 ?1983次閱讀
    <b class='flag-5'>集成電路</b>前段工藝的可靠性研究

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?2742次閱讀
    <b class='flag-5'>集成電路</b>制造中的電鍍工藝介紹

    集成電路制造中的劃片工藝介紹

    本文概述了集成電路制造中的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?3309次閱讀
    <b class='flag-5'>集成電路</b>制造中的劃片工藝介紹

    集成電路和光子集成技術(shù)的發(fā)展歷程

    本文介紹了集成電路和光子集成技術(shù)的發(fā)展歷程,并詳細(xì)介紹了鈮酸鋰光子集成技術(shù)和硅和鈮酸鋰復(fù)合薄膜技術(shù)。
    的頭像 發(fā)表于 03-12 15:21 ?1965次閱讀
    <b class='flag-5'>集成電路</b>和光子<b class='flag-5'>集成</b>技術(shù)的發(fā)展歷程

    集成電路產(chǎn)業(yè)新地標(biāo) 集成電路設(shè)計(jì)園二期推動(dòng)產(chǎn)業(yè)創(chuàng)新能級(jí)提升

    在2025海淀區(qū)經(jīng)濟(jì)社會(huì)高質(zhì)量發(fā)展大會(huì)上,海淀區(qū)對(duì)18個(gè)園區(qū)(樓宇)的優(yōu)質(zhì)產(chǎn)業(yè)空間及更新改造的城市高品質(zhì)空間進(jìn)行重點(diǎn)推介,誠(chéng)邀企業(yè)來(lái)海淀“安家”。2024年8月30日正式揭牌的集成電路設(shè)計(jì)園二期就是
    的頭像 發(fā)表于 03-12 10:18 ?995次閱讀