91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence發(fā)布面向TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3nm 時(shí)代來臨了!Cadence 在 2023 年 TSMC 北美技術(shù)研討會(huì)期間發(fā)布了面向臺(tái)積電 3nm 工藝(N3E)的 112G 超長(zhǎng)距離(112G-ELR)SerDes IP 展示,這是 Cadence 112G-ELR SerDes IP 系列產(chǎn)品的新成員。在后摩爾時(shí)代的趨勢(shì)下,F(xiàn)inFET 晶體管的體積在 TSMC 3nm 工藝下進(jìn)一步縮小,進(jìn)一步采用系統(tǒng)級(jí)封裝設(shè)計(jì)(SiP)。通過結(jié)合工藝技術(shù)的優(yōu)勢(shì)與 Cadence 業(yè)界領(lǐng)先的數(shù)字信號(hào)處理(DSP)SerDes 架構(gòu),全新的 112G-ELR SerDes IP 可以支持 45dB 插入損耗,擁有卓越的功耗、性能、面積(PPA)指標(biāo),是超大規(guī)模 ASICs,人工智能/機(jī)器學(xué)習(xí)AI/ML)加速器,交換矩陣片上系統(tǒng)(SoCs)和 5G 基礎(chǔ)設(shè)施應(yīng)用的理想選擇。

Cadence 112G-ELR SerDes 在 TSMC 3nm 工藝環(huán)境下的眼圖(106.25 Gbps PAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 長(zhǎng)距離(LR)標(biāo)準(zhǔn),在基礎(chǔ)規(guī)格之外提供了額外的性能裕度。上方圖片展示了三個(gè)張大的眼圖,它們?cè)?PAM4 模式下具有良好的對(duì)稱性,將四個(gè)信號(hào)電平分開。3nm 演示展示了 E-10 級(jí)的卓越誤碼率(BER)性能以及 39dB bump 間通道,與 28dB Ball 間插損誤碼率小于 1E-4 的標(biāo)準(zhǔn)規(guī)格相比提供了充足的性能余量。

112G-ELR SerDes IP 同時(shí)支持中距離(MR)和超短距離(VSR)應(yīng)用,實(shí)現(xiàn)不同信道更靈活的功耗節(jié)省。NRZ 和 PAM4 信號(hào)下的數(shù)據(jù)傳輸速率從 1G 到 112G,實(shí)現(xiàn)背板,直連線纜(DAC),芯片間以及芯片到模塊的可靠高速數(shù)據(jù)傳輸。

SerDes IP 采用領(lǐng)先的基于 DSP 的架構(gòu),通過最大可能性序列檢測(cè)(MLSD)和反射抵消技術(shù)實(shí)現(xiàn)損耗及反射信道的系統(tǒng)穩(wěn)定。MLSD 技術(shù)可以優(yōu)化 BER,提供更強(qiáng)大的突發(fā)性錯(cuò)誤處理能力。通過專有的實(shí)現(xiàn)技術(shù),Cadence 能確保 MLSD 的功耗開銷最小。反射消除技術(shù)消除了具有實(shí)際走線和連接器的產(chǎn)品環(huán)境中的雜散、遠(yuǎn)距離反射,從而提供穩(wěn)健的 BER 結(jié)果。

3nm 工藝下的 Cadence 112G-ELR SerDes 解決方案進(jìn)一步強(qiáng)化了我們?cè)诟咝阅芑ヂ?lián) IP 領(lǐng)域的領(lǐng)導(dǎo)力,是大規(guī)模數(shù)據(jù)中心的理想選擇,客戶也可以從 TSMC 的 3nm 工藝中獲得更顯著的功耗和性能優(yōu)化,是目前在 PPA 和晶體管領(lǐng)域最先進(jìn)的技術(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • TSMC
    +關(guān)注

    關(guān)注

    3

    文章

    179

    瀏覽量

    86637
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1011

    瀏覽量

    146907
  • 線纜
    +關(guān)注

    關(guān)注

    5

    文章

    684

    瀏覽量

    30380
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    小米自研3nm旗艦SoC、4G基帶亮相!雷軍回顧11年造芯路

    XRING O1旗艦芯片。除了大芯片之外,還有此前未有曝光的,搭載小米自研4G基帶的玄戒T1手表芯片,以及小米首款豪華高性能SUV小米YU7。下面我們來回顧一下發(fā)布會(huì)上的亮點(diǎn),以及小米自研芯片的更多細(xì)節(jié)。 玄戒O1:第二代3nm
    的頭像 發(fā)表于 05-23 09:07 ?7375次閱讀
    小米自研<b class='flag-5'>3nm</b>旗艦SoC、4<b class='flag-5'>G</b>基帶亮相!雷軍回顧11年造芯路

    華為發(fā)布面向AI時(shí)代全新升級(jí)的星河AI Fabric 2.0解決方案

    建設(shè)實(shí)踐。會(huì)上,華為發(fā)布面向AI時(shí)代全新升級(jí)的星河AI Fabric 2.0解決方案,致力于打造算力滿載、業(yè)務(wù)永續(xù)的數(shù)據(jù)中心網(wǎng)絡(luò),為全球企業(yè)數(shù)智化轉(zhuǎn)型注入新動(dòng)能。
    的頭像 發(fā)表于 03-05 11:23 ?298次閱讀

    臺(tái)積電擬投資170億,在日本建設(shè)3nm芯片工廠

    據(jù)報(bào)道,全球最大的半導(dǎo)體代工制造商臺(tái)積電(TSMC)已最終確定在日本熊本縣量產(chǎn)3nm線寬的尖端半導(dǎo)體芯片的計(jì)劃。預(yù)計(jì)該項(xiàng)目投資額將達(dá)到170億美元。日本政府正致力于提升國(guó)內(nèi)半導(dǎo)體制造能力,并表示支持該計(jì)劃,認(rèn)為其有助于經(jīng)濟(jì)安全。
    的頭像 發(fā)表于 02-06 18:20 ?203次閱讀

    旋極星源基于22nm工藝完成關(guān)鍵IP發(fā)布與驗(yàn)證

    的主流選擇。旋極星源此次基于TSMC 22nm ULL及華力微電子22nm CMOS工藝,同步完成關(guān)鍵IP
    的頭像 發(fā)表于 01-30 16:15 ?278次閱讀
    旋極星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工藝</b>完成關(guān)鍵<b class='flag-5'>IP</b><b class='flag-5'>發(fā)布</b>與驗(yàn)證

    華為發(fā)布面向移動(dòng)網(wǎng)絡(luò)的多智能體系統(tǒng)創(chuàng)新成果

    近日,華為無線MAE產(chǎn)品線總裁趙振龍?jiān)谥黝}發(fā)言《AgenticRAN,多智能體協(xié)同激發(fā)無線網(wǎng)絡(luò)數(shù)智化生產(chǎn)力》中正式向業(yè)界發(fā)布面向移動(dòng)網(wǎng)絡(luò)的多智能體系統(tǒng)(RAN Multi-Agent System
    的頭像 發(fā)表于 10-09 16:44 ?2477次閱讀

    智多晶SerDes 2.0 IP介紹

    為了滿足用戶對(duì)SerDes日益增漲和多樣化的要求。智多晶SerDes IP推出了2.0版本的升級(jí),本次升級(jí)相比1.0版本主要帶來了以下的變化。
    的頭像 發(fā)表于 08-16 15:32 ?1411次閱讀
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介紹

    創(chuàng)飛芯40nm HV工藝OTP IP完成上架

    珠海創(chuàng)飛芯科技有限公司實(shí)現(xiàn)新突破!我司基于40HV(40nm 1.1V / 8V / 32V high voltage process)工藝制程的一次性可編程存儲(chǔ)IP核已在國(guó)內(nèi)兩家頭部晶圓代工廠經(jīng)過
    的頭像 發(fā)表于 08-14 17:20 ?1540次閱讀

    奧比中光發(fā)布面向機(jī)器人領(lǐng)域的全新感知產(chǎn)品矩陣

    8月8日,在北京舉辦的2025世界機(jī)器人大會(huì)上,奧比中光以“靈機(jī)宜動(dòng)”為主題,發(fā)布面向機(jī)器人領(lǐng)域的全新感知產(chǎn)品矩陣。其中,Pulsar ME450是國(guó)內(nèi)首款支持多種掃描模式的dToF 3D激光雷達(dá);Gemini 345Lg是專為戶外機(jī)器人打造的雙目
    的頭像 發(fā)表于 08-12 11:28 ?2149次閱讀

    448G的路徑 | Samtec與Cadence合作的224G測(cè)試平臺(tái)具備可擴(kuò)展性、成本優(yōu)勢(shì)

    多個(gè)224G實(shí)時(shí)產(chǎn)品演示,包括本視頻中呈現(xiàn)的內(nèi)容。Samtec的Ralph Page將帶我們了解這款與Cadence合作展示的224G測(cè)試平臺(tái)的信號(hào)路徑和性能表現(xiàn)。 該平臺(tái)的核心連接器
    的頭像 發(fā)表于 08-06 15:38 ?1362次閱讀
    448<b class='flag-5'>G</b>的路徑 | Samtec與<b class='flag-5'>Cadence</b>合作的224<b class='flag-5'>G</b>測(cè)試平臺(tái)具備可擴(kuò)展性、成本優(yōu)勢(shì)

    智原推出最新SerDes IP持續(xù)布局聯(lián)電22納米IP解決方案

    ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財(cái)現(xiàn)已導(dǎo)入聯(lián)電22納米工藝
    的頭像 發(fā)表于 06-25 15:22 ?703次閱讀

    智原科技推出最新SerDes IP持續(xù)布局聯(lián)電22納米IP解決方案

    ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財(cái)現(xiàn)已導(dǎo)入聯(lián)電22納米工藝
    的頭像 發(fā)表于 06-24 16:41 ?1626次閱讀

    Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案

    需求。Cadence HBM4 解決方案符合 JEDEC 的內(nèi)存規(guī)范 JESD270-4,與前一代 HBM3E IP 產(chǎn)品相比,內(nèi)存帶寬翻了一番。Cadence HBM4 PHY 和控
    的頭像 發(fā)表于 05-26 10:45 ?1511次閱讀

    雷軍:小米自研芯片采用二代3nm工藝 雷軍分享小米芯片之路感慨

    Ultra,小米首款SUV小米yu7 等。 雷軍還透露,小米玄戒O1,采用第二代3nm工藝制程,力爭(zhēng)躋身第一梯隊(duì)旗艦體驗(yàn)。此次小米發(fā)布會(huì)的最大亮點(diǎn)之一肯定是小米自研手機(jī)SoC芯片「玄戒O1」,這標(biāo)志著小米在芯片領(lǐng)域的自主研發(fā)能
    的頭像 發(fā)表于 05-19 16:52 ?1346次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)在半導(dǎo)體行業(yè)邁向3nm及以下節(jié)點(diǎn)的今天,光刻工藝的精度與效率已成為決定芯片性能與成本的核心要素。光刻掩模作為光刻技術(shù)的“底片”,其設(shè)計(jì)質(zhì)量直接決定了晶體管結(jié)構(gòu)的精準(zhǔn)度
    的頭像 發(fā)表于 05-16 09:36 ?5899次閱讀
    跨越摩爾定律,新思科技掩膜方案憑何改寫<b class='flag-5'>3nm</b>以下芯片游戲規(guī)則

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車
    的頭像 發(fā)表于 04-16 10:17 ?1070次閱讀
    <b class='flag-5'>Cadence</b> UCIe <b class='flag-5'>IP</b>在Samsung Foundry的5<b class='flag-5'>nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功