91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA相關(guān)技術(shù)助力高端存儲(chǔ)器接口設(shè)計(jì)

jf_pJlTbmA9 ? 來源:ramtron 社區(qū) ? 作者:ramtron 社區(qū) ? 2023-10-27 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器>存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲(chǔ)器>存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來了必須解決的新挑戰(zhàn)。

關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心對(duì)準(zhǔn)。
基于FPGA、ASIC和ASSP控制器的設(shè)計(jì)所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時(shí)鐘和用于捕捉數(shù)據(jù)的時(shí)鐘間具有固定的相移或延時(shí)。該方法的一個(gè)明顯缺點(diǎn)是延時(shí)是固定的單一值,且在整個(gè)設(shè)計(jì)周期是預(yù)先

設(shè)定好的。但在實(shí)際系統(tǒng)中,由到不同存儲(chǔ)器>存儲(chǔ)器器件的不同布線、FPGA間的變異以及工藝、電壓和溫度等系統(tǒng)條件所引發(fā)的難以預(yù)測(cè)的變化很容易帶來偏差,因此,預(yù)先設(shè)定的相移是不準(zhǔn)確的。

現(xiàn)在,F(xiàn)PGA供應(yīng)商提供的新的硅特性、以及硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)已克服了這些挑戰(zhàn)。此外,工程師還必須遵循一些基本規(guī)則以縮短設(shè)計(jì)周期。

應(yīng)該:

利用最新的FPGA硅特性來構(gòu)建接口。這樣做將減少FPGA邏輯資源使用,優(yōu)化功耗并提高時(shí)序余裕。分辨率75 ps的可調(diào)輸入延時(shí)時(shí)拍等I/O硅特性可支持精準(zhǔn)的時(shí)鐘到數(shù)據(jù)對(duì)中。

采用動(dòng)態(tài)校準(zhǔn)機(jī)制來調(diào)整時(shí)鐘和選通脈沖的關(guān)系并將FPGA時(shí)鐘對(duì)準(zhǔn)讀取數(shù)據(jù)的中心。這種方案可提供運(yùn)行時(shí)調(diào)整以補(bǔ)償設(shè)計(jì)過程中無法考慮到的所有系統(tǒng)變異。

采用領(lǐng)先FPGA供應(yīng)商提供的硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)。用戶在自己的定制設(shè)計(jì)中,可把參考設(shè)計(jì)作為起點(diǎn),從而節(jié)省寶貴的時(shí)間和資源。

根據(jù)PCB和FPGA設(shè)計(jì),驗(yàn)證同時(shí)切換輸出的一致性。采用具有電源管腳均勻分布的新FPGA封裝,通過有效改善信號(hào)返回電流路徑降低SSO噪聲。該技術(shù)可支持更寬的數(shù)據(jù)總線。

運(yùn)行Ibis仿真以確保信號(hào)質(zhì)量。此舉將有助于為不同信號(hào)選擇和調(diào)整終接端子。在分析中,利用實(shí)際PCB布局來運(yùn)行仿真,以綜合串?dāng)_、去耦、終止和線跡配置的影響。

避免:

在讀周期中,采用固定相移延時(shí)使時(shí)鐘或選通脈沖對(duì)中數(shù)據(jù)有效窗。當(dāng)數(shù)據(jù)速率很高時(shí),由于在設(shè)計(jì)期間無法考慮到的工藝、電壓和溫度等系統(tǒng)變異,這么做可能減小設(shè)計(jì)余裕。

跳過功能性和布局-布線后仿真步驟不執(zhí)行。這些步驟所花的時(shí)間往往可在硬件調(diào)試期間得到幾倍的回報(bào)。另外,當(dāng)需要最佳性能時(shí),布局后仿真是接口調(diào)試的良好工具。

任意選取管腳,選擇時(shí)僅憑借經(jīng)驗(yàn)和常識(shí)。一般來說,應(yīng)該把數(shù)據(jù)位集中在一起,并保持在一或兩個(gè)時(shí)鐘區(qū)內(nèi),這樣可以產(chǎn)生好的結(jié)果。另外,還要考慮FPGA裸片內(nèi)的接口映射,它應(yīng)靠近實(shí)現(xiàn)接口的區(qū)域,以減小內(nèi)部布線延時(shí)。 ; 假定驅(qū)動(dòng)器的阻抗為0歐姆??偩€上負(fù)載越大意味著對(duì)信號(hào)完整性約束的要求越嚴(yán)格。就深接口來說,考慮利用幾個(gè)帶寄存器的DIMM來達(dá)到期望的存儲(chǔ)器>存儲(chǔ)器深度(帶寄存器DIMM的地址網(wǎng)絡(luò)的負(fù)載僅為1,而無緩沖器的DIMM的負(fù)載是18)。

PCB布局中,在通過接口的返回路徑上出現(xiàn)中斷和障礙物。中斷將使返回電流的路徑更長,并會(huì)在系統(tǒng)中產(chǎn)生有害噪聲。

來源:ramtron 社區(qū)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22424

    瀏覽量

    636732
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7739

    瀏覽量

    171733
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9532

    瀏覽量

    157107
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PG-1000脈沖發(fā)生在非易失性存儲(chǔ)器(NVM)及MOSFET測(cè)試的應(yīng)用

    一、文檔概述本文聚焦非易失性存儲(chǔ)器(NVM)單元表征與MOSFET晶體管測(cè)試的核心技術(shù),介紹關(guān)鍵存儲(chǔ)類型、測(cè)試痛點(diǎn)及適配測(cè)試儀器,為相關(guān)電子元件研發(fā)與檢測(cè)提供
    發(fā)表于 03-09 14:40

    【案例5.1】存儲(chǔ)器選型的考慮要點(diǎn)

    【案例5.1】存儲(chǔ)器選型的考慮要點(diǎn)某設(shè)計(jì),用戶接口數(shù)據(jù)傳輸速率為10Gbps,每8個(gè)字節(jié)的數(shù)據(jù)對(duì)應(yīng)一次查表需求,數(shù)據(jù)表存儲(chǔ)在由DDR4SDRAM組成的存儲(chǔ)器中。工程師需綜合考慮各方面要
    的頭像 發(fā)表于 03-04 17:20 ?247次閱讀
    【案例5.1】<b class='flag-5'>存儲(chǔ)器</b>選型的考慮要點(diǎn)

    Altera FPGA的Avalon MM總線接口規(guī)范介紹

    設(shè)計(jì)。Avalon接口常用于高速數(shù)據(jù)流傳輸、讀寫寄存存儲(chǔ)器、控制片外器件等。此外,也可以使用Avalone接口自定義組件,以增強(qiáng)設(shè)計(jì)的互操作性。
    的頭像 發(fā)表于 01-29 16:43 ?6853次閱讀
    Altera <b class='flag-5'>FPGA</b>的Avalon MM總線<b class='flag-5'>接口</b>規(guī)范介紹

    FIFO存儲(chǔ)器的種類、IP配置及應(yīng)用

    FIRST IN FIRST OUT (先入先出)。顧名思義,F(xiàn)IFO是一個(gè)數(shù)據(jù)具有先進(jìn)先出的存儲(chǔ)器。
    的頭像 發(fā)表于 01-13 15:15 ?404次閱讀
    FIFO<b class='flag-5'>存儲(chǔ)器</b>的種類、IP配置及應(yīng)用

    瑞薩RA系列FSP庫開發(fā)實(shí)戰(zhàn)指南之常用存儲(chǔ)器介紹

    存儲(chǔ)器是計(jì)算機(jī)結(jié)構(gòu)的重要組成部分。存儲(chǔ)器是用來存儲(chǔ)程序代碼和數(shù)據(jù)的部件,有了存儲(chǔ)器計(jì)算機(jī)才具有記憶功能?;镜?b class='flag-5'>存儲(chǔ)器種類見圖21_1。
    的頭像 發(fā)表于 01-12 06:21 ?7225次閱讀
    瑞薩RA系列FSP庫開發(fā)實(shí)戰(zhàn)指南之常用<b class='flag-5'>存儲(chǔ)器</b>介紹

    高性能SPI接口的NOR FLASH存儲(chǔ)器ZB25D80B

    英尚代理的恒爍半導(dǎo)體NOR FLASH存儲(chǔ)器,具備通用SPI接口,覆蓋廣泛的工作電壓與容量選項(xiàng),為各類嵌入式系統(tǒng)提供可靠的非易失性存儲(chǔ)支持。該系列包括適用于1.8V低電壓環(huán)境的ZB25LD
    的頭像 發(fā)表于 01-05 16:11 ?309次閱讀

    雙口SRAM靜態(tài)隨機(jī)存儲(chǔ)器存儲(chǔ)原理

    在各類存儲(chǔ)設(shè)備中,SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)因其高速、低功耗和高可靠性,被廣泛應(yīng)用于高性能計(jì)算、通信和嵌入式系統(tǒng)中。其中,雙口SRAM靜態(tài)隨機(jī)存儲(chǔ)器憑借其獨(dú)特的雙端口設(shè)計(jì),在高帶寬和多任務(wù)場(chǎng)景中表現(xiàn)尤為出色,成為提升系統(tǒng)效率的重
    的頭像 發(fā)表于 11-25 14:28 ?587次閱讀

    芯源的片上存儲(chǔ)器介紹

    片上FLASH 閃存由兩部分物理區(qū)域組成:主FLASH 存儲(chǔ)器和啟動(dòng)程序存儲(chǔ)器。 ●● 主 FLASH 存儲(chǔ)器,共 64KB,地址空間為 0x0000 0000 - 0x0000 FFFF。該區(qū)
    發(fā)表于 11-12 07:34

    Everspin存儲(chǔ)器8位并行總線MRAM概述

    在需要高速數(shù)據(jù)寫入與極致可靠性的工業(yè)與數(shù)據(jù)中心應(yīng)用中,Everspin推出的8位位并行接口MRAM樹立了性能與耐用性的新標(biāo)桿。這款Everspin存儲(chǔ)器MRAM與SRAM引腳兼容的存儲(chǔ)器,以高達(dá)35
    的頭像 發(fā)表于 10-24 16:36 ?688次閱讀

    QSPI PSRAM偽靜態(tài)隨機(jī)存儲(chǔ)器選型攻略

    QSPI PSRAM是一種集成了QSPI接口與PSRAM存儲(chǔ)功能的高效芯片。QSPI(四線串行外設(shè)接口)是一種高速串行通信接口,用于連接外部設(shè)備;而PSRAM(偽靜態(tài)隨機(jī)
    的頭像 發(fā)表于 10-23 15:40 ?561次閱讀

    spi psram偽靜態(tài)存儲(chǔ)器的特點(diǎn)是什么

    PSRAM之所以被稱為"偽靜態(tài)"存儲(chǔ)器,主要是因?yàn)槠洳捎妙怱RAM的接口協(xié)議:只需要提供地址和讀寫命令就可以實(shí)現(xiàn)數(shù)據(jù)存取,無需像傳統(tǒng)DRAM一樣需要內(nèi)存控制定期刷新數(shù)據(jù)單元。
    的頭像 發(fā)表于 10-23 14:29 ?428次閱讀

    Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊(cè)

    關(guān)于 AMD/Xilinx 7系列FPGA存儲(chǔ)器接口解決方案(UG586) 的用戶指南,其主要內(nèi)容和技術(shù)要點(diǎn)可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是7系列
    發(fā)表于 07-28 16:17 ?3次下載

    簡單認(rèn)識(shí)高帶寬存儲(chǔ)器

    HBM(High Bandwidth Memory)即高帶寬存儲(chǔ)器,是一種基于 3D 堆疊技術(shù)的高性能 DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)。其核心設(shè)計(jì)是通過硅通孔(TSV)和微凸塊(Microbump
    的頭像 發(fā)表于 07-18 14:30 ?4521次閱讀

    半導(dǎo)體存儲(chǔ)器測(cè)試圖形技術(shù)解析

    在半導(dǎo)體存儲(chǔ)器測(cè)試中,測(cè)試圖形(Test Pattern)是檢測(cè)故障、驗(yàn)證可靠性的核心工具。根據(jù)測(cè)試序列長度與存儲(chǔ)單元數(shù)N的關(guān)系,測(cè)試圖形可分為N型、N2型和N3/?型三大類。
    的頭像 發(fā)表于 05-07 09:33 ?1629次閱讀
    半導(dǎo)體<b class='flag-5'>存儲(chǔ)器</b>測(cè)試圖形<b class='flag-5'>技術(shù)</b>解析

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲(chǔ)器,并支持 DDR5 和 LPDDR5
    的頭像 發(fā)表于 04-10 11:00 ?1458次閱讀