91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD Zen4還在積極布局中,AMD Zen5開始行動(dòng)!

硬件世界 ? 來源:硬件世界 ? 2023-07-24 11:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AMD Zen4還在積極布局中,AMD Zen5也不遠(yuǎn)了。

快科技7月7日消息,AMD在最新提交的Linux補(bǔ)丁中,已經(jīng)加入了對(duì)Zen5的初步支持,加入了新的PCI設(shè)備ID,對(duì)應(yīng)Family 26(1Ah) Model 00-31(00h-1Fh)、67-79(40h-4Fh)。

具體支持包括k10tmp熱敏傳感器、EDAC AMD64驅(qū)動(dòng)內(nèi)存校驗(yàn)糾錯(cuò)等等。

補(bǔ)丁文件顯示,Zen5霄龍將具備12個(gè)DDR5內(nèi)存通道,這和此前曝料一致,和現(xiàn)有Zen4 Genoa、Bergamo系列是一樣的。

不知道下一代霄龍是否會(huì)更換接口,但考慮到要支持MR-DIMM、MCR-DIMM等內(nèi)存規(guī)格,不排除會(huì)有變。

按照AMD給出的官方路線圖,消費(fèi)級(jí)的銳龍8000系列、數(shù)據(jù)中心級(jí)的下一代霄龍,都將在2024年推出。

其中,霄龍家族代號(hào)Turin,升級(jí)為4nm、3nm工藝,包含Zen5、Zen5 3D V-Cache、Zen5c等多個(gè)不同版本,和現(xiàn)有產(chǎn)品線一一對(duì)應(yīng)。

曝料稱,Zen5霄龍標(biāo)準(zhǔn)版將有16個(gè)CCD、128核心、512MB三級(jí)緩存,3D緩存版集成最多1GB,加上原生512MB,三級(jí)緩存就多達(dá)1.5GB,Zen5c版本則是12個(gè)CCD、192核心、384MB三級(jí)緩存。

銳龍8000還是最多16核心32線程,二三級(jí)緩存不變,一級(jí)緩存從64KB增加到80KB,IPC提升最多19%,加速頻率預(yù)計(jì)可達(dá)5.8-6.0GHz,熱設(shè)計(jì)功耗最高還是170W。

另外,AMD日前低調(diào)推出了銳龍5 5600X3D,這是第二款采用Zen3架構(gòu)的3D緩存型號(hào),而且更加主流,非常適合老平臺(tái)升級(jí),只可惜目前僅限美國(guó)Micro Center電商獨(dú)家發(fā)售。

它的的基礎(chǔ)規(guī)格和銳龍5 5600X一致,都是6核心12線程、3MB二級(jí)緩存、32MB三級(jí)緩存,疊加64MB 3D緩存后總?cè)萘?9MB,只比銳龍7 5800X3D少了1MB二級(jí)緩存。

頻率設(shè)定在3.3-4.4GHz,分別降低了400MHz、200MHz,但是熱設(shè)計(jì)功耗反而從65W增加到了105W。

價(jià)格方面僅為229美元。

Tom's Hardware已經(jīng)拿到了一顆銳龍5 5600X3D,并進(jìn)行了詳細(xì)評(píng)測(cè),這里只看結(jié)論。

總體而言,銳龍5 5600X3D相比于銳龍7 5800X3D只損失了大約5%的游戲性能,但價(jià)格卻便宜了足足20%,性價(jià)比極高,同時(shí)也超越了Zen3、Zen4架構(gòu)的所有標(biāo)準(zhǔn)版銳龍。

對(duì)標(biāo)競(jìng)品的話,它要領(lǐng)先i5-13400 20%左右,優(yōu)勢(shì)極為明顯,同時(shí)也已經(jīng)非常逼近i5-13600K。

b78c7016-1ce2-11ee-962d-dac502259ad0.png

b7ba81fe-1ce2-11ee-962d-dac502259ad0.png

當(dāng)然,3D緩存導(dǎo)致銳龍5 5600X3D的頻率降低不少,常規(guī)性能就不行了,i5-13400的單核、多核性能要比它分別快26%、35%之多。

b7d0e1e2-1ce2-11ee-962d-dac502259ad0.png

b7f0a798-1ce2-11ee-962d-dac502259ad0.png

功耗方面,銳龍5 5600X3D雖然標(biāo)稱TDP 105W,但實(shí)際功耗最多也就87W,能效還是不錯(cuò)的。

b8012c8a-1ce2-11ee-962d-dac502259ad0.png

b82b3548-1ce2-11ee-962d-dac502259ad0.png

b854559a-1ce2-11ee-962d-dac502259ad0.png

b8918988-1ce2-11ee-962d-dac502259ad0.png

再說Intel,下一代處理器將分為三大序列,其中全新的Meteor Lake命名為一代酷睿Ultra,覆蓋中低端筆記本;升級(jí)版的Raptor Lake-HX/S系列命名為14代酷睿,覆蓋高端游戲本、桌面;升級(jí)版的Raptor Lake-U系列命名為一代酷睿,覆蓋低功耗輕薄本。

曝料大神MLID現(xiàn)在公布了酷睿Ultra家族的完整產(chǎn)品線,包括7-45W五種不同等級(jí)功耗,還有14代酷睿HX,功耗級(jí)別還是55W。

具體來首:7W U系列超低功耗有5-9個(gè)核心,最少1P+4E、最多1P+8E,13代沒有這個(gè)系列;

9W U系列超低功耗有6-10個(gè)核心,最少2P+4E、最多2P+8E,13代也沒有這個(gè)系列;

15W U系列低功耗有6-12個(gè)核心,最少2P+4E、最多4P+8E,對(duì)比13代去掉了1P+4E 5核心;

28W P系列低功耗有10-14個(gè)核心,最少2P+8E、最多4P+8E,對(duì)比13代增加了2P+8E 10核心;

45W H系列高性能有12-14個(gè)核心,最少4P+8E、最多4P+8E,對(duì)比13代砍掉了4P+4E 8核心、6P+4E 10核心;

55W HX系列還是13代扛著,14-24個(gè)核心,最少6P+8E、最多8P+16E,不再提供意義不大的6P+4E 10核心。

b8d3719a-1ce2-11ee-962d-dac502259ad0.jpg

核顯方面,酷睿Ultra將升級(jí)為全新的Xe LPG架構(gòu),也就是Arc A系列獨(dú)立顯卡所用Xe HPG架構(gòu)的低功耗版本,完整支持DX12 Ultimate,針對(duì)功耗、面積做了優(yōu)化,核心數(shù)量也比現(xiàn)在增加1/3。

酷睿Ultra的核顯依然分為不同檔次,最多8個(gè)Xe核心,或者說128個(gè)EU單元,同時(shí)還有7核心、4核心、3核心的不同版本。

其中,7/15W 3-4個(gè)核心,15W 3-8個(gè)核心,28W 4-8個(gè)核心,45W 8個(gè)核心。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2576

    文章

    55028

    瀏覽量

    791240
  • Linux系統(tǒng)
    +關(guān)注

    關(guān)注

    4

    文章

    614

    瀏覽量

    29904
  • MCR
    MCR
    +關(guān)注

    關(guān)注

    0

    文章

    19

    瀏覽量

    11411
  • CCD技術(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    6214
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    473

    瀏覽量

    25735

原文標(biāo)題:AMD Zen5開始行動(dòng)!沖上192核心、銳龍8000明年見

文章出處:【微信號(hào):hdworld16,微信公眾號(hào):硬件世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    歷史首次!AMD服務(wù)器CPU市占率達(dá)50%

    EPYC處理器的演進(jìn),它們都致力于為客戶提供性能更高、能耗更省的CPU。2017年AMD推出基于Zen架構(gòu)的E
    的頭像 發(fā)表于 08-11 03:20 ?1.1w次閱讀
    歷史首次!<b class='flag-5'>AMD</b>服務(wù)器CPU市占率達(dá)50%

    40年首次,AMD Zen 6架構(gòu)將采用Intel FRED技術(shù)

    行業(yè)芯事行業(yè)資訊
    電子發(fā)燒友網(wǎng)官方
    發(fā)布于 :2026年02月03日 11:51:05

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    在本博客,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對(duì)接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)?/div>
    的頭像 發(fā)表于 01-13 14:04 ?3390次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)<b class='flag-5'>AMD</b> UltraScale+ FPGA與<b class='flag-5'>AMD</b> Versal自適應(yīng)SoC的對(duì)接

    AMD 推出銳龍 AI 嵌入式處理器產(chǎn)品組合,為汽車、工業(yè)和物理 AI 領(lǐng)域提供 AI 驅(qū)動(dòng)的沉浸式體驗(yàn)

    新聞亮點(diǎn) ·?全新 AMD 銳龍 AI 嵌入式 P100 和 X100 系列處理器融入了高性能“Zen 5”CPU 核心、AMD RDNA 3.5 GPU 和
    的頭像 發(fā)表于 01-07 14:30 ?494次閱讀
    <b class='flag-5'>AMD</b> 推出銳龍 AI 嵌入式處理器產(chǎn)品組合,為汽車、工業(yè)和物理 AI 領(lǐng)域提供 AI 驅(qū)動(dòng)的沉浸式體驗(yàn)

    如何在AMD Vitis Unified 2024.2連接到QEMU

    在本篇文章我們將學(xué)習(xí)如何在 AMD Vitis Unified 2024.2 連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設(shè)置和使用 QEMU + 協(xié)同仿真,請(qǐng)參閱開發(fā)者分享|在 AMD Versal 自適應(yīng) S
    的頭像 發(fā)表于 08-06 17:24 ?1790次閱讀
    如何在<b class='flag-5'>AMD</b> Vitis Unified 2024.2<b class='flag-5'>中</b>連接到QEMU

    江波龍企業(yè)級(jí)DDR5 RDIMM率先完成AMD Threadripper PRO 9000WX系列兼容性認(rèn)證

    2025年7月23日,AMD(超威半導(dǎo)體)正式發(fā)布了基于全新Zen5架構(gòu)的銳龍線程撕裂者Threadripper9000系列處理器,包括面向?qū)I(yè)工作站的撕裂者
    的頭像 發(fā)表于 07-23 21:04 ?1107次閱讀
    江波龍企業(yè)級(jí)DDR<b class='flag-5'>5</b> RDIMM率先完成<b class='flag-5'>AMD</b> Threadripper PRO 9000WX系列兼容性認(rèn)證

    AMD Power Design Manager 2025.1現(xiàn)已推出

    AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對(duì)第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產(chǎn)的 AMD Sparta
    的頭像 發(fā)表于 07-09 14:33 ?1182次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的 Vitis
    的頭像 發(fā)表于 06-20 10:06 ?2327次閱讀
    使用<b class='flag-5'>AMD</b> Vitis Unified IDE創(chuàng)建HLS組件

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe
    的頭像 發(fā)表于 06-19 09:44 ?1829次閱讀
    基于<b class='flag-5'>AMD</b> Versal器件實(shí)現(xiàn)PCIe<b class='flag-5'>5</b> DMA功能

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    、SU25P 和 SU35P,已開放訂購(gòu),并在 AMD Vivado 設(shè)計(jì)套件 2025.1 中提供量產(chǎn)器件支持。 AMD 成本優(yōu)化型產(chǎn)品組合的這一新品專為需要高 I/O、低功耗和先進(jìn)安全功能的成本敏感型
    的頭像 發(fā)表于 06-18 10:32 ?2316次閱讀
    <b class='flag-5'>AMD</b> Spartan UltraScale+ FPGA <b class='flag-5'>開始</b>量產(chǎn)出貨

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個(gè) HLS IP,通過 AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡(jiǎn)單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲(chǔ)器。接著會(huì)在 AMD Vivado Design Suite 設(shè)計(jì)中使用此
    的頭像 發(fā)表于 06-13 09:50 ?1865次閱讀
    如何使用<b class='flag-5'>AMD</b> Vitis HLS創(chuàng)建HLS IP

    這個(gè)女人憑什么橫掃整個(gè)半導(dǎo)體,蘇媽,AMD ZEN架構(gòu)CPU

    半導(dǎo)體
    芯廣場(chǎng)
    發(fā)布于 :2025年05月19日 16:42:39

    服務(wù)器級(jí)芯片進(jìn)軍嵌入式市場(chǎng),AMD這顆處理器駕馭AI洪流

    市場(chǎng)進(jìn)行了優(yōu)化,在計(jì)算能力與專門設(shè)計(jì)的嵌入式特性之間實(shí)現(xiàn)平衡,增強(qiáng)產(chǎn)品壽命、系統(tǒng)彈性和嵌入式應(yīng)用開發(fā)的便利性。 ? ? 該處理器采用成熟的Zen 5架構(gòu),提供領(lǐng)先的性能和能效,使網(wǎng)絡(luò)、存儲(chǔ)和工業(yè)邊緣系統(tǒng)能夠更快速、更高效地處理更多數(shù)據(jù)。 ? 人工智能工作負(fù)載驅(qū)動(dòng),嵌入式計(jì)
    的頭像 發(fā)表于 03-28 09:18 ?4061次閱讀
    服務(wù)器級(jí)芯片進(jìn)軍嵌入式市場(chǎng),<b class='flag-5'>AMD</b>這顆處理器駕馭AI洪流

    AMD EPYC嵌入式9005系列處理器的功能特性

    AMD EPYC(霄龍)嵌入式 9005 系列處理器為嵌入式應(yīng)用帶來服務(wù)器級(jí)性能。它們基于“Zen 5”架構(gòu),可提供卓越的核心密度、能效和計(jì)算吞吐量,為網(wǎng)絡(luò)、安全、存儲(chǔ)和工業(yè)解決方案提供更高水平的性能。
    的頭像 發(fā)表于 03-27 11:30 ?1655次閱讀
    <b class='flag-5'>AMD</b> EPYC嵌入式9005系列處理器的功能特性

    專訪AMD王啟尚 從RDNA 4到FSR 4,AMD GPU技術(shù)創(chuàng)新引領(lǐng)行業(yè)新發(fā)展

    在近日于珠海舉辦的AMD新一代Radeon RX 9070系列顯卡發(fā)布會(huì)后,AMD GPU技術(shù)與工程研發(fā)副總裁王啟尚接受了我們的專訪。在本次交談,他詳細(xì)分享了RDNA 4架構(gòu)的設(shè)計(jì)理
    的頭像 發(fā)表于 03-06 11:19 ?881次閱讀
    專訪<b class='flag-5'>AMD</b>王啟尚 從RDNA <b class='flag-5'>4</b>到FSR <b class='flag-5'>4</b>,<b class='flag-5'>AMD</b> GPU技術(shù)創(chuàng)新引領(lǐng)行業(yè)新發(fā)展