91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【華秋干貨鋪】PCB布線(xiàn)技巧升級(jí):高速信號(hào)篇

華秋電子 ? 2023-08-03 17:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如下表所示,接口信號(hào)能工作在8Gbps及以上速率,由于速率很高,PCB布線(xiàn)設(shè)計(jì)要求會(huì)更嚴(yán)格,在前幾篇關(guān)于PCB布線(xiàn)內(nèi)容的基礎(chǔ)上,還需要根據(jù)本篇內(nèi)容的要求來(lái)進(jìn)行PCB布線(xiàn)設(shè)計(jì)。

1ffef197d55f434cac5df3e54f4f04d0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=zKeH0cLIRMmSmYZHdJrTNjt%2FjAU%3D

高速信號(hào)布線(xiàn)時(shí)盡量少打孔換層,換層優(yōu)先選擇兩邊是GND的層面處理。盡量收發(fā)信號(hào)布線(xiàn)在不同層,如果空間有限,需收發(fā)信號(hào)走線(xiàn)同層時(shí),應(yīng)加大收發(fā)信號(hào)之間的布線(xiàn)距離。

針對(duì)以上高速信號(hào)還有如下方面的要求:

01

BGA焊盤(pán)區(qū)域挖參考層

如果接口的工作速率≥8Gbps,建議在BGA區(qū)域,挖掉這些信號(hào)正下方的L2層參考層,以減小焊盤(pán)的電容效應(yīng),挖空尺寸R=10mil。

如果接口的工作速率<8Gbps,例如DP接口只工作在5.4Gbps,那么不用挖BGA區(qū)域的參考層,如下圖所示。

61ec5b45c3aa4d87883655d93df05515~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=ij9uheHflm6OmiUzP7QjKJYKYF0%3D

02

避免玻纖編織效應(yīng)

PCB基板是由玻璃纖維和環(huán)氧樹(shù)脂填充壓合而成。玻璃纖維的介電常數(shù)大約是6,樹(shù)脂的介電常數(shù)一般不到3。在路徑長(zhǎng)度和信號(hào)速度方面發(fā)生的問(wèn)題,主要是由于樹(shù)脂中的玻璃纖維增強(qiáng)編織方式引起的。

較為普通的玻璃纖維編織中的玻璃纖維束是緊密絞合在一起的,因此束與束之間留出的大量空隙需要用樹(shù)脂填充,PCB中的平均導(dǎo)線(xiàn)寬度要小于玻璃纖維的間隔,因此一個(gè)差分對(duì)中的一條線(xiàn)可能有更多的部分在玻璃纖維上、更少的部分在樹(shù)脂上,另一條線(xiàn)則相反(樹(shù)脂上的部分比玻璃纖維上的多)。這樣會(huì)導(dǎo)致D+和D-走線(xiàn)的特性阻抗不同,兩條走線(xiàn)的時(shí)延也會(huì)不同,導(dǎo)致差分對(duì)內(nèi)的時(shí)延差進(jìn)而影響眼圖的質(zhì)量。

8440db725fd244a89edbf60cd58bbd05~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=2PyQBV8LQSmjipj9HUOAPNQfRbM%3D

當(dāng)接口的信號(hào)速率達(dá)到8Gbps,且走線(xiàn)長(zhǎng)度超過(guò)1.5inch,需謹(jǐn)慎處理好玻纖編織效應(yīng)。建議采用以下方式之一來(lái)避免玻纖編織效應(yīng)帶來(lái)的影響。

方式一:改變走線(xiàn)角度,如按10°~ 35°,或PCB生產(chǎn)加工時(shí),將板材旋轉(zhuǎn)10°以保證所有走線(xiàn)都不與玻纖平行,如下圖所示。

a340116b5b9f4945b671a1b90207aa05~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=W79Jd4DwWHm2orN1oiLOgwpbjig%3D

方式二:使用下圖走線(xiàn),則W至少要大于3倍的玻纖編織間距,推薦值W=60mil,θ=10°,L=340mil。

ef50d04067a24e5ea515b76f44201d6d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=ObxpDneSVFkbxANelywxGr9E1Ns%3D

03

差分過(guò)孔建議

1、高速信號(hào)盡量少打孔換層,換層時(shí)需在信號(hào)孔旁邊添加GND過(guò)孔。地過(guò)孔數(shù)量對(duì)差分信號(hào)的信號(hào)完整性影響是不同的。無(wú)地過(guò)孔、單地過(guò)孔以及雙地過(guò)孔可依次提高差分信號(hào)的信號(hào)完整性。

2、選擇合理的過(guò)孔尺寸。對(duì)于多層一般密度的PCB設(shè)計(jì)來(lái)說(shuō),選用0.25mm/0.51mm/0.91mm(鉆孔/焊盤(pán)/POWER隔離區(qū))的過(guò)孔較好;對(duì)于一些高密度的PCB也可以使用0.20mm/0.46mm/0.86mm 的過(guò)孔,也可以嘗試盲埋孔設(shè)計(jì)。

3、過(guò)孔中心距的變化,對(duì)差分信號(hào)的信號(hào)完整性影響是不同的。對(duì)于差分信號(hào),過(guò)孔中心距過(guò)大或過(guò)小,均會(huì)對(duì)信號(hào)完整性產(chǎn)生不利影響。

4、如果接口的工作速率≥8Gbps,那么這些接口差分對(duì)的過(guò)孔尺寸建議根據(jù)實(shí)際疊層進(jìn)行仿真優(yōu)化。

ac38f939672e46ff9f439817b088f96d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=uyIuBdRJA%2FNZtXTz0OKENhwnVkI%3D

以下給出基于EVB一階HDI疊層的過(guò)孔參考尺寸:

R_Drill=0.1mm (鉆孔半徑)

R_Pad=0.2mm (過(guò)孔焊盤(pán)半徑)

D1:差分過(guò)孔中心間距

D2:表層到底層的反焊盤(pán)尺寸

D3:信號(hào)過(guò)孔與回流地過(guò)孔的中心間距

4508f0c807434ca38410e76247351a0e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=CC0U%2BO%2BlV2nGNmB8j7bkRJpX6ZM%3D

04

耦合電容優(yōu)化建議

1、耦合電容的放置,按照設(shè)計(jì)指南要求放置。如果沒(méi)有設(shè)計(jì)指南時(shí),若信號(hào)是IC到IC,耦合電容靠近接收端放置;若信號(hào)是IC到連接器,耦合電容請(qǐng)靠近連接器放置。

2、盡可能選擇小的封裝尺寸,減小阻抗不連續(xù)。

3、如果接口的信號(hào)工作速率≥8Gbps,那么這些接口的差分隔直電容建議按如下方式進(jìn)行優(yōu)化:

1)根據(jù)接口選擇挖空一層或者兩層地平面,如果挖空電容焊盤(pán)正下方L2地參考層,需要隔層參考,即L3層要為地參考層;

2)如果挖空L2和L3地參考層,那么L4層要為地參考層。挖空尺寸需根據(jù)實(shí)際疊層通過(guò)仿真確定;以下給出基于EVB一階HDI疊層的參考尺寸。

【注】D1:差分耦合電容之間的中心距;L:挖空長(zhǎng)度;H:挖空寬度。

f9a8d2d80c2745caa7f3ce76844d83d0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=T18DFqUIrrrdjp3z6GrNMKfN8Zg%3D

4、在耦合電容四周打4個(gè)地通孔以將L2~L4層的地參考層連接起來(lái),如下圖所示。

a9b0214a80bd4ec18ebaa3da78038ade~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=1%2Ft0W0OZyJrnfvGG6o2JCAee9oY%3D

05

ESD優(yōu)化建議

1、ESD保護(hù)器件的寄生電容必須足夠低,以允許高速信號(hào)傳輸而不會(huì)降級(jí)。

2、ESD需放置在被保護(hù)的IC之前,但盡量與連接器/觸點(diǎn)PCB側(cè)盡量靠近;放置在與信號(hào)線(xiàn)串聯(lián)任何電阻之前;放置在包含保險(xiǎn)絲在內(nèi)的過(guò)濾或調(diào)節(jié)器件之前。

3、如果接口的信號(hào)工作速率≥8Gbps,那么這些接口的差分對(duì)ESD器件建議按以下方式優(yōu)化。挖空ESD焊盤(pán)正下方L2和L3地參考層,L4層作為隔層參考層,需要為地平面。挖空尺寸需結(jié)合 ESD型號(hào)并根據(jù)實(shí)際疊層通過(guò)仿真確定。

以下給出基于基于EVB一階HDI疊層的所用ESD型號(hào)為ESD73034D的參考尺寸:

24cf1717b1db432299021f4b2f8ab8cd~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=vmDke%2FYWLuX0q8UlXau2SSxV%2FKA%3D

4、同時(shí)在每個(gè)ESD四周打4個(gè)地通孔,以將L2~L4層的地參考層連接起來(lái),如下圖所示。

98c7f512432b4f1a81c34af0ae37c937~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=m%2FR6SfSU9Fd9PVGfssdTEQS2CpM%3D

06

連接器優(yōu)化建議

1、在連接器內(nèi)走線(xiàn)要中心出線(xiàn)。如果高速信號(hào)在連接器有一端信號(hào)沒(méi)有與GND相鄰PIN時(shí),設(shè)計(jì)時(shí)應(yīng)在其旁邊加GND孔。

2、如果接口的信號(hào)工作速率≥8Gbps,那么這些接口的連接器要能符合相應(yīng)的標(biāo)準(zhǔn)要求(如HDMI2.1/DP1.4/PCI-E3.0協(xié)議標(biāo)準(zhǔn))。推薦使用這些廠商的連接器:Molex、Amphenol、HRS等等。

3、根據(jù)接口選擇挖空一層或者兩層地平面,如果挖空連接器焊盤(pán)正下方的L2地參考層,需隔層參考,即L3層要作為地參考層;如果挖空L2和L3的地參考層,那么L4層需要為地平面,作為隔層參考層。挖空尺寸需結(jié)合連接器型號(hào)并根據(jù)實(shí)際疊層通過(guò)仿真確定。

4、建議在連接器的每個(gè)地焊盤(pán)各打2個(gè)地通孔,且地孔要盡可能靠近焊盤(pán)。

以下給出基于EVB一階HDI疊層的挖空參考尺寸:

673461f3d6094797956938378c0e2812~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=l5WlgEkZQgMGGP%2FAOvAwSN09cpQ%3D

連接器推薦布線(xiàn)方式:

b7af79db53034dd8b5bdbc011506e001~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=%2FB1VsE0jCHVnYksuD8B3GMyHEpo%3D

93cbdc70d2434ec0916c42514e80dabf~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=MMdE964epD2P%2BvjG5Qyv5yV0KiA%3D

設(shè)計(jì)完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測(cè)PCB布線(xiàn)布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點(diǎn)擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對(duì)設(shè)計(jì)的PCB板進(jìn)行可制造性分析。

華秋DFM軟件是國(guó)內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬(wàn)+元件庫(kù),可輕松高效完成裝配分析。其PCB裸板的分析功能,開(kāi)發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開(kāi)發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則

基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問(wèn)題,且能夠滿(mǎn)足工程師需要的多種場(chǎng)景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

7aa23d4e41f34e9883e9b22463164376~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=88UD8gOL99Qp6PW8mVs63do4duk%3D

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開(kāi)):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23877

    瀏覽量

    424229
  • PCB布線(xiàn)
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43539
  • 高速信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    267

    瀏覽量

    18505
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB工程師必看:用仿真三步法,讓銅從“隱患”變“保障”

    23年P(guān)CBA一站式行業(yè)經(jīng)驗(yàn)PCBA加工廠家今天為大家講講在高速PCB設(shè)計(jì)中,如何通過(guò)仿真工具驗(yàn)證銅對(duì)信號(hào)完整性的影響。在高速
    的頭像 發(fā)表于 02-28 09:47 ?83次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>工程師必看:用仿真三步法,讓<b class='flag-5'>鋪</b>銅從“隱患”變“保障”

    高頻PCB布線(xiàn)“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線(xiàn)設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線(xiàn)技巧。高頻PCB布線(xiàn)
    的頭像 發(fā)表于 11-21 09:23 ?600次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線(xiàn)</b>“避坑指南”:4大核心技巧讓<b class='flag-5'>信號(hào)</b>完整性提升90%

    【「高速數(shù)字設(shè)計(jì)(基礎(chǔ))」閱讀體驗(yàn)】 + 書(shū)籍評(píng)測(cè)第一

    的內(nèi)容:包括但不限于信號(hào)完整性理論、高速數(shù)字信號(hào)設(shè)計(jì)和高速PCB設(shè)計(jì)等的內(nèi)容。如作者所說(shuō):本書(shū)少部分章節(jié)內(nèi)容最初發(fā)布于其個(gè)人微信公眾號(hào),但是
    發(fā)表于 11-09 10:31

    PCB重磅升級(jí)——「羅杰斯」高頻板震撼登場(chǎng)!

    信號(hào)損耗特性,在高速高頻電路設(shè)計(jì)中占據(jù)獨(dú)特地位。無(wú)論是通信設(shè)備、汽車(chē)電子、航空航天產(chǎn)品,羅杰斯板材都能提供卓越的性能支持。PCB羅杰斯高頻板支持的工藝參數(shù):板
    的頭像 發(fā)表于 10-15 07:35 ?1372次閱讀
    <b class='flag-5'>華</b>秋<b class='flag-5'>PCB</b>重磅<b class='flag-5'>升級(jí)</b>——「羅杰斯」高頻板震撼登場(chǎng)!

    【書(shū)籍評(píng)測(cè)活動(dòng)NO.65】ADS仿真實(shí)戰(zhàn),破解高速設(shè)計(jì)信號(hào)瓶頸:《高速數(shù)字設(shè)計(jì)(基礎(chǔ))》

    :elecfans_666)。 為什么同樣的電路,低速時(shí)好好的,一跑高速就死機(jī)? 這是硬件工程師接觸高速設(shè)計(jì)時(shí)最先遇到的困惑。在200MHz以下的系統(tǒng)中,多數(shù)工程師靠 “經(jīng)驗(yàn)布線(xiàn)” 就能應(yīng)付,但當(dāng)頻率突破1GHz,
    發(fā)表于 08-15 15:41

    高速PCB銅到底怎么

    在日常PCB設(shè)計(jì)中,我們經(jīng)常會(huì)看到整版大面積銅,看起來(lái)既專(zhuān)業(yè)又美觀,好像已經(jīng)成了“默認(rèn)操作”。但你真的了解這樣做的后果嗎?尤其是在電源類(lèi)板子和高速信號(hào)板中,
    的頭像 發(fā)表于 07-24 16:25 ?3339次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>鋪</b>銅到底怎么<b class='flag-5'>鋪</b>

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線(xiàn)功能 自動(dòng)創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過(guò)程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號(hào)的時(shí)序匹配問(wèn)題。為了確保信號(hào)的同步到達(dá),設(shè)計(jì)者需要對(duì)特定的
    的頭像 發(fā)表于 06-16 11:54 ?2401次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線(xiàn)</b>功能 自動(dòng)創(chuàng)建match_group

    高速PCB布局/布線(xiàn)的原則

    目錄:一、布線(xiàn)的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線(xiàn)層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線(xiàn)二、信號(hào)走線(xiàn)下
    的頭像 發(fā)表于 05-28 19:34 ?2324次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線(xiàn)</b>的原則

    高層數(shù)層疊結(jié)構(gòu)PCB布線(xiàn)策略

    高層數(shù) PCB布線(xiàn)策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?1623次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線(xiàn)</b>策略

    高速PCB板的電源布線(xiàn)設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來(lái)越低,速度越來(lái)越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    受控阻抗布線(xiàn)技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線(xiàn)通過(guò)匹配走線(xiàn)阻抗來(lái)防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走線(xiàn)的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?1328次閱讀
    受控阻抗<b class='flag-5'>布線(xiàn)</b>技術(shù)確保<b class='flag-5'>信號(hào)</b>完整性

    建議收藏,這31條PCB設(shè)計(jì)布線(xiàn)技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線(xiàn)這個(gè)環(huán)節(jié)必不可少,而且布線(xiàn)的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    PCB設(shè)計(jì)整板銅說(shuō)明

    PCB(印制電路板)設(shè)計(jì)中,整板銅是一個(gè)需要仔細(xì)考慮的問(wèn)題。銅,即在PCB的空白區(qū)域覆蓋銅膜,這一做法既有其顯著的優(yōu)勢(shì),也可能帶來(lái)一些潛在的問(wèn)題。是否整板
    的頭像 發(fā)表于 04-14 18:36 ?1533次閱讀

    一文告訴你為什么不要隨便在高速線(xiàn)旁邊銅!

    1. 阻抗突變與信號(hào)反射 問(wèn)題:高速信號(hào)線(xiàn)依賴(lài)精確的阻抗控制(如50Ω或100Ω差分)。鄰近銅會(huì)改變信號(hào)線(xiàn)與參考平面(如地平面)的耦合關(guān)系
    發(fā)表于 04-07 10:52

    十萬(wàn)粉絲感恩回饋!秋DFM撒錢(qián)發(fā)券,快來(lái)領(lǐng)取吧~

    家人們,感恩!我們公眾號(hào)破10w粉啦! 從0到10萬(wàn),我們用了近3年時(shí)間。 還記得最初只有幾個(gè)工程師蹲在電腦前碼字,寫(xiě)PCB設(shè)計(jì)干貨寫(xiě)到頭禿,當(dāng)時(shí)戰(zhàn)戰(zhàn)兢兢發(fā)出第一PCB
    發(fā)表于 03-26 10:56