幾年前FPGA時(shí)鐘只需要連接一個(gè)單端輸入的晶振,非常容易?,F(xiàn)在不同了,差分時(shí)鐘輸入,差分信號(hào)又分為L(zhǎng)VDS和LVPECL,時(shí)鐘芯片輸出后還要經(jīng)過(guò)直流或交流耦合才能接入FPGA,有點(diǎn)暈了,今天仔細(xì)研究一下。
FPGA輸入時(shí)鐘要求
FPGA手冊(cè)中對(duì)時(shí)鐘輸入的描述:

差分I/O電平標(biāo)準(zhǔn):

真差分信號(hào)電壓不能超過(guò)VICM(max) + VID(max)/2 。
直流耦合與交流耦合
時(shí)鐘的發(fā)送端和接收端都有各自的電平接口類型,它們有可能不相同也可能是相同的。 這個(gè)時(shí)候通常就會(huì)有兩種連接方式,即AC耦合以及DC耦合。 其實(shí)說(shuō)簡(jiǎn)單也很簡(jiǎn)單, AC耦合就是中間用電容把發(fā)送接收端的共模電平隔開(kāi),而DC耦合就是不加電容 。交流耦合(AC Coupling)就是通過(guò)隔直電容耦合,去掉了直流分量。直流耦合(DC Coupling)就是直通,交流直流一起過(guò),并不是去掉了交流分量。
LVDS與LVPECL
時(shí)鐘芯片輸出時(shí)鐘信號(hào)通常有LVDS和LVPECL。
當(dāng)時(shí)時(shí)鐘芯片輸出LVDS信號(hào)時(shí)
DC耦合

兩種AC耦合方式。


當(dāng)時(shí)鐘信號(hào)輸出LVPECL信號(hào)時(shí)


-
FPGA
+關(guān)注
關(guān)注
1660文章
22412瀏覽量
636345 -
lvds
+關(guān)注
關(guān)注
2文章
1237瀏覽量
69844 -
時(shí)鐘芯片
+關(guān)注
關(guān)注
2文章
296瀏覽量
42103 -
差分信號(hào)
+關(guān)注
關(guān)注
4文章
408瀏覽量
29012 -
LVPECL
+關(guān)注
關(guān)注
2文章
75瀏覽量
18826
發(fā)布評(píng)論請(qǐng)先 登錄
可否直接使用LVPECL輸出的有源晶振交流耦合至AD的時(shí)鐘引腳?
LMK00725是否支持LVDS或者LVPECL的差分交流耦合輸入呢?
ADS5404可以使用LVDS或LVPECL的時(shí)鐘源頭嗎?
請(qǐng)問(wèn)高速AD差分時(shí)鐘驅(qū)動(dòng)能使用LVPECL輸出的有源晶振交流耦合至AD的時(shí)鐘引腳嗎?
請(qǐng)問(wèn)FPGA管腳是否具有電平判決功能將輸入的模擬時(shí)鐘信號(hào)判決為數(shù)字時(shí)鐘信號(hào)?
ADCLK946是否可以直接給AD9739作為時(shí)鐘驅(qū)動(dòng)LVDS
如何使用BLVDS或其他驅(qū)動(dòng)Kintex LVPECL輸入的方法的信息?
CDCLVP111-SP具有可選輸入時(shí)鐘驅(qū)動(dòng)器的低電壓1:10 LVPECL數(shù)據(jù)表
CDCLVP111低壓1:10 LVPECL,內(nèi)置可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
淺談FPGA輸入時(shí)鐘要求 LVDS與LVPECL講解
評(píng)論