91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

指甲大小芯片,如何裝下數(shù)百億晶體管?

小麥大叔 ? 來源:頭條號胖福的小木屋 ? 2023-08-29 15:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如今隨著芯片制程的不斷提升,芯片中可以有100多億個晶體管,如此之多的晶體管,究竟是如何安上去的呢? 這是一個Top-down View 的SEM照片,可以非常清晰的看見CPU內(nèi)部的層狀結(jié)構(gòu),越往下線寬越窄,越靠近器件層。

2ac1c50a-461d-11ee-a2ef-92fbcf53809c.png

這是CPU的截面視圖,可以清晰的看到層狀的CPU結(jié)構(gòu),芯片內(nèi)部采用的是層級排列方式,這個CPU大概是有10層。其中最下層為器件層,即是MOSFET晶體管。

2b64acf2-461d-11ee-a2ef-92fbcf53809c.png

Mos管在芯片中放大可以看到像一個“講臺”的三維結(jié)構(gòu),晶體管是沒有電感、電阻這些容易產(chǎn)生熱量的器件的。最上面的一層是一個低電阻的電極,通過絕緣體與下面的平臺隔開,它一般是采用了P型或N型的多晶硅用作柵極的原材料,下面的絕緣體就是二氧化硅。 平臺的兩側(cè)通過加入雜質(zhì)就是源極和漏極,它們的位置可以互換,兩者之間的距離就是溝道,就是這個距離決定了芯片的特性。

2b90f49c-461d-11ee-a2ef-92fbcf53809c.png

當(dāng)然,芯片中的晶體管不僅僅只有Mos管這一種類,還有三柵極晶體管等,晶體管不是安裝上去的,而是在芯片制造的時候雕刻上去的。 在進行芯片設(shè)計的時候,芯片設(shè)計師就會利用EDA工具,對芯片進行布局規(guī)劃,然后走線、布線。

2b9ba130-461d-11ee-a2ef-92fbcf53809c.png

如果我們將設(shè)計的門電路放大,白色的點就是襯底, 還有一些綠色的邊框就是摻雜層。

2bb27612-461d-11ee-a2ef-92fbcf53809c.jpg

晶圓代工廠就是根據(jù)芯片設(shè)計師設(shè)計好的物理版圖進行制造。 芯片制造的兩個趨勢,一個是晶圓越來越大,這樣就可以切割出更多的芯片,節(jié)省效率,另外就一個就是芯片制程,制程這個概念,其實就是柵極的大小,也可以稱為柵長,在晶體管結(jié)構(gòu)中,電流從Source流入Drain,柵極(Gate)相當(dāng)于閘門,主要負(fù)責(zé)控制兩端源極和漏級的通斷。 電流會損耗,而柵極的寬度則決定了電流通過時的損耗,表現(xiàn)出來就是手機常見的發(fā)熱和功耗,寬度越窄,功耗越低。而柵極的最小寬度(柵長),也就是制程。 縮小納米制程的用意,就是可以在更小的芯片中塞入更多的電晶體,讓芯片不會因技術(shù)提升而變得更大。 但是我們?nèi)绻麑艠O變更小,源極和漏極之間流過的電流就會越快,工藝難度會更大。

2bd94bf2-461d-11ee-a2ef-92fbcf53809c.png

芯片制造過程共分為七大生產(chǎn)區(qū)域,分別是擴散、光刻、刻蝕、離子注入、薄膜生長、拋光、金屬化,光刻和刻蝕是其中最為核心的兩個步驟。 而晶體管就是通過光刻和蝕刻雕刻出來的,光刻就是把芯片制作所需要的線路與功能區(qū)做出來。 利用***發(fā)出的光通過具有圖形的光罩對涂有光刻膠的薄片曝光,光刻膠見光后會發(fā)生性質(zhì)變化,從而使光罩上得圖形復(fù)印到薄片上,從而使薄片具有電子線路圖的作用。 這就是光刻的作用,類似照相機照相。照相機拍攝的照片是印在底片上,而光刻刻的不是照片,而是電路圖和其他電子元件。

2c3aaabe-461d-11ee-a2ef-92fbcf53809c.png

刻蝕是使用化學(xué)或者物理方法有選擇地從硅片表面去除不需要材料的過程。通常的晶圓加工流程中,刻蝕工藝位于光刻工藝之后,有圖形的光刻膠層在刻蝕中不會受到腐蝕源的顯著侵蝕,從而完成圖形轉(zhuǎn)移的工藝步驟??涛g環(huán)節(jié)是復(fù)制掩膜圖案的關(guān)鍵步驟。

2c8af898-461d-11ee-a2ef-92fbcf53809c.png

而其中,還涉及到的材料就是光刻膠,我們要知道電路設(shè)計圖首先通過激光寫在光掩模板上,然后光源通過掩模板照射到附有光刻膠的硅片表面,引起曝光區(qū)域的光刻膠發(fā)生化學(xué)效應(yīng),再通過顯影技術(shù)溶解去除曝光區(qū)域或未曝光區(qū)域,使掩模板上的電路圖轉(zhuǎn)移到光刻膠上,最后利用刻蝕技術(shù)將圖形轉(zhuǎn)移到硅片上。

2cf019da-461d-11ee-a2ef-92fbcf53809c.png

而光刻根據(jù)所采用正膠與負(fù)膠之分,劃分為正性光刻和負(fù)性光刻兩種基本工藝。在正性光刻中,正膠的曝光部分結(jié)構(gòu)被破壞,被溶劑洗掉,使得光刻膠上的圖形與掩模版上圖形相同。 相反地,在負(fù)性光刻中,負(fù)膠的曝光部分會因硬化變得不可溶解,掩模部分則會被溶劑洗掉,使得光刻膠上的圖形與掩模版上圖形相反。

2cf5a382-461d-11ee-a2ef-92fbcf53809c.png

我們可以簡單地從微觀上講解這個步驟。

2d04b4f8-461d-11ee-a2ef-92fbcf53809c.png

在涂滿光刻膠的晶圓(或者叫硅片)上蓋上事先做好的光刻板,然后用紫外線隔著光刻板對晶圓進行一定時間的照射。原理就是利用紫外線使部分光刻膠變質(zhì),易于腐蝕。

2d5d85a6-461d-11ee-a2ef-92fbcf53809c.png

溶解光刻膠:光刻過程中曝光在紫外線下的光刻膠被溶解掉,清除后留下的圖案和掩模上的一致。

2d7fe9b6-461d-11ee-a2ef-92fbcf53809c.png

“刻蝕”是光刻后,用腐蝕液將變質(zhì)的那部分光刻膠腐蝕掉(正膠),晶圓表面就顯出半導(dǎo)體器件及其連接的圖形。然后用另一種腐蝕液對晶圓腐蝕,形成半導(dǎo)體器件及其電路。

2dc39d8c-461d-11ee-a2ef-92fbcf53809c.png

清除光刻膠:蝕刻完成后,光刻膠的使命宣告完成,全部清除后就可以看到設(shè)計好的電路圖案。

2df60bfa-461d-11ee-a2ef-92fbcf53809c.png

而100多億個晶體管就是通過這樣的方式雕刻出來的,晶體管可用于各種各樣的數(shù)字和模擬功能,包括放大,開關(guān),穩(wěn)壓,信號調(diào)制和振蕩器。 晶體管越多就可以增加處理器的運算效率;再者,減少體積也可以降低耗電量;最后,芯片體積縮小后,更容易塞入行動裝置中,滿足未來輕薄化的需求。

2dfa8acc-461d-11ee-a2ef-92fbcf53809c.jpg

芯片晶體管橫截面 到了3nm之后,目前的晶體管已經(jīng)不再適用,目前,半導(dǎo)體行業(yè)正在研發(fā)nanosheet FET(GAA FET)和nanowire FET(MBCFET),它們被認(rèn)為是當(dāng)今finFET的前進之路。 三星押注的是GAA環(huán)繞柵極晶體管技術(shù),臺積電目前還沒有公布其具體工藝細(xì)節(jié)。三星在2019年搶先公布了GAA環(huán)繞柵極晶體管,根據(jù)三星官方的說法,基于全新的GAA晶體管結(jié)構(gòu),三星通過使用納米片設(shè)備制造出MBCFET(Multi-Bridge-Channel FET,多橋-通道場效應(yīng)管),該技術(shù)可以顯著增強晶體管性能,取代FinFET晶體管技術(shù)。

2e0cfaa4-461d-11ee-a2ef-92fbcf53809c.png

此外,MBCFET技術(shù)還能兼容現(xiàn)有的FinFET制造工藝的技術(shù)及設(shè)備,從而加速工藝開發(fā)及生產(chǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54063

    瀏覽量

    466894
  • 場效應(yīng)管
    +關(guān)注

    關(guān)注

    47

    文章

    1293

    瀏覽量

    71466
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10402

    瀏覽量

    147984

原文標(biāo)題:指甲大小芯片,如何裝下數(shù)百億晶體管?

文章出處:【微信號:knifewheat,微信公眾號:小麥大叔】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    揭秘芯片測試:如何驗證數(shù)十億個晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億晶體管,例如NVIDIA的H100GPU包含800億個晶體管。要如
    的頭像 發(fā)表于 03-06 10:03 ?109次閱讀
    揭秘<b class='flag-5'>芯片</b>測試:如何驗證數(shù)十億個<b class='flag-5'>晶體管</b>

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時
    發(fā)表于 11-17 07:42

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    ,有沒有一種簡單且有效的器件實現(xiàn)對電壓的選擇呢?本文將介紹一種電場型多值電壓選擇晶體管,之所以叫電壓型,是因為通過調(diào)控晶體管內(nèi)建電場大小來實現(xiàn)對電壓的選擇,原理是PN結(jié)有內(nèi)建電場,通過外加電場來增大或減小
    發(fā)表于 09-15 15:31

    銅對芯片制造中的重要作用

    指甲大小芯片上,數(shù)百億晶體管需要通過比頭發(fā)絲細(xì)千倍的金屬線連接。當(dāng)制程進入130納米節(jié)點時,傳統(tǒng)鋁互連已無法滿足需求——而銅(Cu)
    的頭像 發(fā)表于 07-09 09:38 ?2256次閱讀
    銅對<b class='flag-5'>芯片</b>制造中的重要作用

    半導(dǎo)體分層工藝的簡單介紹

    指甲大小的硅片上建造包含數(shù)百億晶體管的“納米城市”,需要極其精密的工程規(guī)劃。分層制造工藝如同建造摩天大樓:先打地基(晶體管層),再逐層搭
    的頭像 發(fā)表于 07-09 09:35 ?2879次閱讀
    半導(dǎo)體分層工藝的簡單介紹

    晶體管架構(gòu)的演變過程

    芯片制程從微米級進入2納米時代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構(gòu)演進到底解決了哪些物理瓶頸呢?
    的頭像 發(fā)表于 07-08 16:28 ?2373次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過程

    芯片制造中的薄膜測量方法

    指甲大小芯片上集成數(shù)百億晶體管,需要經(jīng)歷數(shù)百道嚴(yán)苛工藝的淬煉。每一道工序的參數(shù)波動,都可能
    的頭像 發(fā)表于 07-02 10:14 ?2585次閱讀
    <b class='flag-5'>芯片</b>制造中的薄膜測量方法

    下一代高速芯片晶體管解制造問題解決了!

    晶體管的密度,同時減少了芯片的橫向面積。 相比傳統(tǒng)的FinFET和納米片晶體管,叉片晶體管能夠顯著減少nFET和pFET之間的間距,從而在相同的芯片
    發(fā)表于 06-20 10:40

    低功耗熱發(fā)射極晶體管的工作原理與制備方法

    集成電路是現(xiàn)代信息技術(shù)的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發(fā)展,現(xiàn)代集成電路的集成度不斷提升,目前單個芯片上已經(jīng)可以集成數(shù)百億晶體管。
    的頭像 發(fā)表于 05-22 16:06 ?1356次閱讀
    低功耗熱發(fā)射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一個 PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1451次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    芯片制造中的鎢栓塞與銅互連

    指甲大小芯片上,數(shù)十億晶體管需要通過比頭發(fā)絲細(xì)千倍的金屬線連接。隨著制程進入納米級,一個看似微小的細(xì)節(jié)——連接晶體管與金屬線的"接觸孔
    的頭像 發(fā)表于 05-14 17:04 ?1172次閱讀
    <b class='flag-5'>芯片</b>制造中的鎢栓塞與銅互連

    淺談晶圓制造的步驟流程

    芯片,是人類科技的精華,也被稱為現(xiàn)代工業(yè)皇冠上的明珠。芯片的基本組成是晶體管。晶體管的基本工作原理其實并不復(fù)雜,但在指甲蓋那么小的面積里,塞
    的頭像 發(fā)表于 04-23 09:19 ?1879次閱讀
    淺談晶圓制造的步驟流程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    ,有沒有一種簡單且有效的器件實現(xiàn)對電壓的選擇呢?本文將介紹一種電場型多值電壓選擇晶體管,之所以叫電壓型,是因為通過調(diào)控晶體管內(nèi)建電場大小來實現(xiàn)對電壓的選擇,原理是PN結(jié)有內(nèi)建電場,通過外加電場來增大或減小
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24