91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA測(cè)試面臨哪些挑戰(zhàn)?測(cè)試方案是什么?

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-10-23 15:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomU2H86AdHIAAAAGwL5dgSg694.pngwKgaomU2H86ATlygAAAAn4YuUA8181.pngwKgaomU2H86AP-eDAAAAn4YuUA8306.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

wKgaomU2H8-ACRZHAAAAn4YuUA8485.pngwKgaomU2H8-Aav65AAAAn4YuUA8033.png

大容量、高速率和低功耗已成為FPGA的發(fā)展重點(diǎn)。

嵌入式邏輯分析工具無(wú)法滿足通用性要求,外部測(cè)試工具可以把FPGA內(nèi)部信號(hào)與實(shí)際電路聯(lián)合起來(lái)觀察系統(tǒng)真實(shí)運(yùn)行情況。

隨著FPGA技術(shù)的發(fā)展,大容量、高速率和低功耗已經(jīng)成為FPGA的發(fā)展重點(diǎn),也對(duì)FPGA測(cè)試提出了新的需求。本文根據(jù)FPGA的發(fā)展趨勢(shì),討論了FPGA測(cè)試面臨哪些挑戰(zhàn)?測(cè)試方案是什么?

FPGA處于高速發(fā)展期

FPGA技術(shù)正處于高速發(fā)展時(shí)期。目前其產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)擴(kuò)展到通信、消費(fèi)電子、汽車電子工業(yè)控制、測(cè)試測(cè)量等各個(gè)領(lǐng)域。從長(zhǎng)遠(yuǎn)來(lái)看,F(xiàn)PGA的發(fā)展呈如下趨勢(shì):

第一,更大容量。容量是FPGA最基本的技術(shù)參數(shù),也是市場(chǎng)發(fā)展的焦點(diǎn)。每次新工藝芯片的發(fā)布,都意味著芯片容量的增加,也都會(huì)為FPGA拓展新的應(yīng)用領(lǐng)域。因此,無(wú)論是哪個(gè)FPGA廠家,哪種類型的產(chǎn)品,都在瞄準(zhǔn)這個(gè)方向而努力。

第二,更高速度。隨著多媒體技術(shù)的廣泛應(yīng)用,當(dāng)今大多數(shù)系統(tǒng)的瓶頸是數(shù)據(jù)引起的I/O帶寬問(wèn)題。為了進(jìn)一步推廣FPGA的應(yīng)用,當(dāng)今流行的FPGA都可以提供各種高速總線。而為了解決高速數(shù)據(jù)傳輸?shù)膯?wèn)題,F(xiàn)PGA通過(guò)集成SerDes提供高速串行I/O,為各種不同標(biāo)準(zhǔn)的高速傳輸提供極大的靈活性。

第三,更強(qiáng)的動(dòng)態(tài)可編程能力。隨著FPGA的廣泛應(yīng)用,F(xiàn)PGA平臺(tái)漸漸成為部分系統(tǒng)的核心。而隨著系統(tǒng)日益復(fù)雜和性能進(jìn)一步提高,不斷縮短的產(chǎn)品生命周期和上市時(shí)間,不斷完善的協(xié)議標(biāo)準(zhǔn),以及不斷提出的平臺(tái)優(yōu)化需求,都需要FPGA具有更強(qiáng)的動(dòng)態(tài)編程能力。

第四,低功耗。功耗已經(jīng)成為所有電子產(chǎn)品無(wú)法回避的主要問(wèn)題。對(duì)于FPGA而言,功耗也是其無(wú)法取代專業(yè)ASIC的一個(gè)主要原因。這也直接決定了所有以電池供電的手持式應(yīng)用都基本無(wú)法直接使用FPGA,如智能手機(jī)、平板電腦等主流消費(fèi)電子類產(chǎn)品。

FPGA測(cè)試成業(yè)界重點(diǎn)

相比于FPGA芯片的飛速發(fā)展,對(duì)于FPGA的測(cè)試已經(jīng)越來(lái)越成為業(yè)界的重點(diǎn)和難點(diǎn)。簡(jiǎn)單而言,對(duì)FPGA測(cè)試的挑戰(zhàn)主要在如下幾個(gè)方面:

第一,F(xiàn)PGA功能的不確定性。FPGA電路結(jié)構(gòu)與一般ASIC電路不同,在沒(méi)有進(jìn)行編程下載配置前,F(xiàn)PGA的功能是不確定的。這也是為什么FPGA無(wú)法完全采用ASIC測(cè)試方案的原因。要完成FPGA的測(cè)試需要對(duì)FPGA進(jìn)行編程,使芯片實(shí)現(xiàn)相應(yīng)的邏輯功能,并在I/O上施加相應(yīng)的測(cè)試向量,再通過(guò)相應(yīng)工具判斷其響應(yīng)是否正確。因此,采用何種測(cè)試電路、何種測(cè)試方案及測(cè)試向量,如何利用測(cè)試工具使編程次數(shù)和編程速度最少,是短時(shí)間內(nèi)完成FPGA測(cè)試的主要問(wèn)題。

第二,測(cè)試工具的選擇和應(yīng)用。嵌入式邏輯分析工具和外部測(cè)量工具是很多客戶的選擇。簡(jiǎn)單而言:嵌入式邏輯分析工具一般由FPGA廠家自行提供,其優(yōu)點(diǎn)在于價(jià)格便宜,但卻無(wú)法具有測(cè)試所需的通用性要求。而且從分析方式、存儲(chǔ)能力等角度來(lái)看,嵌入式邏輯分析工具都弱于通用性更強(qiáng)的外部測(cè)試工具。而對(duì)于外部測(cè)試工具而言,除了可以提供更好的通用性,也可以把FPGA內(nèi)部信號(hào)與實(shí)際電路聯(lián)合起來(lái)觀察系統(tǒng)真實(shí)運(yùn)行的情況。當(dāng)然,外部測(cè)試工具價(jià)格比較昂貴,也可以用于其他電路系統(tǒng)測(cè)試需求。

第三,高速信號(hào)的信號(hào)完整性和時(shí)鐘抖動(dòng)分析。隨著FPGA工藝的發(fā)展,F(xiàn)PGA的I/O信號(hào)速率越來(lái)越高。對(duì)于高速I/O信號(hào)的完整性分析,我們希望得到最精確的特性,也希望能夠?qū)ε及l(fā)的錯(cuò)誤信號(hào)進(jìn)行快速有效的捕捉和獲取。在此基礎(chǔ)上,高靈敏度的檢測(cè)工具也是保證高速信號(hào)完整性必不可少的手段。另外,利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心。在實(shí)際使用過(guò)程中,由于參考時(shí)鐘穩(wěn)定性、內(nèi)部PLL、并串轉(zhuǎn)換和高速輸出緩存以及硬件電路本身的噪聲都會(huì)引起時(shí)鐘抖動(dòng)。因此對(duì)時(shí)鐘的測(cè)試也是FPGA非常重要的部分。

基于外部測(cè)試工具提供方案

測(cè)試儀表廠商主要提供基于外部測(cè)試工具的測(cè)試解決方案,可以滿足如高速信號(hào)的完整性及系統(tǒng)時(shí)鐘抖動(dòng)的相關(guān)測(cè)試需求,此時(shí)使用的主要測(cè)試儀表為示波器

對(duì)信號(hào)進(jìn)行高保真測(cè)試,對(duì)于示波器而言,需要高性能的射頻前端以保證檢測(cè)信號(hào)的靈敏度及優(yōu)異的本底噪聲。此外,相比于傳統(tǒng)模式通過(guò)交錯(cuò)技術(shù)由多個(gè)ADC實(shí)現(xiàn)的高采樣率系統(tǒng),單核高采樣率ADC可以保證最小的信號(hào)失真和提高測(cè)試的動(dòng)態(tài)范圍,并且進(jìn)一步提升測(cè)試的有效比特位以達(dá)到信號(hào)完整性分析的目的。

對(duì)高速串行信號(hào)和時(shí)鐘進(jìn)行測(cè)試和驗(yàn)證,最基本的工具是通過(guò)示波器進(jìn)行眼圖和抖動(dòng)測(cè)試。因?yàn)檠蹐D能夠非常直觀的反映一條被測(cè)信號(hào)路徑上的整體信號(hào)質(zhì)量問(wèn)題。

使用示波器對(duì)高速信號(hào)進(jìn)行測(cè)試,帶寬是其最基本的需求。根據(jù)信號(hào)的傳輸速率和上升時(shí)間,盡量選擇高帶寬的示波器,這樣測(cè)試結(jié)果才能保留足夠多的諧波分量,構(gòu)建高精度的眼圖測(cè)試結(jié)果。通過(guò)示波器進(jìn)行眼圖和抖動(dòng)測(cè)試時(shí),采集的數(shù)據(jù)量的大小非常關(guān)鍵,高速內(nèi)存不僅決定了測(cè)試樣本數(shù)目的多少,也決定了示波器能夠測(cè)試的抖動(dòng)的頻率范圍。

除示波器外,對(duì)于多路被測(cè)信號(hào)而言,邏輯分析儀和MSO混合示波器也是FPGA的主要外部測(cè)試工具,其工作原理與示波器基本一致。而相應(yīng)工具包的使用,也可以大大提高外部測(cè)試的準(zhǔn)確性和工作效率。

FPGA測(cè)試已經(jīng)成為業(yè)界關(guān)注的焦點(diǎn),基于外部測(cè)試工具,目前R&S的RTO已經(jīng)可以提供高速信號(hào)完整性分析及抖動(dòng)測(cè)試方案,以滿足客戶的測(cè)試需求。

wKgaomU2H8-AEl1XAABUdafP6GM691.jpg

精彩推薦 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、10月29號(hào)西安中心開(kāi)課、歡迎咨詢! 什么是數(shù)字中頻?FPGA怎么實(shí)現(xiàn)數(shù)字中頻? 以太網(wǎng)數(shù)據(jù)傳輸硬件設(shè)計(jì)實(shí)現(xiàn)掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgaomU2H8-Af6AtAABiq3a-ogY871.jpgwKgaomU2H8-AVVASAAACXWrmhKE103.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:FPGA測(cè)試面臨哪些挑戰(zhàn)?測(cè)試方案是什么?

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636392

原文標(biāo)題:FPGA測(cè)試面臨哪些挑戰(zhàn)?測(cè)試方案是什么?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    先進(jìn)封裝時(shí)代,芯片測(cè)試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測(cè)試工程師帶來(lái)巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達(dá),需采用 IEEE 1838 標(biāo)準(zhǔn)等內(nèi)置測(cè)試
    的頭像 發(fā)表于 02-05 10:41 ?329次閱讀

    AI服務(wù)器量產(chǎn)關(guān)鍵:高效安規(guī)測(cè)試方案解決多點(diǎn)測(cè)試挑戰(zhàn)

    持續(xù)升級(jí),制造商普遍面臨以下三大安規(guī)測(cè)試痛點(diǎn):1.多點(diǎn)測(cè)試流程復(fù)雜2.人工操作依賴度高,易產(chǎn)生誤差與風(fēng)險(xiǎn)3.測(cè)試數(shù)據(jù)管理困難那么,制造商如何在全球市場(chǎng)量產(chǎn)壓力下,兼
    的頭像 發(fā)表于 01-19 10:25 ?274次閱讀
    AI服務(wù)器量產(chǎn)關(guān)鍵:高效安規(guī)<b class='flag-5'>測(cè)試</b><b class='flag-5'>方案</b>解決多點(diǎn)<b class='flag-5'>測(cè)試</b><b class='flag-5'>挑戰(zhàn)</b>

    GRAS imc eVTOL集成測(cè)試與測(cè)量解決方案

    eVTOL測(cè)試面臨多維挑戰(zhàn)電動(dòng)垂直起降(eVTOL)飛行器作為未來(lái)交通的重要方向,其測(cè)試工作涵蓋結(jié)構(gòu)、動(dòng)力、電氣、聲學(xué)等多個(gè)關(guān)鍵維度,對(duì)精準(zhǔn)度、集成性與可靠性有著極高要求。面對(duì)研發(fā)與認(rèn)
    的頭像 發(fā)表于 12-30 09:02 ?327次閱讀
    GRAS imc eVTOL集成<b class='flag-5'>測(cè)試</b>與測(cè)量解決<b class='flag-5'>方案</b>

    直播回顧:基于可重構(gòu)FPGA的并行IC測(cè)試驗(yàn)證解決方案

    隨著通信、數(shù)據(jù)處理等領(lǐng)域?qū)I芯片、RF芯片及硅光芯片等前沿芯片的性能要求不斷提高,芯片設(shè)計(jì)越發(fā)復(fù)雜,其驗(yàn)證測(cè)試環(huán)節(jié)面臨許多挑戰(zhàn)。例如,IC測(cè)試系統(tǒng)通常集成多品牌和類型電學(xué)測(cè)量?jī)x器,難
    的頭像 發(fā)表于 11-27 17:11 ?1196次閱讀
    直播回顧:基于可重構(gòu)<b class='flag-5'>FPGA</b>的并行IC<b class='flag-5'>測(cè)試</b>驗(yàn)證解決<b class='flag-5'>方案</b>

    深度解析:康謀雙模態(tài)仿真測(cè)試解決方案!

    隨著端到端自動(dòng)駕駛架構(gòu)的興起,傳統(tǒng)基于規(guī)則的仿真測(cè)試面臨“真實(shí)感不足”與“場(chǎng)景泛化難”的雙重挑戰(zhàn)。本文深入解析康謀推出的雙模態(tài)仿真測(cè)試解決方案
    的頭像 發(fā)表于 11-21 17:32 ?8879次閱讀
    深度解析:康謀雙模態(tài)仿真<b class='flag-5'>測(cè)試</b>解決<b class='flag-5'>方案</b>!

    Combo FTTR雙模融合測(cè)試方案詳解

    面臨如下核心挑戰(zhàn):1.工序繁瑣?:傳統(tǒng)測(cè)試方案4個(gè)工序 單模FTTR ONU口僅需2道工序。Combo FTTR因雙模式都需要獨(dú)立測(cè)試,工
    發(fā)表于 11-11 17:03

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫測(cè)試,包括設(shè)計(jì)SRA
    的頭像 發(fā)表于 10-22 17:21 ?4348次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫<b class='flag-5'>測(cè)試</b>

    汽車軟件安全測(cè)試中的痛點(diǎn)與Bugspot解決方案

    ,隨著代碼量的增加,軟件安全測(cè)試挑戰(zhàn)也愈發(fā)嚴(yán)峻。測(cè)試團(tuán)隊(duì)常常面臨時(shí)間緊迫、資源有限、測(cè)試覆蓋率不足等問(wèn)題,而傳統(tǒng)的手動(dòng)
    的頭像 發(fā)表于 09-05 16:17 ?749次閱讀
    汽車軟件安全<b class='flag-5'>測(cè)試</b>中的痛點(diǎn)與Bugspot解決<b class='flag-5'>方案</b>

    LitePoint如應(yīng)對(duì)UWB測(cè)試挑戰(zhàn)

    超寬帶(UWB)連接已成為現(xiàn)代無(wú)線通信系統(tǒng)的重要組成部分。然而,隨著UWB應(yīng)用的日益廣泛,相關(guān)的測(cè)試與測(cè)量挑戰(zhàn)也隨之增加。在本篇博客中,我們將探討LitePoint如何從設(shè)備研發(fā)初期的構(gòu)思,到驗(yàn)證與特性分析,再到批量生產(chǎn),全程應(yīng)對(duì)這些測(cè)
    的頭像 發(fā)表于 07-25 15:43 ?2336次閱讀
    LitePoint如應(yīng)對(duì)UWB<b class='flag-5'>測(cè)試</b><b class='flag-5'>挑戰(zhàn)</b>

    淺談高速脈沖測(cè)試挑戰(zhàn)與應(yīng)對(duì)策略

    的測(cè)量誤差可能導(dǎo)致顯著差異,進(jìn)而造成實(shí)驗(yàn)延誤、研究費(fèi)用增加以及數(shù)據(jù)完整性受損。高速脈沖測(cè)試面臨諸多挑戰(zhàn),包括數(shù)據(jù)采集速度、數(shù)據(jù)保真度、惡劣環(huán)境條件、空間限制、校準(zhǔn)與對(duì)準(zhǔn)以及數(shù)據(jù)分析與解讀等。
    的頭像 發(fā)表于 05-26 09:20 ?677次閱讀
    淺談高速脈沖<b class='flag-5'>測(cè)試</b>的<b class='flag-5'>挑戰(zhàn)</b>與應(yīng)對(duì)策略

    使用簡(jiǎn)儀產(chǎn)品的水聲測(cè)試解決方案

    針對(duì)上述挑戰(zhàn),簡(jiǎn)儀科技為客戶提供了一套基于PXI的水聲測(cè)試解決方案。該方案通過(guò)集成多種高性能的PXI模塊,實(shí)現(xiàn)了多通道信號(hào)生成、同步采集、萬(wàn)用表測(cè)試
    的頭像 發(fā)表于 04-30 16:34 ?1088次閱讀
    使用簡(jiǎn)儀產(chǎn)品的水聲<b class='flag-5'>測(cè)試</b>解決<b class='flag-5'>方案</b>

    三通道可編程雙向直流電源測(cè)試方案

    每位測(cè)試工程師都可能面臨這樣的常見(jiàn)挑戰(zhàn):生產(chǎn)需求超出了測(cè)試系統(tǒng)的能力,或需要同時(shí)測(cè)試更多參數(shù)。以往,這通常意味著需要構(gòu)建更多
    的頭像 發(fā)表于 04-23 13:39 ?1034次閱讀
    三通道可編程雙向直流電源<b class='flag-5'>測(cè)試</b><b class='flag-5'>方案</b>

    構(gòu)建可擴(kuò)展ATE系統(tǒng):應(yīng)對(duì)軍用航空測(cè)試挑戰(zhàn)

    隨著技術(shù)不斷發(fā)展,軍用和航空電子系統(tǒng)的復(fù)雜度不斷提升,這就迫切需要一種標(biāo)準(zhǔn)化、具備強(qiáng)大擴(kuò)展性且穩(wěn)定可靠的自動(dòng)測(cè)試設(shè)備(ATE)方案,為項(xiàng)目的整個(gè)生命周期提供有力支持。挑戰(zhàn)LOVETEETHDAY1
    的頭像 發(fā)表于 04-08 18:10 ?690次閱讀
    構(gòu)建可擴(kuò)展ATE系統(tǒng):應(yīng)對(duì)軍用航空<b class='flag-5'>測(cè)試</b><b class='flag-5'>挑戰(zhàn)</b>

    EMC電磁兼容性摸底檢測(cè)測(cè)試整改:技術(shù)挑戰(zhàn)與解決方案

    南柯電子|EMC電磁兼容性摸底檢測(cè)測(cè)試整改:技術(shù)挑戰(zhàn)與解決方案
    的頭像 發(fā)表于 04-07 14:44 ?1190次閱讀
    EMC電磁兼容性摸底檢測(cè)<b class='flag-5'>測(cè)試</b>整改:技術(shù)<b class='flag-5'>挑戰(zhàn)</b>與解決<b class='flag-5'>方案</b>

    直流充電安全測(cè)試負(fù)載方案解析

    專業(yè)化的安全測(cè)試負(fù)載方案進(jìn)行系統(tǒng)性驗(yàn)證。本文針對(duì)直流充電安全測(cè)試需求,深入解析關(guān)鍵技術(shù)及實(shí)施方案。 一、安全測(cè)試的核心
    發(fā)表于 03-13 14:38